
총 115개
-
LED 소신호 모델 분석2025.05.111. Impedance matching Impedance matching 진행 시 실험 값과 수식 7과 수식 8을 이용한 fitting 값을 matching하여 ㅇ, ㅇ, ㅇ의 값을 결정한다. 2. Capacitance Capacitance 값이 증가하면 [그림 1]의 ㅇ(ㅇ)가 오른쪽으로 이동하는 것을 확인할 수 있고 ㅇ가 증가하면 ㅇ(ㅇ)의 극솟값이 더 작아지는 것을 확인할 수 있었다. ㅇ의 증가를 통해 [그림 1]의 ㅇ(ㅇ)의 극댓값이 증가함을 확인하였다. 3. C-I 그래프 C-I 그래프는 전류에 따라 capacitance ...2025.05.11
-
Op Amp의 특성측정 방법 및 integrator 설계2025.01.211. Offset Voltage 측정 Op Amp의 offset 전압을 측정하는 방법에 대해 설명하고 있습니다. 이상적인 Op Amp를 사용하여 Inverting Amplifier 회로를 설계하고, 두 입력단자를 접지했을 때의 출력전압을 측정하여 Offset Voltage를 계산하는 방법을 제시하고 있습니다. 또한 Op Amp의 Datasheet에서 Offset Voltage의 min, typ, max 값의 의미와 실제 Offset Voltage의 크기에 대해 추정하고 있습니다. 2. Offset Voltage 조정 Op Amp의 ...2025.01.21
-
중앙대학교 아날로그및디지털회로설계실습 6차 예비보고서2025.01.041. 위상 제어 루프(PLL) 위상 제어 루프는 전압 제어 발진기의 출력 위상을 입력 신호의 위상과 비교하여 두 신호의 위상차이를 가지고 전압 제어 발진기를 제어하는 피드백 시스템입니다. PLL의 3개 기본 요소는 위상 검출기, 루프 필터, 가변 발진기(전압 제어 발진기)입니다. 위상 검출기는 Reference voltage와 VCO의 출력 전압을 비교하여 위상 차이에 해당하는 파형을 출력하며, 실험에서는 XOR 게이트를 사용하여 구현하였습니다. 루프 필터는 RC를 이용한 1차 LPF로, 위상 검출기 출력의 평균값을 DC 전압으로 ...2025.01.04
-
연산증폭기 예비보고서(고찰포함)A+2025.01.131. 연산증폭기 연산증폭기는 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분 등의 수학적 연산 기능을 수행할 수 있는 전압 이득이 매우 큰 증폭기입니다. 연산증폭기는 5개의 단자로 구성되어 있으며, 양의 전압과 음의 전압을 받아들여 출력값을 만들어냅니다. 연산증폭기는 두 입력 전압의 차이를 증폭하여 출력 전압을 생성합니다. 반전 증폭기와 비반전 증폭기는 연산증폭기의 대표적인 회로 구성 방식입니다. 2. 반전 증폭기 반전 증폭기는 연산증폭기의 두 입력 단자로 들어가는 전류가 0A이고, 두 입력 단자 사이의 전압차도 0V입니다. 따라서 저항...2025.01.13
-
[유기화학실험1] 실험4_결과레포트_TLC-chromatography2025.05.151. TLC (Thin-Layer Chromatography) TLC는 화합물을 분리하고 확인하는 데 사용되는 크로마토그래피 기술입니다. 이 실험에서는 TLC를 사용하여 4-tert-butylcyclohexanol의 분리와 확인을 수행했습니다. TLC 플레이트에서 화합물의 이동 거리(Rf 값)를 측정하고, 이를 통해 화합물을 확인할 수 있습니다. 2. 컬럼 크로마토그래피 컬럼 크로마토그래피는 화합물을 분리하는 다른 크로마토그래피 기술입니다. 이 실험에서는 컬럼 크로마토그래피를 사용하여 4-tert-butylcyclohexanol을 ...2025.05.15
-
아날로그회로실험및설계 Op-amp 반전, 비반전 증폭기 실험 보고서2025.01.241. 연산 증폭기(Op-amp) 연산 증폭기는 두 개의 입력 단자에서 전류가 나오면서 이를 증폭하는 소자입니다. 이미터 부분에서 들어오는 전류를 전체적으로 통제하고 효율적으로 증폭을 구현하며, 컬렉터 부분에서 이 전류를 모아 회로적으로 구현할 수 있게 합니다. 따라서 이미터 부분과 컬렉터 부분의 두 지점에서 증폭이 구현되어 연산 증폭기라고 정의됩니다. 2. 반전 증폭기(Inverting AMP) 반전 증폭기는 출력 전압이 입력 전압에 비례하지만 부호가 반전되어 나타나는 회로 구조입니다. 이상적인 Op-amp를 가정하면, 비반전 입력...2025.01.24
-
RFIC 설계 및 실험2025.05.101. Demodulator Circuit Demodulator 회로는 필터를 사용하여 위상 왜곡을 시뮬레이션합니다. GSM 소스는 10dBm의 전력을 가지며, Butterworth 필터를 사용합니다. 입력 및 출력 변조 신호를 시뮬레이션하고 도시합니다. 2. Envelope Controller Envelope 제어기는 GSM 신호의 포락선을 제어합니다. 3. GSM 데이터 스펙트럼 GSM 데이터 스펙트럼을 도시합니다. 입력 전압(Vin) 및 출력 전압(Vout)의 dBm 값을 도시합니다. Vout의 크기와 위상을 극좌표로 도시합니다...2025.05.10
-
pKa를 이용한 산의 분리 실험 레포트2025.01.061. TLC (Thin Layer Chromatography) TLC는 혼합물을 분리하기 위해 사용되는 기술입니다. 고정상과 이동상을 이용하여 각 성분의 이동속도 차이를 기준으로 혼합물을 분리할 수 있습니다. 고정상은 실리카젤, 알루미나, 활성탄 등이 사용되며, 이동상은 주로 헥산과 에틸 아세테이트의 혼합물이 사용됩니다. 시료는 이동상에 의해 전개되며, 이 과정에서 Rf 값(머무름 계수)을 통해 각 성분을 확인할 수 있습니다. 2. 분포 계수 (Distribution Coefficient) 분포 계수는 용해도의 비를 나타내는 지표로...2025.01.06
-
전자회로실험 과탑 A+ 결과 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기 회로의 입력과 출력 특성, 전압 이득, 위상 반전 특성, 응용 분야 등을 설명하였다. 실험을 통해 R_D 값 변화에 따른 회로 성능 변화, 입력 전압 변화에 따른 출력 전압 특성, MOSFET의 동작 영역 변화 등을 확인하였다. 또한 전압 이득 측정 실험을 통해 공통 게이트 증폭기의 증폭 특성을 이해할 수 있었다. 2. MOSFET 특성 공통 게이트 증폭기에서 MOSFET의 트랜스컨덕턴스, 출력 저항 등 소신호 파라미터를 측정하고, 이를 이용하여 이론적인 전압 이득을 계산하였다. MOSF...2025.01.29
-
전자전기컴퓨터설계1 결과보고서 2주차2025.05.041. 오실로스코프 오실로스코프는 전기신호를 화면에 나타내 주는 장치로, 전원 공급부, 입력 증폭부, CRT로 구성되어 있다. 수평 편향계는 시간축 발생장치와 수평입력신호에 의해 작동하며, 평균치, 첨두치, 실효치, 최소치, 최대치 등의 정보를 제공한다. 2. 함수발생기 함수발생기는 전송 회로의 시험을 위해 다양한 파형(정현파, 사각파, 삼각파, Noise, Sawtooth 등)의 출력 정도와 주파수 신호를 발생시킬 수 있는 장치이다. 범위에 따라 높은 주파수에서 낮은 주파수까지 발생시킬 수 있다. 3. 프로브 보정 프로브 보정은 프...2025.05.04