
총 142개
-
전자공학응용실험 7주차 5차 실험 공통 소오스 증폭기 결과 레포트2025.01.291. 다단 증폭기의 입력단과 출력단 조건 다단 증폭기의 입력단에서는 입력 임피던스가 커야 입력 전압이 많이 걸려 신호가 다음 단으로 잘 넘어간다. 출력단에서는 출력 임피던스가 부하 저항보다 매우 작아야 부하에 전압이 많이 걸리면서 출력 전압이 커지게 된다. 2. 다단 증폭기의 전압 이득 감소 이유 각 단의 출력 전압은 다음 증폭기에 연결될 때 다음 단의 저항에 의해 전압 분배가 일어나게 되어 최종 단의 전압 이득이 각 단마다 전압 분배가 된만큼 감소하여 나타나게 된다. 3. 실험 회로 변경 이유 처음 50kΩ 저항으로 진행하였을 때...2025.01.29
-
[전자회로응용] Characteristics of Enhancement MOSFET 결과레포트 (만점)2025.01.281. MOSFET의 I-V curve MOSFET의 I-V curve에서 triode 영역과 saturation 영역을 수식으로 정의하고 물리적 의미를 분석하였습니다. triode 영역에서는 드레인 전류가 선형적으로 증가하며, saturation 영역에서는 드레인 전류가 일정한 값을 유지합니다. 이는 MOSFET의 동작 원리와 관련이 있습니다. 2. 2N7000 소자의 I-V 특성 DC sweep을 이용하여 2N7000 소자의 I-V 특성을 확인하였습니다. 이를 통해 MOSFET의 동작 영역과 특성을 이해할 수 있었습니다. 3. 2...2025.01.28
-
microelectronic circuits - BJT / MOSFET 정리본2025.01.281. BJT (Bipolar Junction Transistor) BJT는 pnpn 구조로 이루어져 있으며, 베이스-이미터 접합에서 전자와 정공이 주입되어 증폭 작용을 할 수 있습니다. 정방향 바이어스에서는 콜렉터 전류가 잘 흐르고, 역방향 바이어스에서는 콜렉터 전압이 높아집니다. BJT의 주요 특성으로는 베이스 전류, 콜렉터 전류, 이미터 전류의 관계, 증폭률 β, 역증폭률 α 등이 있습니다. BJT는 스위칭 회로와 증폭기 회로에 사용됩니다. 2. MOSFET (Metal-Oxide-Semiconductor Field-Effect...2025.01.28
-
MOSFET 기본 특성 및 MOSFET 바이어스 회로 실험 결과 보고서2025.01.291. MOSFET 기본 특성 실험 9에서 NMOS의 문턱 전압이 양수이고 PMOS의 문턱 전압이 음수인 이유를 설명하였습니다. NMOS는 소스와 드레인을 n-type을 사용하고 전류를 흐르게 하는 carrier가 전자이므로 채널에 전류가 흐르려면 문턱 전압이 양수여야 합니다. PMOS에서는 소스와 드레인을 p-type을 사용하고 전류를 흐르게 하는 carrier가 hole이므로 채널에 전류가 흐르려면 NMOS의 역전압이 걸려야 하므로 PMOS의 문턱 전압은 음수여야 합니다. 따라서 NMOS를 낮은 전압 쪽에, PMOS를 높은 전압 ...2025.01.29
-
MOSFET 실험 2-Single Stage Amplifier 1_예비레포트2025.01.121. MOSFET MOSFET(Metal Oxide Semiconductor Field Effect Transistor)는 디지털 회로와 아날로그 회로에서 가장 일반적인 전계 효과 트랜지스터(FET)입니다. MOSFET은 N형 반도체나 P형 반도체 재료의 채널로 구성되어 있고, 이 재료에 따라서 NMOSFET이나 PMOSFET, 두 가지를 모두 가진 소자를 CMOSFET(Complementary MOSFET)으로 분류합니다. MOSFET은 축전기에 의한 전하 농도의 변화에 기초를 두고 있으며, 두 개의 단자(소스와 드레인)는 각각 ...2025.01.12
-
MOSFET 바이어스 회로 실험 예비보고서2025.01.021. MOSFET 바이어스 회로 이 실험은 MOSFET 바이어스 회로를 구현하고 분석하는 것을 목적으로 합니다. 게이트 바이어스 회로와 베이스 바이어스 회로를 구성하고 각각의 회로에서 필요한 전압과 전류 값을 구하는 실험을 수행합니다. Pspice 시뮬레이션을 통해 회로를 분석하고 실험 결과를 예측합니다. 1. MOSFET 바이어스 회로 MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor)은 전자 기기에서 널리 사용되는 중요한 반도체 소자입니다. MOSFET 바이어스 회로는 MOSF...2025.01.02
-
전기전자공학실험-다단 증폭기 RC 결합2025.04.301. RC 결합 JFET 다단 증폭기 다단으로 연결된 증폭기의 전압이득은 서로 연결된 증폭기의 전압이득의 곱이다. RC 결합은 커패시터를 이용해 직류 성분을 차단하고 교류 성분만 전달하는 결합 방식이다. 각각의 증폭 회로에서 독자적인 바이어스 전압을 선택할 수 있으나 결합 커패시터의 리액턴스가 주파수의 영향을 받기 때문에 두 증폭기 간 교류 신호 전달이 주파수의 영향을 받아 전체 증폭 회로의 이득이 주파수에 따라 변할 수 있다. 2. BJT와 JFET의 차이점 BJT와 비교하면 FET의 종류는 더 다양하다. 모든 FET는 매우 높은...2025.04.30
-
MOSFET 실험 3-Single Stage Amplifier 2_결과레포트2025.01.121. MOSFET 실험 3 - Single Stage Amplifier 2 이 실험은 Common Drain 회로를 구성하여 Gate 단자에 Small Signal Input을 인가하고 Drain 단자의 출력 파형을 이론적 및 실험적으로 이해하기 위해 진행되었습니다. Small Signal Circuit로 실험 회로도를 분석한 결과, Gain이 1임을 확인할 수 있었습니다. 실험 결과에서도 Small Signal Input의 Gain이 1임을 관찰할 수 있었습니다. 이를 통해 Common Drain 회로에서 Small Signal ...2025.01.12
-
MOSFET 실험 3-Single Stage Amplifier 2_예비레포트2025.01.121. Common Drain 회로 Common Drain 회로는 입력 신호가 Gate에 인가되고 Source에서 출력 신호가 나오도록 구성된다. Drain이 접지되어 입력과 출력에 공통 단자의 역할을 하므로 Common Drain 증폭기라 한다. DC Analysis를 통해 Gain을 얻을 수 있고 이를 T-Model 해석에 이용하면 Gain은 약 1이 된다. 따라서 Common Drian 회로는 Gain이 1인 비반전 회로가 되며 Source follower라 부르기로 한다. Common Drain 회로는 Gain이 1이므로 입력...2025.01.12
-
전류원 및 전류 거울을 이용한 능동 부하 회로 구현2025.01.291. 전류원 전류원은 회로에 일정한 전류를 공급하는 역할을 한다. MOSFET 기반 전류원은 일반적으로 포화 영역에서 작동하며, 입력 전압의 변화와 관계없이 일정한 전류를 유지할 수 있다. 전류원 회로에서는 기준 저항 R_REF를 통해 기준 전류를 설정하고, 이 값이 MOSFET을 통해 고정된 전류로 공급된다. 2. 전류 거울 전류 거울은 하나의 기준 전류를 복사하여 다른 부분에 동일한 전류를 전달하는 역할을 한다. 전류 거울은 주로 두 개의 MOSFET으로 구성되며, 첫 번째 MOSFET에 흐르는 기준 전류 I_REF를 두 번째 ...2025.01.29