총 100개
-
홍익대학교 전자회로(2) 최종 프로젝트 보고서2025.04.261. 2-stage OP-Amp 설계 2-stage OP-Amp 회로를 설계하였으며, 모든 트랜지스터가 Saturation 영역에서 동작하도록 하였다. 또한 OP-Amp의 Small-Signal Gain이 50dB 이상, Gain*Bandwidth가 100MHz 이상, Phase Margin이 45도 이상이 되도록 설계하였다. 이를 위해 각 트랜지스터의 크기와 바이어스 전류를 조절하였으며, Compensation Capacitor를 추가하여 Phase Margin을 확보하였다. 2. Unity-gain Buffer 설계 Unity-...2025.04.26
-
LPF와 HPF 설계 예비보고서 (보고서 점수 만점/A+)2025.04.251. LPF 설계 C=10 ㎋인 커패시터와 R을 직렬 연결하여 cutoff frequency가 15.92 ㎑인 LPF를 설계하였습니다. 출력단자를 표시한 회로도를 그리고 R의 크기를 구하였습니다. 또한 LPF의 전달함수(H)의 크기와 위상을 0 ~100 ㎑까지 linear(H)-log(주파수) 그래프로 그렸습니다. 입력은 DC 성분이 0V인 순수한 AC입니다. 2. LPF 실험 LPF에 주파수가 10 ㎑이고 크기가 1 V인 정현파를 인가하였습니다. (a) 입력파형과 출력파형을 하나의 그래프에 그리고 (b) 출력의 크기와 입력에 대한...2025.04.25
-
오실로스코프 사용법 보고서2025.01.051. 오실로스코프 오실로스코프는 전기적인 파형을 화면에 표시하는 장치로, 시간의 변화에 따라 파형의 형태와 크기가 어떻게 변화하고 있는지를 나타낸다. 이를 통해 입력신호의 시간과 전압의 크기, 발진 신호의 주파수, 입력신호에 대한 회로상의 응답 변화, 기능이 저하된 요소가 신호를 왜곡시키는 것, 직류신호와 교류신호의 양, 신호 중의 잡음과 그 신호 상에서 시간에 따른 잡음의 변화 등을 확인할 수 있다. 2. 정류기 정류기는 변압기, 다이오드, 축전기 등의 전자부품으로 구성되어 있다. 변압기는 Faraday의 전자기 유도 원리에 의해...2025.01.05
-
아주대학교 기초전기실험 A+ 결과보고서 Ch. 10 (AC) 영문2025.05.031. IEEE 윤리 강령 IEEE 윤리 강령에 따라 보고서를 작성했음을 서약했습니다. 이 강령은 IEEE 회원들이 기술이 전 세계의 삶의 질에 미치는 중요성을 인정하고, 전문직에 대한 개인적 의무를 수락하면서 최고의 윤리적이고 전문적인 행동을 약속하는 것입니다. 2. R-L-C 직렬-병렬 회로 실험에서는 R-L-C 직렬-병렬 회로에서 전체 임피던스, 저항 1과 코일을 통과하는 전류, 저항 2와 커패시터를 통과하는 전류를 계산하고 측정했습니다. 계산 결과와 측정 결과를 비교하여 KCL(전류 연속 법칙)이 AC 회로에서도 성립함을 확인...2025.05.03
-
서강대학교 고급전자회로실험 2주차 예비/결과레포트 (A+자료)2025.01.211. 전력증폭기 이번 실험에서는 전력증폭기 회로를 구성하고 분석하였다. 실험회로 1에서는 op amp를 이용한 반전증폭기를 구현하였고, 실험회로 2에서는 푸시풀 증폭기를 구현하였다. 실험회로 3에서는 반전증폭기와 푸시풀 증폭기를 연결한 2단 전력증폭기를 구현하였다. 각 회로의 동작 원리와 특성을 분석하고, 시뮬레이션 및 실험 결과를 비교하였다. 또한 설계 과제를 통해 원하는 특성의 전력증폭기를 직접 설계하고 구현하였다. 2. 반전증폭기 실험회로 1에서는 op amp를 이용한 반전증폭기를 구현하였다. 반전증폭기는 입력 신호의 전압을 ...2025.01.21
-
실험 21_차동 증폭기 심화 실험 예비보고서2025.04.281. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 차동 증폭기는 공통 모드 제거비(CMRR)가 중요한 특성이며, 이를 위해 부하 저항과 트랜지스터의 매칭이 중요하다. 능동 부하를 사용하면 저항 부하에 비해 공정 변화에 강하고 추가 비용이 들지 않는 장점이 있다. 2. 공통 모드 제거비(CMRR) 공통 모드 제거비(CMRR)는 차동 증폭기의 중요한 특성으로, 차동 입력과 공통 모드 입력에 대한 이득 비율을 나타낸다. CMRR...2025.04.28
-
연산증폭기 기본 회로 예비보고서2025.01.021. 정류 회로 정류 회로는 다이오드를 이용하여 전압의 극성이 교대로 변하는 교류를 한 방향으로만 흐르도록 하여 직류로 변환시킨다. 정류 회로에는 반파 정류 회로와 전파 정류 회로가 있다. 반파 정류 회로는 회로가 간단하지만 리플이 크고, 전파 정류 회로는 리플이 작지만 센터 탭이 있는 변압기가 필요하다. 브리지 정류 회로는 센터 탭이 없는 변압기를 사용할 수 있지만 다이오드가 4개 필요하고 회로가 복잡해진다. 2. 평활 회로 정류된 반파나 전파 정류 파형은 직류로 사용할 수 없다. 전압을 유지하려는 성질을 가진 커패시터를 부하 저...2025.01.02
-
교류및전자회로실험 실험10-1 트랜지스터 증폭회로1 예비보고서2025.01.171. 트랜지스터 증폭회로 트랜지스터에 의한 소신호 증폭회로의 기본이 되는 common emitter 증폭회로를 만들어보고 그 동작을 확인함으로써 트랜지스터 증폭회로의 이해를 높인다. 이를 통해 바이어스의 개념과 적절한 바이어스에 의한 동작점의 설정, 교류등가회로, 입출력 임피던스가 갖는 의미를 이해하도록 한다. 2. 트랜지스터 바이어스 트랜지스터의 Q-point를 load line의 중앙에 위치시키기 위해 사용되는 bias는 여러 종류가 있으며, 가장 보편적인 방법은 voltage divider bias이다. 이를 통해 트랜지스터를...2025.01.17
-
아주대학교 기초전기실험 A+ 결과보고서 Ch. 15 (AC)2025.05.031. 고역통과 R-C 필터 이 실험은 커패시터와 저항을 직렬로 연결하여 고역통과 필터를 구성하고, 고주파 전압이 들어올 때만 높은 전압이 출력되도록 하는 실험입니다. 커패시터의 특성상 DC 전압이 들어오면 충전 후 개방 상태가 되고, 전압이 낮을 때는 커패시터가 유사하게 높은 전압을 가지므로 저항에 낮은 전압만 인가됩니다. 따라서 전압이 높을 때만 커패시터에 낮은 전압이 인가되고 저항에 높은 전압이 인가됩니다. 2. 차단주파수 계산 실험에서 계산된 차단주파수 f_c는 1607.63Hz이며, 그래프에서 확인한 값은 1.7kHz, 위상...2025.05.03
-
[전기회로설계실습] 설계 실습 7. RC회로의 시정수 측정회로 및 방법설계2025.05.131. RC회로의 시정수 측정 본 실험은 간단한 RC회로에서 시정수를 측정하는 방법 및 과도응답을 익히는데 의의가 있다. DMM의 내부저항을 측정하기 위해 저항과 DMM을 직렬 연결하여 전압의 분배법칙을 통해 값을 구해냈다. RC회로의 시정수는 저항과 커패시터값의 곱으로 구할 수 있고, 충전될 때는 입력 전압의 저항에 걸리는 전압이 0.368배가 될 때까지 걸리는 시간을 측정하고, 방전될 때는 입력 전압의 -0.368배가 될 때까지 걸리는 시간을 측정하였다. Function generator, 저항, 커패시터, Function gen...2025.05.13
