총 116개
-
전기회로1 5장 연산증폭기 회로 분석2025.11.151. 연산증폭기(Op-Amp) 기본 특성 연산증폭기는 높은 입력 임피던스(105~10MΩ), 낮은 출력 임피던스(10~100Ω)를 가지는 소자입니다. 이상적인 연산증폭기는 무한한 이득과 대역폭을 가지며, 입력 임피던스는 무한대, 출력 임피던스는 0에 가깝습니다. 연산증폭기의 출력 전압은 입력 전압의 차이에 비례하며, 피드백 저항을 통해 이득을 제어할 수 있습니다. 2. 반전 증폭기(Inverting Amplifier) 반전 증폭기는 입력 신호를 반전시키고 증폭하는 회로입니다. 출력 전압은 V0 = -(Rf/Ri)×Vi로 표현되며, ...2025.11.15
-
전자공학실험 20장 연산 증폭기 응용 회로 A+ 예비보고서2025.01.131. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전압 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 반전 증폭기 실험회로 1과 같이 반전 증폭기를 구성하고, 입력 전압의 크기를 변화시키면서 출력 전압과 전압 이득을 측정한다. 이상적인 연산 증폭기와 실제 연산 증폭기의 경우 입력과 출력 사이의 전달 함수를 구하고, PSpice 시뮬레이션을 통...2025.01.13
-
[한양대 기계공학부] 동역학제어실험 실험9 비반전 증폭기의 주파수 응답특성 A+ 자료2025.04.261. 비반전 증폭기 비반전 증폭기는 출력전압의 일부를 반전 입력에 되돌려주는 형태를 가지고 있다. 이때, 입력단자 (+)와 (-)에 흘러들어가는 전류는 0이고 V+와 V-의 전압은 같다. 이를 통해 옴의 법칙을 이용하여 Vs와 VIN을 나타낼 수 있으며, 증폭이득 G는 1 + RF/R1로 계산된다. 2. Op-amp의 특성 Op-amp의 동작에서 고려해야할 가장 중요한 두 가지 특성은 GBW(Gain-BandWidth, 이득-대역폭 곱)와 SR(Slew Rate, 슬루 레이트)이다. GBW는 타당한 이득을 어느 주파수까지 보장하는지...2025.04.26
-
공통 베이스 및 콜렉터 트랜지스터 증폭기2025.11.161. 공통 베이스 증폭기 공통 베이스 증폭기는 입력신호를 이미터 단자에 인가하고 컬렉터로 출력을 얻는 회로이다. 입력과 출력 간의 위상반전이 없으며, 입력 임피던스는 낮고 출력 임피던스는 높다. 교류 전압 이득은 RE>>re일 때 1에 가까우며, 이미터와 컬렉터 간의 전압이득은 Ic·Rc/(Ie·(re'+RE))로 계산된다. 공통베이스 회로에서 출력의 전압 부호가 바뀌며 입력 전류의 방향도 반대이므로 위상차이가 없다. 2. 공통 콜렉터 증폭기 공통 콜렉터 증폭기는 두 가지 형태로 나뉜다. 콜렉터에 저항이 있는 경우 전압이득은 Rc/...2025.11.16
-
pspice op앰프 예비레포트2025.05.091. OP앰프의 특성 OP앰프는 가장 많이 사용되는 아날로그 IC이며, 이상적인 OP앰프는 무한대의 이득과 입력 임피던스, 영의 출력 임피던스를 갖는다. 실제의 OP앰프는 이상적인 OP앰프에 근사한 특성을 가진다. OP앰프의 이득이 매우 크기 때문에 그대로는 안정된 증폭기로 사용할 수 없고 반드시 외부 귀환을 걸어서 사용해야 한다. 2. 반전 증폭기 반전 증폭기는 입력된 신호에 대해 정해진 증폭도로 신호가 반전되어 출력되는 증폭기이다. 이상적인 OP앰프를 가정한 반전 증폭기의 입력 임피던스와 출력 임피던스는 각각 R_in과 0이다....2025.05.09
-
전기전자공학실험-공통 소스 트랜지스터 증폭기2025.04.301. 공통 소스 증폭기(Common Source Amplifier) 소스(Source)부분이 접지되어 입력전압과 출력전압의 기준이 되어 공통 소스 증폭기라고 불리며, 입력은 Gate, 출력은 Drain에 연결되어있다. BJT 공통 이미터 증폭기와 유사한데 게이트 방면을 통하여 들여다보는 쪽은 역방향 바이어스가 걸린 접합면이므로 입력 임피던스가 매우 크고 그로 인하여 높은 전류이득과 BJT에 비해 떨어지는 편이지만 전압이득 모두 가질 수 있다. JFET은 입력신호원의 출력 임피던스가 높은 경우에 높은 전류 이득을 얻기 위한 회로에 사...2025.04.30
-
실험 13_공통 게이트 증폭기 예비 보고서2025.04.271. 공통 게이트 증폭기 공통 게이트 증폭기는 입력 임피던스가 작아 전류를 잘 받아들이는 특성이 있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. 공통 게이트 증폭기의 전압 이득 공통 게이트 증폭기의 전압 이득은 소오스 축퇴 저항이 있는 공통 소오스 증폭기와 같고, 위상만 반대임을 알 수 있다. 3. 공통 게이트 증폭기의 입력 임피던스 공통 게이트 증폭기의 입력 임피던스는 공통 소오스 증폭기에 비해서 매우 작음을 알 수 있다. 이를 이용하면 별도의 ...2025.04.27
-
연산증폭기 기본 회로 결과보고서2025.04.261. 반전증폭기 실험 1에서는 반전증폭기 회로를 구성하고 입출력 파형을 관찰하였다. 입력 전압과 출력 전압의 위상이 180도 차이나며 이득이 10배인 것을 확인하였다. 또한 3dB 주파수를 측정하는 과정에서 예비보고서와 실제 실험 결과 간 차이가 큰 것을 발견하였는데, 이는 3dB 주파수 측정 방식을 제대로 이해하지 못해 발생한 것으로 판단된다. 2. 비반전증폭기 실험 2에서는 비반전증폭기 회로를 구성하고 입출력 파형을 관찰하였다. 입력 전압과 출력 전압의 위상이 같으며 이득이 10배인 것을 확인하였다. 반전증폭기와 마찬가지로 3d...2025.04.26
-
CB 및 CC 증폭기 특성 실험 보고서2025.11.181. 공통 베이스(CB) 증폭기 공통 베이스 트랜지스터 증폭기는 이미터에 입력을 받아 컬렉터에서 출력을 내보내는 회로입니다. 고주파 증폭회로에 주로 사용되며, 작은 입력 임피던스와 중간 정도의 출력 임피던스를 가집니다. 전압이득은 크지만 전류이득은 1보다 작습니다. DC해석과 AC해석을 통해 전압이득, 교류 입력 임피던스, 교류 출력 임피던스를 측정할 수 있습니다. 2. 공통 컬렉터(CC) 증폭기 및 이미터 폴로어 공통 컬렉터 또는 이미터 폴로어 증폭기는 베이스에 입력을 받아 이미터에서 출력을 내보냅니다. 높은 입력 임피던스와 작은...2025.11.18
-
실험 11. 공통 이미터 접지 증폭기 회로의 특성 실험2025.05.111. 공통 이미터 증폭기 회로 공통 이미터 증폭기 회로의 입력 임피던스, 출력 임피던스, 전류 이득, 전압 이득, 위상반전 특성을 이해할 수 있다. 이미터 접지 증폭기에서 교류전원 쪽에서 바라다본 저항은 이미터 다이오드와 병렬로 연결된 바이어스 저항들이며, 베이스 쪽으로 들여다본 저항은 입력 임피던스로 표시된다. 증폭기의 출력 쪽에서 발생되는 현상을 알아보기 위해 테브닌 회로를 구성하여 테브닌 전압과 테브닌 임피던스를 구할 수 있다. 2. 저항비와 전압비 공통 이미터 증폭기에서 저항비와 전압비가 같은 이유는 옴의 법칙에 의해 이미터...2025.05.11
