
총 114개
-
RLC 공진 회로_예비레포트2024.12.311. RLC 직렬 공진 회로 RLC로 구성된 회로에 교류 전압을 가할 때 전압과 전류가 동위상이 되는 경우를 공진(resonance)이라 하며, 이때의 주파수를 공진 주파수(resonance frequency)라 한다. 공진시 리액턴스 성분은 서로 상쇄되어 합성 임피던스 또는 합성 어드미턴스는 순저항 성분만 남게 된다. 따라서 역률(power factor)은 1이 된다. 직렬 공진 회로에서 Q는 유도성 리액턴스와 저항의 비가 되며, 전압 확대비(voltage get up ratio)를 나타낸다. 2. RLC 병렬 공진 회로 병렬 공...2024.12.31
-
회로이론및실험1 12장 커패시터 직병렬 회로 A+ 결과보고서2025.01.131. RC회로의 위상 특성 실험을 통해 RC회로의 위상 특성을 이해하였다. RC직렬회로에서 저항 전압은 전류와 동상이며 전원 전압보다 앞선 위상이고, 커패시터 전압은 전원 전압보다 뒤진 위상이며, 커패시터 전압과 전류의 위상차는 90도이다. RC병렬회로에서는 어드미턴스를 적용한 옴의 법칙을 사용할 수 있다. 2. RC회로의 전압과 전류의 관계 실험을 통해 RC회로의 전압과 전류의 관계를 이해하였다. 커패시터에 걸리는 전압과 커패시터 내에 흐르는 전류의 위상 관계를 파악하였으며, 커패시터 내에 흐르는 전류의 위상이 커패시터에 걸리는 ...2025.01.13
-
ALUs (Arithmetic logic units)를 이용한 다기능 디지털 시계 설계2025.05.101. 디지털 시계 디지털 시계의 핵심 기능은 정확한 시간 표시, 시간 측정, 시간 설정 및 알람 기능입니다. 이 프로젝트에서는 7 segment와 다양한 기본 소자들(and gate, 스위치, 10진 카운터와 6진 카운터, 555 타이머, 4020 등)을 사용하여 시/분/초 표시, 시간 변경, 디지털 스탑워치, 디지털 타이머 기능을 구현하였습니다. 카운터 회로, 발진 회로, 디코더 회로 등을 활용하여 각 기능을 구현하였고, 시뮬레이션과 실제 제작을 통해 성능을 검증하였습니다. 2. 디지털 스탑워치 디지털 스탑워치 구현을 위해 555...2025.05.10
-
공진회로(Resonant Circuit)와 대역여파기 설계2025.05.031. RLC 직렬회로 RLC 직렬회로에서 R에 걸리는 전압을 출력이라 하였을 때 C = 0.01 ㎌, 공진주파수가 15.92 ㎑, Q-factor가 1인 bandpass filter를 설계하라. 또 Q-factor가 10인 bandpass filter를 설계하라. 그 결과를 이용하여 각각 전달함수의 크기와 위상차를 주파수의 함수로 EXCEL을 사용하여 linear-log 그래프로 그려서 제출하라(0 ~ 100 KHz). 반전력주파 수, 대역폭을 구하라. 가능한 한 실험 10에서 사용한 커패시터, 인덕터의 정확한 값을 사용하여 계산하라....2025.05.03
-
[중앙대전전][전기회로설계실습][결과보고서]-11.공진회로와 대역여파기 설계2025.05.151. 직렬 공진회로와 병렬 LC+직렬 R 공진회로 설계 전기회로설계실습(11번 실습- 결과보고서)에서는 직렬 공진회로와 병렬 LC+직렬 R로 이루어진 공진회로를 설계하고 Q를 1과 10으로 설정하였다. 오실로스코프를 통해 주파수의 변화에 따른 출력파형을 확인하여 공진주파수, 반전력주파수, 대역폭을 측정하였다. 실험값과 이론값을 비교 분석하여 오차율을 계산하였다. 2. RLC 직렬 공진회로 특성 분석 RLC 직렬 공진회로에서는 최대 전압이 나타나는 주파수를 찾았으며, 이 주파수에서 입력과 출력 파형의 위상이 같아지는 것을 확인하였다....2025.05.15
-
통신이론 과제2025.05.101. DSB-SC 변조 입력 신호를 DSB-SC 변조하여 결과를 파일로 저장하였다. 캐리어 진폭은 1.0으로 설정하였다. 입력 신호와 변조된 신호의 스펙트럼 차이를 확인하였는데, 대역폭이 2배로 증가한 것을 관측할 수 있었다. 변조 후 스펙트럼이 약간 줄어든 것은 캐리어 함수의 cos 값이 0보다 크고 1보다 작은 함수이기 때문이다. 2. Coherent 검파 변조된 신호를 Coherent 검파기로 복조하였다. Local oscillator의 진폭은 1.0, 위상은 0으로 설정하였다. 복조 후에는 변조 전 소리와 거의 비슷한 소리를...2025.05.10
-
경북대학교 기초전기전자실험 RLC회로 실험보고서 [기계공학부]2025.05.091. RLC 직렬 회로 RLC 직렬 회로에서 임피던스 Z는 Z = √(R^2 + (XL - XC)^2)이고, 인덕턴스와 커패시턴스의 위상차는 θ = tan^-1((XL - XC)/R)이고 회로에 흐르는 전류는 I = V/Z이다. 공진주파수일 때 RLC 직렬 회로에서 XL = XC이고 Z = R로 임피던스는 최소가 되고, 전류와 전압은 동상이 되며 또한 전류와 전압이 최대가 된다. RLC 직렬회로에서 ω_r = 1/√(LC)가 되고 공진주파수 f_r = 1/(2π√(LC))이다. 2. RLC 병렬 회로 RLC 병렬 회로에서 어드미턴스...2025.05.09
-
증폭기의 주파수 응답 특성2025.01.021. 증폭기의 주파수 응답 특성 실험을 통해 증폭기의 주파수 응답 특성을 확인하였습니다. 주요 결과는 다음과 같습니다. 70Hz~55kHz 범위에서 전압 이득은 8.8V/V로 측정되었고, 17Hz와 77kHz에서 전압 이득이 감소하는 것을 확인하였습니다. 1MHz까지는 전압 이득 측정이 잘 되었지만 10MHz를 초과하는 영역과 50Hz 미만의 영역에서는 측정이 어려웠습니다. 이는 MOSFET의 기생 커패시턴스로 인해 주파수가 증가함에 따라 전압 이득이 감소하는 것으로 추정됩니다. 이득 대역폭 곱은 큰 폭의 변화 없이 거의 일정한 것...2025.01.02
-
아날로그 및 디지털 회로 설계실습 결과보고서122025.01.171. 클럭 생성 회로 Function generator를 이용하여 1Hz의 Clock 신호를 생성하고, BCD 카운터에 연결하여 7-segment에 출력하는 회로를 구현했습니다. 클럭 신호에 따라 0부터 9까지 카운팅되는 것을 확인했습니다. 2. 2자리 숫자 표시 회로 1자리 숫자 카운터 회로를 두 개 연결하여 00부터 99까지 증가하는 2자리 숫자 표시 회로를 구현했습니다. 중간 신호를 조작하여 카운터 증가의 최대치를 99로 설정했습니다. 3. 디지털 회로 설계 이번 실습을 통해 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 ...2025.01.17
-
전기회로설계실습 결과보고서112025.05.151. RLC 직렬공진 회로 Q=1인 RLC 직렬공진 회로를 구성하고 공진주파수, 반전력주파수, 대역폭, Q-factor을 실험으로 구하였다. 계산한 transfer function과 결과값들을 이론값과 비교하였다. Q=10인 RLC 직렬공진 회로를 구성하고 위와 같은 과정을 반복하였다. 2. RLC 병렬공진 회로 Q=1인 RLC 병렬공진 회로를 구성하고 공진주파수, 반전력주파수, 대역폭, Q-factor을 실험으로 구하였다. 추가로 time delay를 구해 위상차이를 구해보았다. 1. RLC 직렬공진 회로 RLC 직렬공진 회로는 ...2025.05.15