
총 383개
-
디지털시스템설계실습_HW_WEEK62025.05.091. 4-to-1 MUX 이번 실습에서는 4-to-1 MUX를 Verilog 코드로 구현하고 시뮬레이션을 통해 동작을 확인했습니다. if-else 문과 case 문을 사용하여 MUX를 구현했으며, 시뮬레이션 결과를 통해 입력 신호 s0, s1에 따라 출력 i0, i1, i2, i3가 정상적으로 동작하는 것을 확인할 수 있었습니다. 2. 4-bit 시프트 레지스터 4-bit 시프트 레지스터를 Verilog 코드로 구현하고 시뮬레이션을 통해 동작을 확인했습니다. non-blocking 할당을 사용하여 클록 신호에 맞춰 입력 sin 값이...2025.05.09
-
A/D 변환기의 특징과 A/D 인터럽트 사용을 위한 초기화 과정 및 사용시 유의사항2025.01.031. A/D 변환기 특징 A/D 변환기는 10bit 분해능으로 아날로그 전압을 10bit의 디지털 수로 표시할 수 있다. 변환시간은 13-260us이며 단극성 입력 채널이 8개로 22종류의 차동 입력이 가능하다. 내부 기준 전압은 2.56V이며 포트 F를 통해 입력되고 멀티플렉서에 의해 A/D 변환기에 연결된다. A/D 변환 결과는 16bit로 A/D 변환기 데이터 레지스터에 저장된다. 2. A/D 인터럽트 사용을 위한 초기화 과정 A/D 인터럽트 사용을 위한 초기화 과정은 다음과 같다. 1) VREF 신호 결정, 2) A/D 변환...2025.01.03
-
A+ 연세대학교 기초아날로그실험 12주차 결과레포트2025.05.101. 3 Op-amp IA 회로 3 Op-amp IA 회로를 구성하여 입력 신호를 100배 증폭할 수 있음을 확인하였다. 실제 회로 구현 시 소자 값의 오차로 인해 약 1.57%의 오차가 있었지만 목표 gain 100에 근접한 결과를 얻을 수 있었다. 2. Notch Filter Notch filter를 구현하여 중심 주파수 약 58.9Hz에서 출력 전압이 크게 감소하는 것을 확인하였다. Bode analyzer를 사용하여 분석한 결과 중심 주파수는 약 57.54Hz로 나타났다. 3. Low Pass Filter Low Pass F...2025.05.10
-
[2024 - 1학기 국민대학교 자동차융합실험] 진자주기 측정 및 엘리어싱 측정 실험_Matlab 코드 포함(A+)2025.01.291. 진자 주기 측정 실험 실험을 통해 추의 길이가 증가할수록 추의 운동 주기가 증가하는 것을 확인했다. 이론값과 측정값의 차이는 소수점 오차, 공기 저항, 추의 3차원 운동, 카메라 성능의 불완전성, 스탠드와 실 사이의 마찰 등 다양한 요인으로 인해 발생했다. 오차를 줄이기 위해서는 안정적인 스탠드, 2차원 운동에 가까운 실험 환경, 공기 저항을 줄이는 진공 환경 등이 필요할 것으로 보인다. 2. 엘리어싱 측정 실험 엘리어싱 실험에서는 타코미터 사용으로 인한 오차, 시각적 관측으로 인한 오차 등이 발생했다. slit 수에 따라 측...2025.01.29
-
중앙대학교 아날로그및디지털회로설계실습 위상 제어 루프(PLL) 결과 보고서2025.05.101. 위상 제어 루프(PLL) 이번 실험은 통신 분야에서 채널 설정에 많이 사용하는 PLL을 설계 및 구성하였다. 위상제어루프를 구성할 때 XOR 게이트를 사용했고 5V의 구형파를 인가하였다. VCO의 캐패시터를 10nF, 100nF, 1uF로 바꿔가며 동작주파수 범위가 어떻게 바뀌는지 확인하였다. 첫 번째 실험, 10nF일 때는 약 14~16kHz까지 입출력의 주파수가 같았다. 두 번째 실험, 100nF은 약 5~10kHz까지 입출력의 주파수가 고정되었다. 세 번째 실험, 1uF은 약 1.3k~2.1kHz 까지의 주파수가 고정되었...2025.05.10
-
전기및디지털회로실험 실험 M1-2 결과보고서2025.01.121. 디지털 입력 (Read) 실험에서 작성한 프로그램의 작성 및 주석처리, 실행, 디버깅 과정을 순서대로 자세히 기술하였습니다. 브레드보드에서 버튼 결선을 풀다운 방식으로 연결하였기 때문에 버튼이 눌리지 않았을 때 HIGH, 눌렸을 때 LOW가 입력되었습니다. 2. 디지털 출력 (Write) 버튼을 지정하는 핀 번호를 설정하고, 해당 핀번호가 HIGH 상태일 때 LED가 점등되도록 프로그램을 작성하였습니다. 3. 아날로그 입력 (Read) 아날로그 입력 핀 번호에 해당하는 전압 값이 시리얼 모니터에 연속으로 출력되도록 프로그램을 ...2025.01.12
-
디지털논리회로 (논리 게이트)2025.01.091. 논리 게이트의 기본 개념 논리 게이트는 디지털 회로에서 가장 기본적인 구성 요소로, 논리 연산을 수행하는 하드웨어나 소프트웨어를 의미한다. 논리 게이트는 불리언 논리를 기반으로 입력 신호에 따라 출력 신호를 결정하는 역할을 한다. 디지털 논리 게이트는 이진 데이터 0과 1을 처리하는데 사용된다. 2. 논리 게이트의 종류 논리 게이트는 기본 논리 게이트(BUFFER, NOT, AND, OR)와 확장 논리 게이트(NAND, NOR, XOR, XNOR)로 구분된다. 이들은 각각 특정 논리 연산을 수행하며, 논리 입력이 전제된 논리 ...2025.01.09
-
인하대 VLSI 설계 6주차 Flip-Flop2025.05.031. Latch Latch는 하나 이상의 비트들을 저장하기 위한 디지털 논리회로로, 데이터 입력 In, 클럭 입력 CLK, 출력 Q로 이루어진다. Latch의 종류에는 Negative Latch와 Positive Latch가 있으며, Negative Edge에서는 clk = 1일 때 Q가 기존의 값을 유지하고 clk = 0일 때 In의 값이 출력 Q로 나오며, Positive Edge에서는 clk = 1일 때 In의 값이 출력 Q로 나오고 clk = 0일 때 Q가 기존의 값을 유지한다. 2. Flip-Flop Flip-Flop은 2...2025.05.03
-
4주차 결과 보고서 18장 기본 논리 소자2025.05.031. AND 게이트 AND 게이트의 경우 입력 중 하나라도 0이 있으면 출력은 항상 0이다. 즉 입력이 모두 1일 때만 1을 출력하게 된다. 또한 입력의 경우 2V까지는 출력값이 5V일 때와 같은 것을 보아 꼭 입력이 서로 같아야 출력이 입력값이 나오는 것이 아니다. 또한 0.8V보다 아래일 때 갑자기 0V로 떨어지는 실험결과 AND게이트의 경우 최소 2V까지는 5V와 같은 실험결과가 나오고 최대 0.8V까지는 출력값이 나오나 그 보다 적은 입력값인 경우는 출력값이 0이 나온다는 것을 유추할 수 있다. 2. OR 게이트 OR게이트의...2025.05.03
-
[중앙대학교 전기회로설계실습] A+ 결과보고서 9. LPF와 HPF의 설계2025.05.031. LPF(Low-Pass Filter) 이번 실습에서는 LPF(Low-Pass Filter)의 설계와 특성을 확인하였습니다. 이론치와 계산치의 오차는 LPF의 입력전압이 예상 최댓값 대비 약 0%의 오차율을, LPF의 출력전압은 약 3.8%의 오차율을 보였습니다. 오차의 원인으로는 오실로스코프의 정확도 한계, 측정 장비의 오차, 회로 내부 저항 등이 영향을 미친 것으로 분석됩니다. 2. HPF(High-Pass Filter) 이번 실습에서는 HPF(High-Pass Filter)의 설계와 특성도 확인하였습니다. HPF의 입력전압...2025.05.03