총 61개
-
A+ 연세대학교 기초아날로그실험 12주차 결과레포트2025.05.101. 3 Op-amp IA 회로 3 Op-amp IA 회로를 구성하여 입력 신호를 100배 증폭할 수 있음을 확인하였다. 실제 회로 구현 시 소자 값의 오차로 인해 약 1.57%의 오차가 있었지만 목표 gain 100에 근접한 결과를 얻을 수 있었다. 2. Notch Filter Notch filter를 구현하여 중심 주파수 약 58.9Hz에서 출력 전압이 크게 감소하는 것을 확인하였다. Bode analyzer를 사용하여 분석한 결과 중심 주파수는 약 57.54Hz로 나타났다. 3. Low Pass Filter Low Pass F...2025.05.10
-
가산기, 감산기 예비보고서2025.04.271. OP-AMP 증폭실험 이 실험의 목적은 OP-AMP 회로의 기본 동작 원리를 이론적으로 해석하고, 기본 회로의 동작을 이해하는 것입니다. 이를 바탕으로 실험 회로를 구성하고 실험 결과를 통해 이론에서 해석했던 내용을 확인하는 것입니다. 2. 연산 증폭기의 기초 이론 연산 증폭기는 고 이득 전압증폭기이며, 두 개의 입력단자와 한 개의 출력단자를 갖습니다. 연산증폭기는 두 입력단자 전압간의 차이를 증폭하는 차동증폭기로 구성되어 있습니다. 연산증폭기를 사용하여 사칙연산이 가능한 회로를 구성할 수 있으므로 '연산증폭기'라고 부릅니다....2025.04.27
-
광전자공학실험1 PCB 회로설계 (중간고사 평가)2025.04.251. PCB 회로설계 PCB 회로설계 중간고사를 위해 인터넷을 찾아보면서 전자캐드 기능사 실기 회로를 찾아서 회로를 만들었습니다. OPAMP 회로를 처음 접하게 되었는데 새로운 소자를 사용해보는 데 그전에 배웠던 오실레이터와 제너레이터를 연습하다 보니 실력이 많이 늘었습니다. 전자캐드 기능사 실기 OPAMP 회로도를 찾아서 Pspice에 회로를 만들어 주었고, Orcad 파일 생성 확인을 위해 거버파일 위치 및 거버파일을 생성하였습니다. 2. OPAMP 회로 OPAMP 회로를 처음 접하게 되었는데 새로운 소자를 사용해보는 데 그전에...2025.04.25
-
연산증폭기 예비보고서(고찰포함)A+2025.01.131. 연산증폭기 연산증폭기는 덧셈, 뺄셈, 곱셈, 나눗셈, 미분, 적분 등의 수학적 연산 기능을 수행할 수 있는 전압 이득이 매우 큰 증폭기입니다. 연산증폭기는 5개의 단자로 구성되어 있으며, 양의 전압과 음의 전압을 받아들여 출력값을 만들어냅니다. 연산증폭기는 두 입력 전압의 차이를 증폭하여 출력 전압을 생성합니다. 반전 증폭기와 비반전 증폭기는 연산증폭기의 대표적인 회로 구성 방식입니다. 2. 반전 증폭기 반전 증폭기는 연산증폭기의 두 입력 단자로 들어가는 전류가 0A이고, 두 입력 단자 사이의 전압차도 0V입니다. 따라서 저항...2025.01.13
-
Semiconductor Op Amp 실험 보고서 (A+)2025.01.241. OP AMP(Operational Amplifier 연산 증폭기) OP AMP는 가장 큰 전압 이득을 가지며 +입력단자와 입력단자 간의 전압 차를 이용한 증폭기이다. OP AMP는 입력단자, +입력단자, 정측 전원단자, 부측 전원단자, 출력 단자 총 5개의 단자로 구성되어 있다. 2개의 입력단자 중에 입력단자에 입력 신호를 가하면 입력과는 반대되는 상태의 신호가 출력되고, +입력단자에 입력 신호를 가하면 같은 상태의 신호가 출력된다. 따라서 입력단자를 반전 입력, +입력단자를 비반전 입력이라 칭한다. 2. 반전 증폭기 반전 증...2025.01.24
-
중앙대학교 전자회로설계실습 예비11. Push-Pull Amplifier 설계 A+2025.01.271. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 simulation하기 위한 PSpice schematic을 그리되, BJT를 제외하고 부하저항을 100Ω으로 놓고, Simulation Profile에서 Analysis type을 DC Sweep으로 설정하고서 DC 전압원의 값을 –12 V에서 +12 V까지 0.001 V의 증분으로 증가시킴에 따라 부하저항 양단의 출력전압이 어떻게 변하는지를 보여주는 입출력 transfer characteristic curve를 확인하였다. 이를 통해 입력전압의 절...2025.01.27
-
전자회로설계 및 실습11_설계 실습11. Puch-Pull Amplifier 설계_예비보고서2025.01.221. Classic Push-Pull Amplifier 특성 Push-Pull 증폭기의 Dead Zone과 Crossover distortion 현상을 파악하고 이를 제거하는 방법에 대해 실험한다. PSpice 시뮬레이션을 통해 입출력 transfer characteristic curve와 입출력 파형을 확인하여 Dead Zone과 Crossover distortion 현상을 이해한다. 2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성 Push-Pull 증폭기 출력을 OP Amp의 (-)...2025.01.22
-
기초전자회로실험 (전체리포트)2025.01.181. 전자회로 기본 실험 이번 실험에서는 전자회로의 기본적인 계측기 사용법과 직병렬 회로, 다이오드 회로 설계 및 기판 납땜 실습을 진행했습니다. 저항, 멀티미터, 파워서플라이, 브레드보드 등의 기본 소자와 회로 구성 방법을 익혔고, 전압 분배 법칙, 전류 분배 법칙, KVL, KCL 등 전자회로의 기본 이론을 학습했습니다. 또한 다이오드의 특성과 정류 회로에 대해서도 실험을 진행했습니다. 2. 트랜지스터 특성 실험 2주차에는 트랜지스터의 종류와 리드선 확인, 트랜지스터 회로 구성 및 전압/전류 측정 실험을 진행했습니다. 트랜지스터...2025.01.18
-
중앙대 전자회로 설계 실습 결과보고서11_Push-Pull Amplifier 설계2025.01.111. Classic Push-Pull Amplifier 특성 결과보고서 11. Push-Pull Amplifier 설계에서 Classic Push-Pull Amplifier 회로를 구성하고 실험한 결과, 입력전압이 특정 전압보다 작으면 두 BJT가 모두 꺼져 출력전압이 0이 되는 Dead zone이 발생하여 출력파형에 Crossover distortion이 나타남을 확인하였다. 2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성 Feedback loop와 OP-amp를 이용한 Push-Pu...2025.01.11
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 예비보고서 11. Push-Pull Amplifier 설계2025.04.301. Push-Pull Amplifier 특성 설계실습 11. Push-Pull Amplifier 설계목적: RL=100Ω, Rbias=1kΩ, VCC=12V인 경우, Push-Pull 증폭기의 동작을 이해하고 Dead zone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해서 실험한다. 그림 1(a) 회로를 simulation 하여 입출력 transfer characteristic curve를 확인하고, Dead zone이 발생하는 이유를 설명한다. 그림 1(b) 회로를 simulation하여 입...2025.04.30
