
총 74개
-
전자회로실험 과탑 A+ 예비 보고서 (실험 12 소오스 팔로워)2025.01.291. 소오스 팔로워 회로 소오스 팔로워 회로는 입력 신호를 거의 변형 없이 전달하면서 출력 저항을 낮추고 전류를 증폭해 부하를 안정적으로 구동하는 데 사용된다. 이 회로의 주요 특성은 입력과 출력의 관계, 전압 이득, 출력 저항 감소, 전류 이득 등이다. 2. MOSFET 특성 실험에서는 MOSFET의 특성을 이용한 소오스 팔로워 회로를 분석하였다. MOSFET의 문턱 전압, 트랜스컨덕턴스, 출력 저항 등의 특성을 확인하고, 이를 바탕으로 소신호 등가회로를 구성하였다. 3. 입력-출력 전달 특성 입력 전압 변화에 따른 출력 전압의 ...2025.01.29
-
[A+] 중앙대학교 전기회로 설계실습 결과보고서 11. 공진회로(Resonant Circuit)와 대역여파기 설계2025.04.291. 공진회로(Resonant Circuit) 이번 실험에서는 직렬 공진회로와 병렬 공진회로의 Q-factor 변화에 따른 bandpassfilter의 그래프를 실험 데이터를 통해 그려보고, 공진주파수, 반전력주파수, 대역폭, Q-factor 를 계산해보았다. 직렬 및 병렬 공진회로 모두 Q-factor의 값이 커질수록 그래프가 더 뾰족 해지는 특성을 보여주었고, 이는 곧 대역폭의 감소로 이어지는 것을 계산을 통해서도 확인할 수 있었다. 2. 대역여파기(Bandpass Filter) 설계 bandpass filter는 직렬 공진 회...2025.04.29
-
A+ 연세대학교 기초아날로그실험 12주차 결과레포트2025.05.101. 3 Op-amp IA 회로 3 Op-amp IA 회로를 구성하여 입력 신호를 100배 증폭할 수 있음을 확인하였다. 실제 회로 구현 시 소자 값의 오차로 인해 약 1.57%의 오차가 있었지만 목표 gain 100에 근접한 결과를 얻을 수 있었다. 2. Notch Filter Notch filter를 구현하여 중심 주파수 약 58.9Hz에서 출력 전압이 크게 감소하는 것을 확인하였다. Bode analyzer를 사용하여 분석한 결과 중심 주파수는 약 57.54Hz로 나타났다. 3. Low Pass Filter Low Pass F...2025.05.10
-
기초전자회로실험 (전체리포트)2025.01.181. 전자회로 기본 실험 이번 실험에서는 전자회로의 기본적인 계측기 사용법과 직병렬 회로, 다이오드 회로 설계 및 기판 납땜 실습을 진행했습니다. 저항, 멀티미터, 파워서플라이, 브레드보드 등의 기본 소자와 회로 구성 방법을 익혔고, 전압 분배 법칙, 전류 분배 법칙, KVL, KCL 등 전자회로의 기본 이론을 학습했습니다. 또한 다이오드의 특성과 정류 회로에 대해서도 실험을 진행했습니다. 2. 트랜지스터 특성 실험 2주차에는 트랜지스터의 종류와 리드선 확인, 트랜지스터 회로 구성 및 전압/전류 측정 실험을 진행했습니다. 트랜지스터...2025.01.18
-
스마트폰 방열시장 및 기술 동향2025.01.041. 스마트폰 방열시장 현황 스마트폰의 성능 향상과 소형화, 경량화로 인해 발열 문제가 심각해지고 있습니다. 이를 해결하기 위해 GOS(Game Optimizing Service)가 도입되었지만, 성능 제한이라는 한계가 있었습니다. 현재 스마트폰 방열 시장은 아직 해결되지 않은 상황입니다. 2. 스마트폰 방열기술 현황 스마트폰 방열기술로는 히트 파이프, 베이퍼 챔버, 베이퍼 챔버 + 흑연 패드 등이 적용되고 있습니다. 최근에는 베이퍼 챔버 크기 확대, 그라파이트 패드 적용 등의 변화가 있었지만, 발열 이슈가 본격화되면서 방열 설계 ...2025.01.04
-
전자회로실험 과탑 A+ 예비 보고서 (실험 21 차동 증폭기 심화 실험)2025.01.291. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 주요 동작 원리는 입력 트랜지스터(M1, M2)가 차동 입력 신호를 증폭하고, 전류 거울(M3, M4)이 정전류원을 구성하며, 부하 트랜지스터(M5, M6)가 능동 부하로 작동하여 높은 출력 저항과 전압 이득을 제공한다. 이 회로는 높은 선형성과 잡음 억제 특성으로 고성능 아날로그 설계에서 필수적인 역할을 한다. 2. 공통 모드 제거비(CMRR) 차동 증폭기의 공통 모드 제...2025.01.29
-
중앙대학교 전자회로설계실습 결과보고서 3 - Voltage Regulator 설계2025.01.241. 전자회로 설계 이 보고서는 중앙대학교에서 진행된 전자회로 설계 실습 결과를 다루고 있습니다. 주요 내용은 브리지 방식 정류회로 설계, 정류 현상 관찰, 다이오드와 커패시터 특성 이해, Voltage Regulator를 통한 AC-DC 변환 및 정전압 유지 등입니다. 실험 과정에서 발생한 오차 요인 분석과 개선 방안도 제시되어 있습니다. 2. 브리지 정류회로 보고서에서는 4개의 다이오드를 사용하는 브리지 방식 정류회로를 설계하고 제작하였습니다. 정류회로 양단의 전압차를 측정하여 실제 사용된 변압기의 비율이 1:1.27임을 확인하...2025.01.24
-
실험 14_캐스코드 증폭기 결과보고서2025.04.281. 캐스코드 증폭기 이 실험에서는 MOSFET을 이용한 캐스코드 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 캐스코드 증폭기는 공통 소오스 증폭기보다 높은 전압 이득을 얻을 수 있어서 널리 사용되고 있다. 이 실험에서는 캐스코드 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가 회로의 개념을 적용하여 전압 이득을 구한 후, 이를 실험에서 확인하고자 한다. 또한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서도 공부하고, 실험을 통하여 동작을 확인한다. 2. MOSFET 증폭기 이 실험에서...2025.04.28
-
pspice 비선형op앰프예비레포트2025.05.091. 비교기 비교기 OP앰프를 이용하여 비교기를 가장 간단히 구현하는 방법은 귀환이 없는 개방 루프로 구성하는 것이다. 회로전압 V_in이 V_REF 보다 클 때는 양이고 V_in이 V_REF 보다 작을 때는 음이다. 보통 OP앰프의 이득이 매우 크기 때문에 출력은 포화된다. 즉, V_in이 V_REF 보다 작은 어떠한 V_in값에 대해서도 전압은 음의 공급전압에서 포화된다. 따라서, 출력은 두 가지 가능한 값(음 또는 양) 중에서 하나만을 취하게 된다. 반대로 입력이 V_REF 주변에서 변화할 때, V_in의 V_REF 축을 넘어...2025.05.09
-
중앙대 전자회로 설계 실습 결과보고서11_Push-Pull Amplifier 설계2025.01.111. Classic Push-Pull Amplifier 특성 결과보고서 11. Push-Pull Amplifier 설계에서 Classic Push-Pull Amplifier 회로를 구성하고 실험한 결과, 입력전압이 특정 전압보다 작으면 두 BJT가 모두 꺼져 출력전압이 0이 되는 Dead zone이 발생하여 출력파형에 Crossover distortion이 나타남을 확인하였다. 2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성 Feedback loop와 OP-amp를 이용한 Push-Pu...2025.01.11