
총 291개
-
전자공학실험 10장 MOSFET 바이어스 회로 A+ 결과보고서2025.01.151. MOSFET 바이어스 회로 MOSFET을 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며, 이 때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 MOSFET을 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해서 공부하고, 실험을 통하여 확인하고자 한다. 2. 게이트 바이어스 회로 실험회로 1에서 VGG값이 4V, RD는 4kΩ으로 두고, 드레인 전압이 8V, 드레인 전류가 1mA가 되도록 RS, R1,...2025.01.15
-
전자공학실험 11장 공통 소오스 증폭기 A+ 예비보고서2025.01.131. 공통 소오스 증폭기 이 실험에서는 MOSFET을 이용한 공통 소오스 증폭기의 동작 원리를 공부하고, 실험을 통하여 특성을 측정하고자 한다. 공통 소오스 증폭기는 게이트가 입력 단자, 드레인이 출력 단자, 소오스가 공통 단자인 증폭기로서 높은 전압 이득을 얻을 수 있는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 소오스 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구해본 다음, 실험을 통하여 동작을 확인하고자 한다. 2. MOSFET 소신호 등가회로 MOSFET이 포화 영역에서...2025.01.13
-
실험 21_차동 증폭기 심화 실험 예비보고서2025.04.281. 차동 증폭기 이 실험에서는 능동 부하를 사용한 차동 증폭기(differential amplifier)를 구성하여, 전압 이득과 CMRR을 측정하고자 한다. 차동 증폭기는 공통 모드 제거비(CMRR)가 중요한 특성이며, 이를 위해 부하 저항과 트랜지스터의 매칭이 중요하다. 능동 부하를 사용하면 저항 부하에 비해 공정 변화에 강하고 추가 비용이 들지 않는 장점이 있다. 2. 공통 모드 제거비(CMRR) 공통 모드 제거비(CMRR)는 차동 증폭기의 중요한 특성으로, 차동 입력과 공통 모드 입력에 대한 이득 비율을 나타낸다. CMRR...2025.04.28
-
Voltage Regulator 설계2025.05.161. 전파정류회로 전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압공급기(DC Power supply)를 설계, 구현, 측정, 평가하는 것이 이 실습의 목적입니다. 전파정류회로는 교류를 직류로 변환하는 회로로, 다이오드를 사용하여 구현됩니다. 이를 통해 안정적인 직류전압을 얻을 수 있습니다. 2. 전압 조절기 설계 이 실습에서는 부하 저항 5kΩ에 걸리는 직류전압의 최대치(Vp)가 4.4V이고, 리플(Vr)이 0.9V 이하가 되도록 교류 입력전원의 크기를 결정하고 평활 커패시터 C의 크기를 설계합니다. 이를 ...2025.05.16
-
Op Amp를 이용한 다양한 Amplifier 설계 결과보고서 중앙대학교 전자회로설계및실습2025.04.271. Op Amp 증폭기 설계 Op Amp는 고입력 저항, 저출력 저항, 높은 개방 이득이 특징이며 +입력단자와 -입력단자간 전압차를 증폭시키는 기능을 지닌 증폭기이다. 실험을 통해 Inverting/non-Inverting Amplifier 설계를 수행하고 입출력 전압을 측정하여 이득을 계산하고 이론값과 비교하였다. 또한 입출력 전압이 동일할 때의 주파수를 측정하고 왜곡되기 전 출력파형을 측정하였다. 2. Inverting Amplifier 동작 Inverting Amplifier를 구현하고 입력전압과 출력전압을 측정하였다. 설계...2025.04.27
-
실험 05_BJT 바이어스 회로 예비 보고서2025.04.271. BJT 바이어스 회로 BJT를 증폭기로 동작시키기 위해서는 적절한 DC 바이어스가 인가되어야 하며 이때의 DC 바이어스를 동작점 또는 Q점이라고 부른다. DC 바이어스는 증폭기의 전압 이득과 스윙을 결정하는 중요한 역할을 한다. 이 실험에서는 BJT를 이용한 증폭기의 DC 동작점을 잡아주기 위한 바이어스 회로에 대해 알아보고, 실험을 통하여 동작을 확인하고자 한다. 2. 전압분배 바이어스 회로 전압분배 바이어스 회로는 가장 기본적인 바이어스 회로로, 저항 R_B1 또는 R_B2의 변화에 따라 V_BE 전압과 I_C의 변화가 심...2025.04.27
-
전자공학응용실험 ch17 능동부하가 있는 공통 소오스 증폭기 예비레포트2025.05.031. 능동 부하가 있는 공통 소오스 증폭기 이 실험에서는 정전류원과 전류 거울을 이용한 능동 부하가 있는 공통 소오스 증폭기 회로를 구성하고, 이를 바탕으로 공통 소오스 증폭기의 전압 이득을 구하고자 한다. 능동 부하는 아날로그 증폭기에서 널리 사용되고 있으며, 간단한 공통 소오스 증폭기에 적용함으로써 특성을 정확하게 파악할 수 있다. 2. 전류 전원 및 전류 미러 집적 회로 설계의 바이어싱은 일정한 전류 전원을 이용한다. 전류 미러는 바이어싱에 사용될 뿐만 아니라, 때때로 전류 증폭기로도 쓰인다. 전류 전원과 전류 미러는 유한한 ...2025.05.03
-
전자회로 설계 및 실습 예비보고서 3: Voltage Regulator 설계2025.05.141. 전파정류회로 전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압 공급기(DC Power Supply)를 설계, 구현, 측정, 평가한다. 2. 직류전압 공급기 설계 5 kΩ의 부하(R_L)에 걸리는 직류전압의 최대치(V_P)가 4.4 V이며, ripple(V_r)이 0.9 V 이하가 되도록 교류입력전원의 크기를 결정하고 커패시터(C)의 크기를 설계한다. 다이오드의 저항은 0.7 kΩ으로 가정한다. 3. PSPICE 시뮬레이션 PSPICE로 회로를 그리고 분석하여 부하에 걸리는 파형을 제출한다. 최대 전압 V...2025.05.14
-
전자회로실험 과탑 A+ 예비 보고서 (실험 13 공통 게이트 증폭기)2025.01.291. 공통 게이트 증폭기 공통 게이트 증폭기는 게이트 단자를 공통으로 하고, 입력 신호가 소스에, 출력 신호가 드레인에 걸리는 회로입니다. 이 회로는 주로 넓은 대역폭에서 동작하며, 전류 이득이 큰 것이 특징입니다. 입력 신호는 소스 단자에 인가되며, 드레인에서 출력 신호가 나타납니다. 게이트는 고정되어 있어, 입력 신호는 소스에서 드레인으로 흐르는 전류를 제어하게 됩니다. 입력 임피던스는 매우 낮고, 출력 임피던스는 상대적으로 높습니다. 전압 이득은 대략적으로 g_m * R_D로 나타낼 수 있으며, 공통 게이트 증폭기는 전류 이득...2025.01.29
-
전자회로설계 및 실습8_설계 실습8. MOSFET Current Mirror 설계_예비보고서2025.01.221. 단일 Current Mirror 설계 N-Type MOSFET을 이용하여 특정 Reference 전류가 흐를 수 있는 단일 Current Mirror를 설계 및 측정하여, current mirror를 이용한 전류원의 전기적 특성을 이해한다. 2N7000 MOSFET을 사용하여 VCC=VDD=5V, IREF=10mA인 전류원을 설계한다. 2N7000의 데이터시트를 이용하여 kn'W/L을 구하고, IREF=10mA를 만족시키는 VGS와 R값을 계산한다. 또한 M이 Saturation 영역에서 동작하기 위한 조건과 RL의 최대값을 ...2025.01.22