
총 291개
-
중앙대 Common Emitter Amplifier 설계 예비보고서2025.05.051. Gain Gain은 출력이 입력과 닮은꼴 일 때만 의미가 있다. 그러나 입력전압이 10 mVpp인 경우 출력파형이 왜곡(distortion) 되므로 gain의 의미가 없어진다. 2. 입력신호 크기 감소 입력신호의 크기를 줄이기 위하여 단자와 접지 사이에 50 Ω보다 작은 저항을 연결한 회로에 대하여 전압 이득이 95% 이상이 되도록 저항을 PSPICE로 구한다. 이 저항과 function generator 출력저항 50 Ω은 voltage divider가 되어 증폭기의 입력전압이 낮아지므로 overall voltage gain...2025.05.05
-
전자회로설계실습 6번 예비보고서2025.01.201. Common Emitter Amplifier 설계 이 문서는 NPN BJT를 사용하여 emitter 저항이 있는 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 주요 내용으로는 부하저항 결정, 바이어스 전압 계산, 입력저항 산출, PSPICE 시뮬레이션 결과 분석, 측정 및 특성 분석 등이 포함되어 있습니다. 2. Emitter 저항을 사용한 Common Emitter Amplifier 설계 이 문서에서는 emitter 저항을 사용한 Common Emitter Amplifi...2025.01.20
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 3 Voltage Regulator 설계2025.05.011. 전자회로설계실습 이 보고서는 중앙대학교 전자회로설계실습 수업의 예비보고서입니다. 학생은 Voltage Regulator 회로를 설계하고 PSPICE 시뮬레이션을 수행했습니다. 설계 과정에서 부하 저항, 변압기 권선비, 커패시터 값 등을 계산하고 시뮬레이션 결과를 분석했습니다. 2. 전압 조절기 설계 이 보고서에서는 5 kΩ 부하에 4.4 V의 직류 전압과 0.9 V 이하의 리플 전압을 공급하도록 전압 조절기 회로를 설계했습니다. 변압기 권선비, 커패시터 값, 주파수 등을 계산하고 PSPICE 시뮬레이션을 통해 결과를 확인했습니...2025.05.01
-
전자회로실험 과탑 A+ 예비 보고서 (실험 24 연산 증폭기 응용 회로 2)2025.01.291. 적분기 회로 적분기 회로는 입력 저항 R과 피드백 커패시터 C로 이루어진 간단한 구성입니다. 입력 신호는 R을 통해 연산 증폭기의 반전 입력(-) 단자로 들어가고, 출력은 C를 통해 피드백됩니다. 입력 신호에 의해 전류가 흐르고, 이 전류는 커패시터에 전하를 축적합니다. 커패시터 전하가 시간에 따라 누적되면서 출력 전압이 변화하며, 출력 전압은 입력 전압의 적분값에 비례합니다. 적분기 회로는 입력 신호가 일정하면 출력이 선형적으로 증가하거나 감소하며, 저주파 신호에 민감하고 고주파 신호는 감쇠됩니다. 적분기 회로는 속도에서 위...2025.01.29
-
[A+] 중앙대학교 전자회로 설계실습 예비보고서 3. Voltage Regulator 설계2025.04.291. 전파정류회로 전파정류회로는 브리지 방식 정류회로로, 다이오드로 인한 전압강하가 2번 발생합니다. 따라서 부하저항 Rl의 2배를 사용하여 식을 변형하였습니다. 전파정류회로의 방전 주기는 반주기(T/2)이므로, 교재의 반파정류회로 수식을 변형하여 사용하였습니다. 2. 직류전압 공급기 설계 문제에서 제시된 조건을 만족시키기 위해 입력전원의 크기와 주파수, 커패시터의 크기를 계산하였습니다. 입력전원은 진폭 5.632V, 주파수 4.889kHz 이상의 정현파를 사용하고, 커패시터는 0.1uF을 사용하면 문제의 조건을 모두 만족시킬 수 ...2025.04.29
-
전자회로실험 과탑 A+ 예비 보고서 (실험 12 소오스 팔로워)2025.01.291. 소오스 팔로워 회로 소오스 팔로워 회로는 입력 신호를 거의 변형 없이 전달하면서 출력 저항을 낮추고 전류를 증폭해 부하를 안정적으로 구동하는 데 사용된다. 이 회로의 주요 특성은 입력과 출력의 관계, 전압 이득, 출력 저항 감소, 전류 이득 등이다. 2. MOSFET 특성 실험에서는 MOSFET의 특성을 이용한 소오스 팔로워 회로를 분석하였다. MOSFET의 문턱 전압, 트랜스컨덕턴스, 출력 저항 등의 특성을 확인하고, 이를 바탕으로 소신호 등가회로를 구성하였다. 3. 입력-출력 전달 특성 입력 전압 변화에 따른 출력 전압의 ...2025.01.29
-
전자회로설계실습 6차 예비보고서2025.05.101. Common Emitter Amplifier 설계 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β = 100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(vo/vin)이 –100 V/V이며 emitter 저항 사용한 Commom Emitter Amplifier를 설계, 구현, 측정, 평가한다. 2. Emitter 저항을 삽입한 Common Emitter Amplifier 설계 Emitter 저항을 사용한 Common Emitter Amplifier에서 Rsig = 50 ...2025.05.10
-
심전도 (ECG) 필터 설계2025.04.291. 계측증폭기 설계 계측증폭기는 세 개의 op-amp를 사용하여 설계되었습니다. 입력 신호를 약 100배 증폭하기 위해 저항 값을 조정하였습니다. 2. 협대역차단필터 설계 협대역차단필터는 op-amp를 이용하여 설계되었습니다. 60Hz 주파수 대역을 잘 차단하는 것을 확인할 수 있었습니다. 3. 대역통과필터 설계 대역통과필터는 저역통과필터와 고역통과필터가 혼합된 형태로 설계되었습니다. 0.5Hz~100Hz 대역의 심전도 신호를 통과시키도록 설계하였습니다. 4. PSPICE 해석 및 검증 PSPICE 시뮬레이션 결과, 60Hz 잡음...2025.04.29
-
기초전자실험 REPORT 옴의 법칙2025.05.061. 옴의 법칙 옴의 법칙은 전압, 전류, 저항 사이의 관계를 설명하는 기본적인 법칙입니다. 전압은 전류와 저항에 비례하고, 전류는 전압에 비례하지만 저항에 반비례합니다. 또한 저항은 전압에 비례하지만 전류에 반비례합니다. 이러한 관계를 수식으로 표현하면 V = IR, I = V/R, R = V/I 입니다. 실험을 통해 이러한 옴의 법칙을 확인하고 이해할 수 있습니다. 2. 전압-전류 그래프 옴의 법칙에 따르면 전압과 전류는 선형적인 관계를 가집니다. 이를 그래프로 표현하면 기울기가 1/R인 직선이 됩니다. 이 기울기는 컨덕턴스를 ...2025.05.06
-
A+ 전자회로설계실습_Voltage Regulator 설계2025.01.211. 전파정류회로 전파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압공급기(DC power Supply)를 설계, 구현, 측정, 평가하는 것이 이 실습의 목적입니다. 전파정류회로는 입력 주파수의 1/2배인 출력 주파수를 가지며, 이를 이용하여 출력 전압의 리플 전압을 최소화하도록 설계합니다. 2. 전원 설계 5 KΩ의 부하(RL)에 걸리는 직류전압의 최대치(Vp)가 4.4 V이며, 리플(Vr)이 0.9 V 이하가 되도록 교류 입력 전원의 크기와 커패시터(C)의 크기를 설계합니다. 다이오드의 저항은 0.7 KΩ으...2025.01.21