총 99개
-
선형 연산 증폭기 회로 실험2025.11.171. 연산증폭기 연산증폭기는 반전 입력단자와 비반전 입력단자를 가진 이득이 매우 큰 증폭기이다. 외부에 저항을 추가하여 연산증폭기의 자체 이득보다는 훨씬 작지만 외부저항만에 의해 결정되는 정확한 이득의 증폭기를 만들 수 있다. 각 입력 신호마다 원하는 크기의 전압이득을 갖도록 하면서 이들을 합하는 회로를 만들 수 있으며, 본 실험에서는 uA741 증폭기를 사용한다. 2. 반전 증폭기 연산증폭기의 기본적인 회로구조로서, 증폭기 본체의 입출력 임피던스를 각각 Ri, Ro로 하면 회로의 입출력 임피던스는 각각 R1 및 Ro/(1+AB)로...2025.11.17
-
전자회로실험 과탑 A+ 예비 보고서 (실험 23 연산 증폭기 응용 회로 1)2025.01.291. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 비반전 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 입력 신호가 비반전(+) 단자로 들어가기 때문에, 출력 신호는 입력 신호와 동일한 위상을 가지며, 반전되지 않습니다. 이득은 피드백 저항과 입력 저항의 비율로 결정되며, 높은 입력 임피던스와 낮은 출력 임피던스를 가지는 특성이 있어 신호 처리에 유리합니다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 반전(-) 단자에 입력 신호를 연결하여 신호를 증폭하는 회로입니다. 이 회로에서 출력 신호는 입력 신호와 ...2025.01.29
-
연산증폭기(OP-AMP) 응용 실험 결과보고서2025.11.181. 반전증폭기(Inverting Amplifier) 반전증폭기는 입력 신호를 증폭하면서 출력 신호의 위상을 180도 반전시키는 회로입니다. 실험 결과 입력 저항에 따른 출력 전압과 전압 이득의 변화를 측정했으며, 오차율은 약 4~5% 수준으로 매우 낮게 나타났습니다. 입력 저항이 높아질수록 전압 이득이 낮아지는 특성을 확인했고, 프로테우스 8 시뮬레이션과의 비교에서도 큰 차이가 없음을 검증했습니다. 2. 비반전증폭기(Non-Inverting Amplifier) 비반전증폭기는 입력 신호를 증폭하면서 출력 신호의 위상을 유지하는 회로...2025.11.18
-
[전자공학실험2] 연산 증폭기2025.04.271. 연산 증폭기의 사용법 및 특성 측정 이 실험에서는 연산 증폭기의 사용법을 익히고, 연산 증폭기의 특성 측정과 응용 회로 실험을 통해 연산 증폭기의 성능 및 동작 원리를 이해하였습니다. 실험을 통해 연산 증폭기의 DC 오프셋 전압과 오프셋 전류, 반전 증폭기와 비반전 증폭기의 특성, 슬루율 측정, 최대 증폭도 측정, 적분기 회로 등을 확인하였습니다. 2. 연산 증폭기의 DC 오프셋 특성 실험 1에서는 연산 증폭기의 DC 오프셋 전압과 오프셋 전류를 측정하였습니다. 연산 증폭기 내부의 소자 불일치로 인해 발생하는 DC 오프셋 특성...2025.04.27
-
아날로그회로실험및설계 Op-Amp 가감산기 실험 보고서2025.01.241. 연산 증폭기(Op-Amp) 연산 증폭기는 구현하는 단자가 2개의 지점에서 전류가 나오기 시작하면서 이를 증폭으로 구현하는 소자입니다. 이미터 부분에서 들어오는 전류를 전체적으로 통제하고 효율적으로 증폭을 구현하며, 컬렉터 부분에서 이 전류를 모아서 회로적으로 구현이 가능하게 소자의 증폭을 전달해줍니다. 2. 반전 증폭기(Inverting AMP) 반전 증폭기는 출력 전압이 입력 전압에 비례한 값에 부호가 반전되어 나타나는 회로 구조입니다. 이상적인 Op-Amp를 가정하면, Vp가 0V이고 Virtual short인 Vn의 전압...2025.01.24
-
[고려대학교 전기회로] 5~6단원 정리본2025.05.031. Operational Amplifier 운영 증폭기(operational amplifier)는 전자 회로에서 널리 사용되는 중요한 회로 요소입니다. 운영 증폭기는 두 개의 입력 단자와 하나의 출력 단자로 구성되며, 이상적인 운영 증폭기는 무한대의 입력 저항과 무한대의 개방 루프 이득을 가집니다. 이러한 특성을 이용하여 다양한 증폭기 회로를 구현할 수 있습니다. 2. Inverting Amplifier 반전 증폭기(inverting amplifier)는 운영 증폭기를 이용한 대표적인 증폭기 회로입니다. 반전 증폭기는 입력 신호를...2025.05.03
-
Op Amp Digital 회로 pre/post-report2025.05.161. Op Amp (Operational Amplifier, 연산 증폭기) 연산증폭기는 두개의 입력과 한개의 출력을 가지는 직류 연결형 전압 증폭기이다. 하나의 연산 증폭기는 입력 단자간의 전위차보다 백배에서 수 천배 큰 출력 전압을 생성한다. 회로 표기 기호에는 V+: 비반전 신호 입력, V-: 반전 신호 입력, Vout:출력, Vs+:양의 전원 공급 전압, Vs-:음의 전원 공급 전압이 있다. 2. Inverting Amplifier(반전 증폭기) 반전 증폭기는 입력된 신호 대해 정해진 증폭도로 신호가 반전되어 출력되는 증폭기이...2025.05.16
-
pspice op앰프특성실험예비레포트2025.05.091. OP 앰프 OP 앰프는 응답특성이 출력에서 입력으로 연결되는 부귀환에 의해 외부적으로 제어되는 고이득, 직결 차동 선형 증폭기입니다. OP앰프는 가산, 적분, 미분과 같은 수학적 연산을 할 수 있으며, OP앰프는 비디오, 오디오 증폭기, 발진기 등에 널리 이용되고 있습니다. 차동 증폭기와 같이 OP 앰프는 (-), (+)로 표시 되는 두 개의 입력이 있습니다. (-) 입력은 반전 입력으로서 이 단자에 가해진 신호는 출력에서 위상이 바뀌어 집니다. (+)입력은 비반전 입력으로서 이 단자에 가해진 신호는 출력에서 입력과 같은 위상...2025.05.09
-
Semiconductor Op Amp 실험 보고서 (A+)2025.01.241. OP AMP(Operational Amplifier 연산 증폭기) OP AMP는 가장 큰 전압 이득을 가지며 +입력단자와 입력단자 간의 전압 차를 이용한 증폭기이다. OP AMP는 입력단자, +입력단자, 정측 전원단자, 부측 전원단자, 출력 단자 총 5개의 단자로 구성되어 있다. 2개의 입력단자 중에 입력단자에 입력 신호를 가하면 입력과는 반대되는 상태의 신호가 출력되고, +입력단자에 입력 신호를 가하면 같은 상태의 신호가 출력된다. 따라서 입력단자를 반전 입력, +입력단자를 비반전 입력이라 칭한다. 2. 반전 증폭기 반전 증...2025.01.24
-
OP Amp의 기초 회로 실험2025.11.141. 반전 증폭기(Inverting Amplifier) 반전 증폭기는 OP Amp의 기본 회로로, 피드백 저항 Rf와 입력 저항 Rs로 구성된다. 이상적인 OP Amp에서 출력 전압은 vo = -(Rf/Rs)vs로 표현되며, 출력 전압이 반전되고 입력에 비례한 복제라는 특징이 있다. 비례 인수인 이득은 Rf/Rs의 비율로 결정된다. 2. 비반전 증폭기(Non-inverting Amplifier) 비반전 증폭기는 신호가 비반전 입력 단자에 인가되는 회로로, 출력 전압은 vo = (1 + Rf/Rs)vg로 표현된다. 실험 결과 계산값과...2025.11.14
