총 99개
-
기초회로실험 OPAMP 실험 결과보고서2025.04.291. 반전 증폭기 반전 증폭기의 전압이득을 확인하는 실험을 온라인 웹 시뮬레이션을 이용하여 진행했다. 저항 값에 따른 출력전압과 전압이득의 변화를 확인했으며, 이상적인 연산 증폭기를 사용했기 때문에 계산 값과 실험 값이 거의 일치했다. 다만 웹 시뮬레이션의 표기 한계로 인한 기기적 오차가 발생했다. 실제 소자를 이용할 경우 환경적 오차와 기기적 오차가 추가로 발생할 수 있다. 2. 비반전 증폭기 비반전 증폭기 실험 역시 온라인으로 진행되었으며, 반전 증폭기 실험과 유사한 결과를 얻었다. 이상적인 연산 증폭기를 사용했기 때문에 오차가...2025.04.29
-
OP-Amp 증폭기 설계 및 실험2025.11.171. 비반전 증폭기(Non-Inverting Amplifier) OP-Amp의 비반전 증폭기는 입력 신호와 같은 위상의 출력을 생성하며, 증폭값은 저항의 비에 의해 결정된다. 학번 마지막 번호 5배 증폭을 위해 저항 비를 4로 설정하여 입력 1V에서 출력 5V를 얻었다. 또한 2배 증폭 설계에서는 버퍼를 통해 안정도를 높였으며, LED 1번과 3번이 켜지는 비반전 특성을 확인할 수 있다. 2. 반전 증폭기(Inverting Amplifier) OP-Amp의 반전 증폭기는 입력 신호에 대해 180도 위상차를 가진 출력을 생성한다. 2...2025.11.17
-
경북대학교 기초전기전자실험 OP-AMP 실험보고서 [기계공학부]2025.05.091. OP-AMP (연산 증폭기) 연산 증폭기(OP-AMP, Operational Amplifier)는 두 개의 차동 입력과, 대개 한 개의 단일 출력을 가지는 직류 연결형(DC-coupled) 고이득 전압 증폭기이다. 하나의 연산 증폭기는 그 입력단자 간의 전위차보다 대개 백배에서 수천배 큰 출력 전압을 생성한다. 연산증폭기는 다양한 종류의 전자 회로에서 중요한 구성 요소(building block)이다. 2. 반전 증폭기 반전 증폭기는 입력된 신호에 대해 정해진 증폭도로 신호가 반전되어 출력되는 증폭기이다. 음전압은 양전압으로,...2025.05.09
-
전자공학실험 20장 연산 증폭기 응용 회로 A+ 예비보고서2025.01.131. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전압 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 반전 증폭기 실험회로 1과 같이 반전 증폭기를 구성하고, 입력 전압의 크기를 변화시키면서 출력 전압과 전압 이득을 측정한다. 이상적인 연산 증폭기와 실제 연산 증폭기의 경우 입력과 출력 사이의 전달 함수를 구하고, PSpice 시뮬레이션을 통...2025.01.13
-
8주차 결과 보고서 6장 연산 증폭기와 그 용용2025.05.031. 연산 증폭기 실험 보고서에서는 연산 증폭기의 전압 이득, 입력 저항, 출력 저항 등의 특성을 측정하고 분석하였습니다. 연산 증폭기의 이상적인 특성인 무한대의 전압 이득, 무한대의 입력 저항, 0의 출력 저항 등을 확인하였습니다. 또한 반전 증폭기와 비반전 증폭기 회로를 구현하고 그 특성을 분석하였습니다. 2. 전압 이득 측정 실험에서는 다양한 입력 전압에 대한 출력 전압을 측정하여 전압 이득을 계산하였습니다. 이를 통해 연산 증폭기의 전압 이득 특성을 확인할 수 있었습니다. 3. 반전 증폭기 실험에서는 반전 증폭기 회로를 구현...2025.05.03
-
전자공학실험 23장 연산 증폭기 응용 회로 1 A+ 결과보고서2025.01.151. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용 회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전원 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 반전 증폭기 실험회로 1에서 R1=10kΩ, R2=20kΩ일 때 입력 파형과 출력 파형을 측정하고, 전압 이득을 계산하였다. 전압 이득은 약 2[V/V]로 이상적인 반전 증폭기의 전압 이득과 동일함을 확인하였다. 또한 R1=10kΩ, R2=...2025.01.15
-
실험 23_연산 증폭기 응용 회로 1 예비보고서2025.04.281. 비반전 증폭기 비반전 증폭기는 연산 증폭기의 전압 이득이 무한대라고 가정하면 가상 단락의 개념을 이용하여 입력 전압이 출력 전압과 같다는 것을 보여준다. 하지만 실제 연산 증폭기의 전압 이득이 무한대가 아닌 A_0의 값일 경우 전체 전압 이득은 식 (23.2)와 같이 표현할 수 있다. A_0가 크면 클수록 이상적인 값으로부터의 오차가 줄어든다. 2. 반전 증폭기 반전 증폭기는 연산 증폭기의 전압 이득이 A_0의 값일 경우 전체 전압 이득은 식 (23.2)와 같이 표현할 수 있다. 역시 A_0가 크면 클수록 이상적인 값으로부터의...2025.04.28
-
[A+]건국대 전기전자기초실험1 5주차 결과보고서2025.01.151. 반전 가산 증폭기 실험을 통해 반전 가산 증폭기 회로를 구성하고, V3와 V4를 변경하며 모의실험 결과와 실제 실험 결과를 비교하였습니다. 실험 결과는 모의실험 결과와 유사하게 나타났습니다. 2. 비반전 가산 증폭기 실험을 통해 비반전 가산 증폭기 회로를 구성하고, V3와 V4를 변경하며 계산 결과, 모의실험 결과, 실제 실험 결과를 비교하였습니다. 실험 결과는 계산 결과와 모의실험 결과와 유사하게 나타났습니다. 3. 차동 증폭기 실험을 통해 차동 증폭기 회로를 구성하고, 공통전압 V3에 1V를 인가하여 출력 전압을 측정하였습...2025.01.15
-
울산대학교 전기전자실험 19. 선형 연산 증폭기 회로2025.01.121. 반전 증폭기 반전 증폭기의 경우 R_i값을 변경하며 측정 함으로써 R_i/R_f의 비율로 위상이 반전되어 증폭되는 것을 확인할 수 있었다. 이론값은 전압이득이 -5, 측정값은 -5.2로 조금의 오차가 발생했는데, 이는 오차가 가지고 있는 오차라고 생각할 수 있다. 2. 비반전 증폭기 비반전 증폭기의 경우에는 반전증폭기와 같은 비율로 증폭이 되고 위상도 입력과 동일하게 나오는 것을 확인했다. 이론값은 전압이득이 6, 측정값은 6.3으로 조금의 오차가 발생했는데, 이는 오차가 가지고 있는 오차라고 생각할 수 있다. 3. 가산 증폭...2025.01.12
-
아주대학교 A+전자회로실험 실험1 예비보고서2025.05.091. 연산 증폭기(OP Amp) 연산 증폭기(OP Amp)는 두 개의 입력단(-IN, +IN)과 한 개의 출력단(OUT)을 갖는 단위 소자다. 입력과 출력은 V_out = A_v(V_+in - V_-in)의 관계를 가지고 두 입력 신호의 전압차를 증폭하는 차동 선형 증폭기이다. 연산 증폭기라고 불리는 이유는 이를 이용해 여러 가지 연산이 가능하도록 회로를 구성할 수 있기 때문이다. 2. 부궤환 증폭기(Negative Feedback Amplifier) 출력을 입력으로 되돌리는 것을 궤환(feedback)이라고 한다. 출력이 입력에 ...2025.05.09
