
총 800개
-
고려대학교 디지털시스템실험 A+ 5주차 결과보고서2025.05.101. Binary to 7-SEGMENT 이번 실험을 통해 7-segment의 8자리가 어떻게 동시에 보여지는지 알 수 있었습니다. Binary to 7-segment를 구현할 때에 저번 시간에 만들었던 binary to BCD를 사용하였고, 이렇게 만든 Binary to 7-segment 함수를 이용해 7-segment 계산기를 만들 수 있었습니다. 이 과정에서 간단한 동작을 하는 함수 하나를 만드는 데에도 그 안에 많은 함수가 쓰인다는 것을 알 수 있었습니다. 2. Adder/Subtractor와 연결한 7-SEGMENT 만들기...2025.05.10
-
디지털통신시스템설계실습11주차2025.05.091. OFDM 신호 송수신 시뮬레이션 이번 과제를 통해 OFDM 신호의 송수신을 시뮬레이션 해볼 수 있었습니다. 변조 방식은 BPSK를 이용했고, 실습에서 이용했던 코드를 기반으로 과제를 진행했습니다. 변조된 신호는 OFDM 변조에 해당하는 IFFF 함수를 사용하여 시간 도메인으로 변환하여 이후 각 심볼에 부반송파를 곱하고 결합하여 OFDM 신호를 전송하는 과정을 볼 수 있었습니다. 복조를 위해 수신된 OFDM 신호는 먼저 FFT 함수를 이용해 부반송파로 나누어 주파수 영역 표현을 얻었습니다. 그 다음 복조된 신호를 qamdemod...2025.05.09
-
디지털통신시스템설계 12주차 실습2025.05.091. WIFI 신호 파라미터 실습 강의노트에 있는 WIFI 규격 파라미터를 이용했다. iter는 시뮬레이션 반복을 의미하며 100회부터 1000000회까지 수를 늘리며 실험을 반복했다. EbN0는 0dB~10dB까지 1 간격으로 나타냈다. 2. 변조 방식 Modulation Type은 index로 표현했고 첫 번째는 BPSK를 나타내는 메시지의 수를 2로, 두 번째는 QPSK 메시지의 수를 4로 나타내어 index의 수만큼 반복문을 진행하고, 각각의 메시지 수에 따라 변조 방법을 달리 했다. BPSK는 실습에서 구현했던 코드를 진행...2025.05.09
-
디지털통신시스템설계실습 4주차2025.05.091. 나이퀴스트 주파수 나이퀴스트 주파수는 원신호의 최대 주파수를 2배한 값으로, 이 이상의 주파수로 샘플링하면 원신호를 복원할 수 있다. 본 과제에서는 원신호의 최대 주파수가 4Hz이므로, 나이퀴스트 주파수는 8Hz이다. 2. 샘플링 주파수 나이퀴스트 주파수 이상으로 샘플링하면 원신호를 잘 복원할 수 있지만, 나이퀴스트 주파수 미만으로 샘플링하면 애리어싱이 발생하여 원신호의 정보가 손실된다. 따라서 샘플링 주파수는 나이퀴스트 주파수 이상으로 설정해야 한다. 3. 시간영역 및 주파수영역 분석 시간영역에서는 원신호, 샘플링 신호, 복...2025.05.09
-
디지털통신시스템설계실습5주차2025.05.091. 디지털통신시스템 이번 실습에서는 디지털통신시스템의 핵심 기술인 신호의 샘플링, 양자화, 부호화 및 복호화 과정을 구현하였습니다. 주어진 조건에 따라 인코딩된 데이터를 가져와 원신호의 샘플링 간격과 주파수를 설정하고, 양자화 레벨을 결정하였습니다. 이후 디코딩 과정을 거쳐 신호를 복원하고 wav 파일을 생성하였습니다. 결과적으로 양자화 잡음으로 인해 완벽한 음질은 아니었지만, 일기예보가 재생되는 것을 확인할 수 있었습니다. 이를 통해 디지털 신호 처리의 핵심 개념을 이해하고 구현하는 경험을 얻을 수 있었습니다. 1. 디지털통신시...2025.05.09
-
디지털통신시스템설계실습10주차2025.05.091. 디지털 통신 시스템 이번 과제를 통해서 디지털 통신 시스템에서 변조 및 복조와 채널 페이딩이 신호 전송에 미치는 영향을 볼 수 있었습니다. 코드는 실습에서 구현했던 것들을 토대로 BPSK 변조, 복조 과정을 작성했고 페이딩의 영향을 나타내는 Rayleigh fading channel을 적용하여 코드를 구현했습니다. 2. 채널 페이딩 과제에서 Rayleigh fading과 같은 channel fading은 수신신호에 잡음을 생성하게 하고 fading이 높을수록 오류가 증가한다는 것을 알게되었습니다. 3. Eb/No Eb/No가 ...2025.05.09
-
중앙대 아날로그및디지털회로설계실습 예비보고서 9장 4bit adder 회로설계2025.05.051. 조합논리회로 조합논리회로의 한 예로 가산기 회로를 설계하는 방법을 설명합니다. 전가산기의 진리표, Karnaugh 맵을 이용한 불리언식 간략화, NAND-NAND 또는 NOR-NOR 로직 회로 설계, XOR gate를 이용한 다단계 조합 논리 회로 설계 등의 내용이 포함되어 있습니다. 2. 2Bit 가산기 회로 위에서 설계한 전가산기 회로를 연결하여 2Bit 가산기 회로를 설계하는 방법을 설명합니다. XOR gate를 이용한 전가산기 두 개를 연결하여 2Bit 가산기 회로를 구현하는 내용이 포함되어 있습니다. 1. 조합논리회로...2025.05.05
-
디지털공학_2장 부울대수 연습문제 풀이2025.05.101. 디지털공학 디지털공학은 전자 회로와 시스템을 설계하고 구현하는 데 사용되는 기술입니다. 이 분야에서는 부울 대수와 같은 수학적 개념이 중요한 역할을 합니다. 부울 대수는 참/거짓 값을 다루는 논리 연산을 정의하며, 디지털 회로 설계에 널리 사용됩니다. 2. 부울 대수 부울 대수는 참/거짓 값을 다루는 논리 연산을 정의합니다. 이 연산에는 AND, OR, NOT 등이 포함되며, 디지털 회로 설계에 널리 사용됩니다. 부울 대수를 이해하고 연습하는 것은 디지털공학 분야에서 매우 중요합니다. 1. 디지털공학 디지털공학은 전자 시스템의...2025.05.10
-
전기및디지털회로실험 실험6 결과보고서2025.01.121. 논리조합회로 설계 실험을 통해 논리게이트의 조합으로 복잡한 논리적 함수관계를 구현하는 방법을 익히고, 불필요하게 복잡한 논리함수를 단순화시키는 카르노맵 활용법과 돈케어 조건 다루는 방법을 실습하였다. 또한 조합논리회로 설계의 예로 덧셈기(가산기)의 회로를 구현하여 반가산기와 전가산기의 기본동작을 이해하고 실제 회로설계에 적용하는 능력을 키웠다. 2. 논리회로 설계 및 구현 실험을 통해 주어진 조건을 만족시키는 부울함수를 구하기 위해 카르노맵과 don't care condition을 사용하여 SOM 형태의 부울대수식을 얻고, 이...2025.01.12
-
[A+] 중앙대학교 아날로그 및 디지털 회로 설계실습 예비보고서 11. 카운터 설계2025.04.291. 4진 비동기 카운터 4진 비동기 카운터 회로에 1MHz의 구형파를 인가하면 Q1 신호의 주파수는 0.5MHz, Q2 신호의 주파수는 0.25MHz가 된다. 입력 신호, Q1 신호, Q2 신호의 파형을 확인할 수 있다. 2. 8진 비동기 카운터 4진 비동기 카운터에 JK Flip Flop을 하나 더 연결하면 8진 비동기 카운터를 설계할 수 있다. 버튼 스위치를 CLK 입력에 연결하여 버튼을 누를 때마다 카운트가 증가하도록 하고, Q1, Q2, Q3 출력 신호에 LED를 연결하여 카운터 상태를 표시할 수 있다. 3. 10진 비동기...2025.04.29