
총 183개
-
중앙대 전자회로 설계 실습 예비보고서 112025.01.111. Classic Push-Pull Amplifier 특성 그림 1(a) 회로를 simulation하여 DC Sweep 분석을 통해 입출력 transfer characteristic curve를 확인하였다. 이를 통해 입력전압의 절대 값이 특정전압 이상이 되지 않으면 출력전압이 0에서 미동도 하지 않는 Dead zone이 발생하는 것을 확인하였다. 이는 Push-pull 증폭기의 NPN BJT와 PNP BJT가 모두 cut-off모드로 동작하기 때문이다. 2. Feedback loop와 Op-amp를 이용한 Push-Pull Am...2025.01.11
-
A+ 연세대학교 기초아날로그실험 5주차 예비레포트2025.05.101. Operation amplifier (Op-amp) Op-amp는 다섯 개의 단자 중 두 개의 입력단자 과 사이의 전압 차이를 증폭하여 출력 단자로 출력하거나 여러 연산을 수행할 수 있는 소자이다. 이때 Op-amp의 출력 값은 이며 여기서 는 Op-amp의 open loop Voltage gain이다. 이 식에 따라 입력 전압 과 의 차이에 를 곱한 값이 출력 전압 값이 되므로 입력 전압에 비해 출력 전압이 증폭되기 때문에 Amplifier라고 불린다. 2. Inverting amplifier Inverting amplifi...2025.05.10
-
부산대 응용전기전자실험1 - 3장 필터회로 설계 및 특성 실험 결과보고서2025.01.121. OP-amp를 이용한 필터회로 이 실험의 목적은 OP-amp를 이용한 필터회로의 동작원리를 이해하고 설계 능력을 배양하는 것입니다. 필터회로 설계 시 고려해야 할 요소에 대해 알아보고 이를 고려한 설계법을 배웁니다. 또한 다양한 필터회로를 비교 분석하여 적용 분야에 적합한 회로를 선택하는 방법을 익힙니다. 2. 저역통과 필터(LPF) 회로 설계 실험에서는 그림 3-22의 저역통과 필터(LPF) 회로를 설계합니다. 이를 통해 필터 회로의 설계 방법과 특성을 실험적으로 확인할 수 있습니다. 1. OP-amp를 이용한 필터회로 OP...2025.01.12
-
Op Amp의 특성측정 방법 및 Integrator 설계2025.05.011. Offset Voltage Offset Voltage는 이상적인 Op Amp에서는 0V이지만 실제 Op Amp에서는 내부적으로 Offset Voltage가 존재하여 출력 전압이 0V가 되지 않는다. Offset Voltage를 측정하는 방법으로는 이상적인 Op Amp를 사용하여 Inverting Amplifier를 설계하고 출력 전압을 측정하는 방법이 있지만, 실제 Op Amp의 Open Loop Gain이 유한하기 때문에 이 방법으로는 정확한 Offset Voltage를 측정할 수 없다. 대신 Op Amp의 두 입력단자를 접...2025.05.01
-
Push-Pull Amplifier 설계 예비보고서2025.04.271. Push-Pull 증폭기 동작 이해 이 실험의 목적은 Ω Ω인 경우, Push-pull 증폭기의 동작을 이해하고 Deadzone과 Crossover distortion 현상을 파악하며 이를 제거하는 방법에 대해서 실험하는 것입니다. 실험에 사용되는 장비와 부품은 Function Generator, Oscilloscope, DC Power Supply, DMM, NPN Transistor 2N3904, PNP Transistor 2N3906, 1kΩ 저항, 100Ω 저항, UA741cp op-amp 등입니다. 2. Classic...2025.04.27
-
[A+] 전자회로설계실습 10차 예비보고서2025.05.101. OP-Amp를 이용한 Oscillator (신호발생기) 설계 이 보고서는 OP-Amp를 이용한 Oscillator (신호발생기)를 설계하고 측정하여 positive feedback의 개념을 파악하고, 피드백 회로의 parameter 변화에 따른 신호 파형에 대해 학습하는 것을 목적으로 합니다. 설계 과정에서 OrCAD PSPICE를 사용하여 회로를 설계하고 시뮬레이션을 수행하였으며, 피드백 factor (β)와 피드백 저항 (R)의 변화에 따른 영향을 분석하였습니다. 1. OP-Amp를 이용한 Oscillator (신호발생기)...2025.05.10
-
전자회로설계 및 실습10_설계 실습10. Oscillator 설계_결과보고서2025.01.221. Op-Amp를 이용한 Oscillator 설계 본 실습에서는 Op-Amp를 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive feedback의 개념을 파악하고, 피드백 회로의 신호 파형에 대해 학습하였습니다. 설계한 Oscillator 회로를 구현하고 파형을 측정하여 PSPICE 시뮬레이션 결과와 비교하였습니다. 또한 RC 값의 변화에 따른 Oscillator의 특성을 확인하였습니다. 측정 결과, 전압 임계값 VTH, VTL에서 약 10% 정도의 오차가 발생하였지만, 주기 T와 주파수 f 계산 시 오...2025.01.22
-
2주차 16장 OrCAD 사용법 실험 예비 보고서2025.05.011. Op-amp 입력부 전류 Op-amp의 특성상 입력단자의 전압이 최대한 커야하고 이를 위해서는 입력 임피던스가 무한히 커야한다. 따라서 입력부에 들어가는 전류는 거의 유입되지 않는다. 2. Op-amp 입력부 전위차 Op-amp의 -단자에 입력을 가하여 증폭 작용을 하는 '반전 증폭 회로'에서, Op-amp의 단자 사이는 마치 단락된 것과 같은 상태로 작용하기 때문에 -단자의 전압(Vn)과 +단자의 전압(Vp)이 같아 전위차는 0이 된다. 3. Op-amp 전압이득 도출 Op-amp 회로에서 전압이득 Av = Vout/Vin은...2025.05.01
-
Op Amp Digital 회로 pre/post-report2025.05.161. Op Amp (Operational Amplifier, 연산 증폭기) 연산증폭기는 두개의 입력과 한개의 출력을 가지는 직류 연결형 전압 증폭기이다. 하나의 연산 증폭기는 입력 단자간의 전위차보다 백배에서 수 천배 큰 출력 전압을 생성한다. 회로 표기 기호에는 V+: 비반전 신호 입력, V-: 반전 신호 입력, Vout:출력, Vs+:양의 전원 공급 전압, Vs-:음의 전원 공급 전압이 있다. 2. Inverting Amplifier(반전 증폭기) 반전 증폭기는 입력된 신호 대해 정해진 증폭도로 신호가 반전되어 출력되는 증폭기이...2025.05.16
-
전자회로설계 및 실습10_설계 실습10. Oscillator 설계_예비보고서2025.01.221. Op-Amp을 이용한 Oscillator 설계 및 측정 Op-Amp을 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive feedback의 개념을 파악하고, 피드백 회로의 parameter 변화에 따른 신호 파형에 대해 학습한다. 2. Oscillator 설계 및 시뮬레이션 주어진 조건에 따라 Oscillator를 OrCAD PSPICE를 사용하여 설계하고, 설계한 Oscillator의 파형 및 주요 특성 값을 시뮬레이션을 통해 확인한다. 3. Feedback factor(β)의 영향 분석 Feedba...2025.01.22