총 46개
-
OP앰프 특성 실험 예비레포트2025.11.181. OP앰프의 기본 구조 및 동작원리 OP앰프는 출력이 입력으로 연결되는 피드백에 의해 제어되는 고이득 차동 선형 증폭기이다. 반전 입력(-)과 비반전 입력(+)을 가지며, 반전 입력은 출력단에서 위상이 바뀌고 비반전 입력은 위상이 같다. 741 OP앰프는 입력단의 차동 증폭기, 중간 단계의 능동부하, 출력단의 B급 푸시풀 이미터 팔로워로 구성되며, 보상 커패시터를 통해 주파수 응답을 개선하고 발진을 방지한다. 2. 입력 바이어스 전류 및 오프셋 전압 입력 바이어스 전류는 두 입력 베이스 전류의 평균값으로, 741의 경우 최대 8...2025.11.18
-
MOSFET Source Follower 증폭기 설계 및 특성 분석2025.11.181. Source Follower (Common Drain) 회로 Source follower는 MOSFET의 드레인을 공통으로 하는 회로 구성으로, AC 회로 변환을 통해 전압이득 A_V를 계산한다. 입력 임피던스 R_i는 R1과 R2의 병렬값이고, 출력 임피던스 R_o는 1/g_m과 R_S, r_o의 병렬값으로 표현된다. 이 회로는 버퍼로서의 역할을 하며 입력 임피던스는 크고 출력 임피던스는 작은 특성을 가진다. 2. MOSFET 전압이득 및 임피던스 특성 실험에서 측정된 전압이득 A_V는 0.942로, 이론값 0.99와 유사한...2025.11.18
-
OP-AMP를 이용한 기본 증폭 실험 결과 보고서2025.01.051. OP-AMP의 정의와 특성 OP-AMP는 덧셈, 적분 등의 연산 기능을 갖는 고이득 직류 증폭기입니다. 이상적인 OP-AMP는 무한대의 전압 이득, 입력 저항, 주파수 대역폭을 가지며 오프셋 전압과 전류가 0입니다. 실제 OP-AMP는 이상적인 특성과 차이가 있지만 여전히 높은 전압 이득, 입력 저항, 넓은 주파수 대역폭을 가집니다. 2. 가상 접지 이상적인 OP-AMP에서는 입력 저항이 무한대이므로 입력단자 간 전압차가 0이 됩니다. 이를 가상 접지라고 하며, 이 개념은 OP-AMP 회로 해석에 중요한 역할을 합니다. 3. ...2025.01.05
-
전기전자공학실험-공통 이미터 트랜지스터 증폭기2025.04.301. 공통 이미터 트랜지스터 증폭기 공통 이미터 (common-emitter, CE) 트랜지스터 증폭기 회로는 널리 이용된다. 이 회로는 일반적으로 10에서 수백에 이르는 큰 전압 이득을 얻을 수 있고, 적절한 입력과 출력 임피던스를 제공한다. 교류 신호 전압 이득, 입력 임피던스, 출력 임피던스 등의 특성을 분석하고 측정하는 실험을 수행하였다. 실험 결과를 통해 공통 이미터 증폭회로의 동작 원리와 특성을 이해할 수 있었다. 2. BJT 트랜지스터 모델링 BJT 트랜지스터의 실질적인 역할을 모델링하기 위해 적절한 회로 성분을 선택하...2025.04.30
-
전기전자공학실험-공통 이미터 증폭기 설계2025.04.301. 공통 이미터 증폭기 설계 공통 이미터 증폭기 회로는 높은 전류이득을 가지며, 입력을 베이스로 인가하여 출력을 컬렉터에서 얻습니다. 출력저항 RL이 증가하면 증폭도가 증가하여 진폭도 증가합니다. 공통 이미터 증폭기 설계 시 트랜지스터의 정규 규격을 파악하고, VCC, 전압이득, 입력임피던스, 부하저항의 최소값과 출력임피던스, 교류출력전압스윙의 최대값을 정합니다. 또한 커플링/바이패스 커패시터 선정, VE 설정, Rc 값 계산, 전압 이득 확인, 입력 임피던스와 출력 임피던스 확인 등의 과정을 거칩니다. 2. 공통 이미터 증폭기 ...2025.04.30
-
공통 에미터 트랜지스터 증폭기 실험2025.11.161. 공통 에미터 트랜지스터 증폭기 공통 에미터 증폭기는 베이스로 공급된 입력신호에 따라 베이스와 에미터 사이의 전류가 증가하고, 콜렉터와 에미터의 전압이 증가하면서 콜렉터 전류가 증가되어 전압이득이 발생한다. 실험에서 Av가 275배 증가하여 입력 신호와 출력 신호의 크기가 100배 이상 증폭되는 것을 확인했다. 공통 에미터 트랜지스터 증폭기는 낮은 출력 임피던스를 가져 증폭된 출력 신호가 다른 회로로 전달될 때 손실이 적고 전력 손실이 적다는 장점이 있다. 2. 전압 분배기 바이어스 공통 에미터 회로의 직류값 측정에서 2N390...2025.11.16
-
전자공학실험 6장 공통 이미터 증폭기 A+ 결과보고서2025.01.151. 공통 이미터 증폭기 공통이미터 증폭기는 베이스가 입력 단자, 컬렉터가 출력 단자, 이미터가 공통 단자인 증폭기이고, 높은 전압 이득을 얻을 수 있다는 장점이 있어 널리 사용되고 있다. 이 실험에서는 공통 이미터 증폭기의 입력-출력 특성 곡선을 구하고, 소신호 등가회로의 개념을 적용하여 전압 이득을 구하고, 이를 실험에서 확인하고자 한다. 2. BJT 동작 영역 실험회로 1에서 VBB가 0~0.5V일 때는 출력전압 VO가 거의 바뀌지 않고 VBB또한 VBE>0.7의 조건을 만족하지 않아 cut-off(차단영역)임을 알 수 있다....2025.01.15
-
CB 및 CC 증폭기 특성 실험 보고서2025.11.181. 공통 베이스(CB) 증폭기 공통 베이스 트랜지스터 증폭기는 이미터에 입력을 받아 컬렉터에서 출력을 내보내는 회로입니다. 고주파 증폭회로에 주로 사용되며, 작은 입력 임피던스와 중간 정도의 출력 임피던스를 가집니다. 전압이득은 크지만 전류이득은 1보다 작습니다. DC해석과 AC해석을 통해 전압이득, 교류 입력 임피던스, 교류 출력 임피던스를 측정할 수 있습니다. 2. 공통 컬렉터(CC) 증폭기 및 이미터 폴로어 공통 컬렉터 또는 이미터 폴로어 증폭기는 베이스에 입력을 받아 이미터에서 출력을 내보냅니다. 높은 입력 임피던스와 작은...2025.11.18
-
OP앰프 오프셋 전압 특성 실험 결과 분석2025.11.181. OP-AMP 오프셋 전압 OP-AMP의 내부적 불균형으로 인해 발생하는 입력 오프셋 전압과 출력 오프셋 전압을 측정하는 실험이다. KIA4558P 소자를 사용하여 입력 단자를 모두 접지에 연결했을 때 출력 오프셋 전압 약 139mV를 측정했으며, 이를 통해 입력 오프셋 전압을 -139μV로 계산했다. 데이터시트상 일반적인 입력 오프셋 전압 0.5mV와 비교하여 낮은 값을 얻었다. 2. OP-AMP 전압이득 계산 반전 입력 단자에 입력 저항과 피드백 저항으로 구성된 회로에서 이상적인 OP-AMP를 가정하면 OP-AMP로 흐르는 ...2025.11.18
-
JFET와 증폭기 특성 실험 결과 보고서2025.11.181. JFET (Junction Field Effect Transistor) JFET는 접합형 전계효과 트랜지스터로, 본 실험에서 K117 소자를 사용하여 Common Source Amplifier로의 동작을 확인했다. 게이트에 소신호를 인가하고 드레인에 DC 바이어스를 적용하여 증폭 특성을 측정했으며, 입력 소신호의 위상이 반대가 되어 출력 소신호로 나타나는 위상 반전 특성을 관찰했다. 2. Common Source 증폭기 JFET의 Common Source 구성은 기본적인 증폭 회로로, 입력 소신호 38.4mV에 대해 출력 소신...2025.11.18
