총 73개
-
중앙대 전전 전자회로설계실습 예비보고서 Common Emitter Amp2025.05.021. Common Emitter Amplifier 설계 이 보고서는 Emitter 저항을 삽입한 Common Emitter Amplifier 설계에 대한 내용을 다루고 있습니다. 주요 내용으로는 증폭기의 입력전압 감소를 위한 저항 설계, PSPICE를 이용한 회로 시뮬레이션, 출력파형 분석 등이 포함되어 있습니다. 1. Common Emitter Amplifier 설계 Common Emitter Amplifier는 가장 기본적인 트랜지스터 증폭기 회로 중 하나입니다. 이 증폭기는 입력 신호를 증폭하여 출력 신호를 생성하는 역할을 합...2025.05.02
-
[A+보장]한양대에리카A+맞은 레포트,회로이론응용및실험,RL과 RC회로(교류 회로)2025.01.151. 임피던스 임피던스는 저항과 유사한 역할로 전류의 흐름을 막고 방해하는 물질이고, 전압이 들어왔을때, 전류가 흐르는 것을 방해하는 것을 말하기도 한다. 여기서 저항과 임피던스의 차이점을 말하면 저항은 DC(직류)전압이 인가되었을 경우, 임피던스는 AC(교류)전압이 인가되었을 때를 말한다. 그리고 위상으로 처음 신호가 시작하는 각도가 나타나는 정현파를 주로 사용한다. 정현파는 모든 전자전기 분야에서 사용되는 에너지 공급원이고, 이것은 모든 교류 신호의 기초가 된다. 왜냐하면 교류 신호는 서로 크키가 같거나 다른 주파수인 정현파와 ...2025.01.15
-
A+ 2022 중앙대학교 전자회로설계실습 예비보고서 6 Common Emitter Amplifier 설계2025.05.011. Common Emitter Amplifier 설계 이 보고서는 Emitter 저항을 사용한 Common Emitter Amplifier 회로를 설계하는 내용을 다루고 있습니다. 주요 내용으로는 Early effect를 무시한 상태에서 overall voltage gain 식을 이용하여 부하 저항 RL에 최대 전력이 전달되도록 RC를 결정하는 방법, gm을 구하는 방법, 바이어스 전압 및 전류를 계산하는 방법, 입력 저항 Rin을 구하는 방법, PSPICE 시뮬레이션을 통한 출력 파형 분석, 그리고 입력 저항 추가를 통한 선형성...2025.05.01
-
중앙대학교 전자회로설계실습 예비6. Common Emitter Amplifier 설계 A+2025.01.271. Common Emitter Amplifier 설계 이 문서는 중앙대학교 전자회로설계실습 과정에서 작성된 예비 6번째 실습 보고서입니다. 이 보고서에서는 Emitter 저항을 사용한 Common Emitter Amplifier 회로를 설계하는 과정을 다루고 있습니다. 주요 내용으로는 이론적 계산을 통한 회로 설계, PSPICE 시뮬레이션 결과 분석, 실제 측정 및 특성 분석 등이 포함되어 있습니다. 1. Common Emitter Amplifier 설계 Common Emitter Amplifier는 가장 기본적인 트랜지스터 증폭...2025.01.27
-
실험 08_공통 베이스 증폭기 결과 보고서2025.04.281. 공통 베이스 증폭기 이번 실험은 BJT를 이용한 기본적인 세 가지 증폭기 중 공통 베이스 증폭기에 대한 실험이다. 공통 베이스 증폭기는 입력 임피던스가 작기 때문에 전류를 잘 받아들이는 특성을 지니고 있다. 이 실험에서는 공통 베이스 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 2. DC 조건 측정 실험 절차 1에서는 공통 베이스 증폭기의 DC 조건을 측정하였다. 예비 보고서와 저항값을 다르게 사용하였으나, 1kΩ일 때 값을 예비 보고서와 비교하여 보면 오차가 조금 발생하긴 했지...2025.04.28
-
실험 13_공통 게이트 증폭기 예비 보고서2025.04.271. 공통 게이트 증폭기 공통 게이트 증폭기는 입력 임피던스가 작아 전류를 잘 받아들이는 특성이 있다. 이 실험에서는 공통 게이트 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통하여 확인하고자 한다. 2. 공통 게이트 증폭기의 전압 이득 공통 게이트 증폭기의 전압 이득은 소오스 축퇴 저항이 있는 공통 소오스 증폭기와 같고, 위상만 반대임을 알 수 있다. 3. 공통 게이트 증폭기의 입력 임피던스 공통 게이트 증폭기의 입력 임피던스는 공통 소오스 증폭기에 비해서 매우 작음을 알 수 있다. 이를 이용하면 별도의 ...2025.04.27
-
[전자공학응용실험] 차동증폭기 심화실험-결과레포트2025.04.261. 차동증폭기 차동 모드 입력 가변 저항 값은 811옴이었고, 차동 모드 전압 이득은 주파수에 따라 변화했습니다. 1kHz에서는 11.12V/V, 10kHz에서는 11.47V/V, 100kHz에서는 5.76V/V, 1MHz에서는 1.08V/V였습니다. 공통 모드 입력 가변 저항 값은 803옴이었고, 공통 모드 전압 이득은 주파수에 따라 0.16V/V에서 0.29V/V 사이였습니다. CMRR(공통 모드 제거비)는 주파수가 높아질수록 감소하여 1MHz에서는 11.41dB였습니다. 차동 쌍이 완전히 매칭되지 않아 공통 모드 전압 이득이...2025.04.26
-
중앙대학교 전자회로설계실습 Common Emitter Amplifier 설계2025.05.101. Common Emitter Amplifier 설계 전자회로 설계 및 실습 예비보고서에서 Common Emitter Amplifier 회로를 설계하는 과정이 설명되어 있습니다. 주요 내용으로는 Emitter 저항을 사용한 Common Emitter Amplifier 회로 설계, 이론부의 overall voltage gain 식을 이용한 부하저항 결정, 바이어스 전압 및 저항 값 계산, PSPICE 시뮬레이션을 통한 출력 파형 분석, 입력 신호 크기 조절을 위한 추가 저항 설계 등이 포함되어 있습니다. 1. Common Emitt...2025.05.10
-
(22년) 중앙대학교 전자전기공학부 전자회로설계실습 결과보고서 6. Common Emitter Amplifier 설계2025.04.301. Common Emitter Amplifier 설계 이 보고서는 BJT(2N3904)를 사용하여 Common Emitter Amplifier를 설계하고 회로 구성 및 측정 결과를 분석하였습니다. DC Power Supply를 이용하여 DC Bias parameter를 설정하고 Function Generator를 통해 AC parameter인 output voltage와 gain 값을 측정하였습니다. 측정 결과는 시뮬레이션 결과와 약 10% 이내의 오차를 보였습니다. 다만 일부 측정값이 예상보다 크게 나와 coupling capa...2025.04.30
-
중앙대 전자회로설계실습 결과보고서62025.01.121. Common Emitter Amplifier 설계 전자회로설계실습 결과보고서설계실습 6에서는 Common Emitter Amplifier 회로를 구현하고 측정하였습니다. 실험 과정에서 이론값과 측정값의 오차가 발생하였는데, 그 원인으로는 가변저항의 값이 이론값과 달랐고, 측정 단위가 작아 측정값의 영향을 많이 받았으며, 측정 장비의 오차가 수식을 통한 계산에 증폭되었기 때문으로 분석되었습니다. 전반적으로는 만족스러운 실험이었지만, 일부 측정값에서 큰 오차가 발생하였기 때문에 개선이 필요한 것으로 보입니다. 다음 실험에서는 가변...2025.01.12
