총 73개
-
A+ 전자회로설계실습_Common Emitter Amplifier 설계2025.01.211. Common Emitter Amplifier 설계 이 프레젠테이션에서는 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(υo/υin)이 –100 V/V인 emitter 저항을 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 설계 과정에서 Early effect를 무시하고 이론부의 overall voltage gain(υo/υsig) Gv에 대한 식을 사용하여 ...2025.01.21
-
Differential Amp 입력단을 포함한 다단 증폭기 설계 프로젝트2025.01.281. Differential Amp 입력단 Differential Amp 입력단은 두 개의 입력 신호를 받아 그 차이를 증폭하는 회로입니다. 이 회로는 공통 모드 잡음을 제거하고 높은 입력 임피던스를 제공하는 장점이 있습니다. 이 프로젝트에서는 Differential Amp 입력단을 포함한 2단 이상의 증폭기를 설계하는 것이 목표입니다. 2. 다단 증폭기 설계 다단 증폭기는 여러 개의 증폭 단계를 가진 회로입니다. 이 프로젝트에서는 Differential Amp 입력단을 포함한 2단 이상의 증폭기를 설계하는 것이 목표입니다. 증폭기...2025.01.28
-
아주대학교 물리학실험2 RLC 회로 결과보고서 A+2025.05.011. RLC 회로 이번 실험에서는 RLC회로를 구성하여 두 가지 방법으로 공진주파수를 찾아보고, 공진주파수일 때, 회로의 저항을 두 가지 방법으로 구하여 비교해보았다. 실험 1에서는 먼저 저항과 전기용량을 측정해본 결과 각각 10.2ohm, 107.2muF의 값이 나왔다. 진동수를 20Hz부터 20Hz씩 증가시키다가 공진주파수라고 판단되는 주파수 부근에서 10Hz단위로 주파수를 상승시켜 나가면서 공진주파수를 구해보았다. 그 결과 190.0Hz일 때, 최대 전압 1.654V의 값을 갖는 것을 확인하였다. 또한 주파수에대한 전류의 그래...2025.05.01
-
캐스코드 증폭기 실험 결과 보고서2025.01.021. 캐스코드 증폭기 캐스코드 증폭기는 공통 소스 증폭기에 비해 높은 전압 이득을 얻을 수 있어 많이 사용되고 있습니다. 입력 임피던스가 상대적으로 낮은 공통 게이트 증폭기를 추가로 연결하여 전류 신호를 출력하기에 유용하지만, 출력 전압 스윙이 감소하는 단점이 있어 저전압 회로에서 사용하기 어려울 수 있습니다. 캐스코드 증폭기의 출력 저항은 트랜지스터 자체의 출력 저항에 비해 증가하지만, 실험 과정에서 저항 측정이 이루어지지 않아 정확한 비교는 어렵습니다. PSpice를 통해 구한 전압 이득과 실험 결과 간 차이는 PSpice가 모...2025.01.02
-
실험14_전자회로실험_예비보고서_캐스코드 증폭기2025.01.091. 캐스코드 증폭기 캐스코드 증폭기는 MOSFET를 이용한 증폭기 회로로, 입력 MOSFET와 부하 MOSFET로 구성되어 있습니다. 이 실험에서는 캐스코드 증폭기의 동작 원리와 특성을 분석하고자 합니다. 실험 절차에 따라 캐스코드 증폭기의 DC 동작점 설정, 입출력 전압 특성 측정, 소신호 등가회로 분석, 전압 이득 측정 등을 수행하여 캐스코드 증폭기의 특성을 종합적으로 확인할 수 있습니다. 1. 캐스코드 증폭기 캐스코드 증폭기는 전자 회로 설계에서 널리 사용되는 중요한 회로 구조입니다. 이 증폭기는 높은 입력 임피던스와 낮은 ...2025.01.09
-
신소재프로젝트2 세라믹 A+ 예비레포트2025.01.041. 재료의 임피던스 재료는 고유의 전기전도도(σ)와 유전율(ε)값을 갖고 있으며, 이를 통해 물질의 저항(R)과 커패시턴스(C)를 알 수 있다. 이러한 전기적 특성은 재료의 임피던스 정보에 포함되며, 등가회로를 통해 분석할 수 있다. 2. 임피던스 임피던스는 교류 전압과 교류 전류를 통해 얻어지는 교류저항(Z)을 의미한다. 복소평면에서 실수부(직류 저항 R)와 허수부(리액턴스 X)로 나타낼 수 있으며, 주파수에 따라 그 값이 달라진다. 이러한 주파수 의존성을 분석하는 것이 임피던스 분광법이다. 3. RC병렬회로의 임피던스 R, C...2025.01.04
-
Semiconductor Op Amp 실험 보고서 (A+)2025.01.241. OP AMP(Operational Amplifier 연산 증폭기) OP AMP는 가장 큰 전압 이득을 가지며 +입력단자와 입력단자 간의 전압 차를 이용한 증폭기이다. OP AMP는 입력단자, +입력단자, 정측 전원단자, 부측 전원단자, 출력 단자 총 5개의 단자로 구성되어 있다. 2개의 입력단자 중에 입력단자에 입력 신호를 가하면 입력과는 반대되는 상태의 신호가 출력되고, +입력단자에 입력 신호를 가하면 같은 상태의 신호가 출력된다. 따라서 입력단자를 반전 입력, +입력단자를 비반전 입력이라 칭한다. 2. 반전 증폭기 반전 증...2025.01.24
-
전기전자공학실험-공통 이미터 증폭기 설계2025.04.301. 공통 이미터 증폭기 설계 공통 이미터 증폭기 회로는 높은 전류이득을 가지며, 입력을 베이스로 인가하여 출력을 컬렉터에서 얻습니다. 출력저항 RL이 증가하면 증폭도가 증가하여 진폭도 증가합니다. 공통 이미터 증폭기 설계 시 트랜지스터의 정규 규격을 파악하고, VCC, 전압이득, 입력임피던스, 부하저항의 최소값과 출력임피던스, 교류출력전압스윙의 최대값을 정합니다. 또한 커플링/바이패스 커패시터 선정, VE 설정, Rc 값 계산, 전압 이득 확인, 입력 임피던스와 출력 임피던스 확인 등의 과정을 거칩니다. 2. 공통 이미터 증폭기 ...2025.04.30
-
MOSFET 증폭기 회로 예비보고서2025.01.021. MOSFET 증폭기 회로 MOSFET를 사용한 소스 접지 증폭기의 바이어스 방법과 기본적인 특성을 이해하도록 한다. n 채널 MOSFET의 구조와 동작 원리, 동작 영역에 따른 드레인 전류 특성, 소스 공통 증폭기의 구조와 특성 등을 설명하고 있다. 실험을 통해 MOSFET의 특성과 소스 공통 증폭기의 동작을 확인하고자 한다. 1. MOSFET 증폭기 회로 MOSFET(Metal-Oxide-Semiconductor Field-Effect Transistor) 증폭기 회로는 전자 회로 설계에서 매우 중요한 역할을 합니다. MOS...2025.01.02
-
전기회로설계실습 결과보고서112025.05.151. RLC 직렬공진 회로 Q=1인 RLC 직렬공진 회로를 구성하고 공진주파수, 반전력주파수, 대역폭, Q-factor을 실험으로 구하였다. 계산한 transfer function과 결과값들을 이론값과 비교하였다. Q=10인 RLC 직렬공진 회로를 구성하고 위와 같은 과정을 반복하였다. 2. RLC 병렬공진 회로 Q=1인 RLC 병렬공진 회로를 구성하고 공진주파수, 반전력주파수, 대역폭, Q-factor을 실험으로 구하였다. 추가로 time delay를 구해 위상차이를 구해보았다. 1. RLC 직렬공진 회로 RLC 직렬공진 회로는 ...2025.05.15
