총 89개
-
광운대학교 전기공학실험 기본 측정실험 예비레포트2025.11.181. 아날로그 테스터 아날로그 테스터는 전압, 저항, 밀리암페어 단위의 직류전류 측정에 사용되는 측정 장비입니다. 측정범위는 전기저항 0~1MΩ, 교류전압 AC 0~1000V, 직류전압 DC 0~1000V, 직류전류 DC 0~250mA입니다. 주요 구성요소는 트랜지스터 검사소켓, 트랜지스터 판정 지시장치, 입력 소켓, 전환 스위치, 0Ω조정기, 지침 영점 조정기, 눈금판으로 이루어져 있습니다. 저항 측정 시에는 측정대상 양단에 두 측정단자를 접촉하여 바늘이 3~30 사이에 오도록 배율을 조정하고 영점 조절을 해야 합니다. 2. 디지...2025.11.18
-
연세대 23-2 기초아날로그실험 A+3주차 결과보고서2025.01.041. 디지털 멀티미터 기능 실험에서 myDAQ의 디지털 멀티미터 기능을 활용하여 각 노드에 걸리는 저항, 등가 저항, 전류 등을 측정하였습니다. 이를 통해 회로의 특성을 분석할 수 있었습니다. 2. 회로 구현 실험에서 제시된 회로도를 bread board에 구현하였습니다. myDAQ의 +15V 포트와 GROUND 포트를 bread board에 연결하고, 1kΩ 저항 6개를 사용하여 회로를 구성하였습니다. 3. 저항 측정 각 노드 사이의 저항을 측정하였습니다. 이론값과 실측값을 비교하여 회로의 특성을 분석하였습니다. 또한 등가 저항과...2025.01.04
-
전기전자 결과보고서2025.01.141. 옴의 법칙 옴의 법칙은 전류의 세기(I)가 전압(V)에 비례하고 저항(R)에 반비례한다는 것을 설명한다. 이번 실험에서는 옴의 법칙을 활용하여 회로의 전압, 전류, 저항 값을 계산하고 실험 결과와 비교하였다. 2. 키르히호프의 법칙 키르히호프의 법칙은 제 1법칙(전류법칙)과 제 2법칙(전압법칙)으로 구분된다. 제 1법칙은 회로의 임의의 노드에서 유입되는 전류와 유출되는 전류의 합이 0이 된다는 것이고, 제 2법칙은 임의의 폐회로에서 공급된 전압과 소자의 전압 강하의 합이 0이 된다는 것이다. 이번 실험에서는 키르히호프의 법칙을...2025.01.14
-
아날로그 및 디지털 회로 설계실습 예비보고서 10주차2025.01.171. 래치와 플립플롭 아날로그 및 디지털 회로 설계실습 예비보고서에서는 순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작 조건을 확인하는 것이 실습 목적입니다. 실습에 사용된 부품은 NAND gate 74HC00과 Inverter 74HC04이며, 실습 장비로는 오실로스코프, 브레드보드, 파워서플라이, 함수발생기 등이 사용되었습니다. 실습 계획서에는 RS 래치의 진리표와 상태도를 나타내고 있습니다. 1. 래치와 플립플롭 래치와 플립플롭은 디지털 회로 설계에서 매우 중요한 기본 구성 요소입...2025.01.17
-
[기초전자실험 with pspice] 14 인덕터 결과보고서 <작성자 학점 A+>2025.04.281. 인덕터 실험 이번 실험에서는 인덕터의 특성을 확인하였다. 실험 과정에서 오실로스코프, 파형발생기, 브레드보드, 저항, 인덕터 등의 장비와 부품을 사용하였다. 실험 결과, 직렬 연결된 인덕터의 전체 인덕턴스는 직렬 저항을 구하는 식과 같고, 병렬 연결된 인덕터의 전체 인덕턴스는 병렬 저항을 구하는 식과 같다는 것을 확인하였다. 또한 주파수가 증가함에 따라 인덕터에 걸리는 전압이 증가하고, 인덕터 용량이 증가할수록 인덕터에 걸리는 전압이 증가하는 것을 확인하였다. 이번 실험을 통해 커패시터와 인덕터의 리액턴스 변화를 비교할 수 있...2025.04.28
-
[기초전자실험 with pspice] 08 테브난의 정리 결과보고서 <작성자 학점 A+>2025.04.281. 테브난의 정리 이번 실험에서는 테브난의 정리를 확인하기 위해 기본 회로와 테브난 등가회로를 구성하고 측정한 결과를 비교하였다. 기본 회로에서 부하저항에 걸린 전압과 테브난 등가회로의 전압이 거의 비슷하였고, 부하저항에 흐르는 전류도 약간의 오차가 있지만 매우 유사하였다. 따라서 테브난의 정리를 신뢰성 있게 확인할 수 있었다. 이번 실험을 통해 브레드보드를 이용한 회로 구성과 측정 방법에 대한 자신감도 얻게 되었다. 1. 테브난의 정리 테브난의 정리는 수학 분야에서 매우 중요한 정리입니다. 이 정리는 복소수 평면에서 해석 함수의...2025.04.28
-
중첩의 원리 실험 - 다중 기전력 회로의 전류 분석2025.11.151. 중첩의 원리(Superposition Principle) 임의의 회로망에서 둘 이상의 기전력이 존재할 때 전류분포를 중첩의 원리에 의해 이해하고 실험적으로 증명하는 방법. 각 전압원을 단락회로로 대체하여 개별적으로 계산한 전류값들을 합산하면 전체 회로의 전류값과 일치함을 확인. 실험 결과 계산값과 측정값이 0.024%~1.593% 범위의 작은 오차로 중첩의 원리가 성립함을 증명. 2. 키르히호프 전류법칙(KCL, Kirchhoff's Current Law) 회로의 각 노드에서 유입 전류와 유출 전류의 합이 0이 되는 법칙. 실...2025.11.15
-
JFET와 증폭기 특성 실험 결과 보고서2025.11.181. JFET (Junction Field Effect Transistor) JFET는 접합형 전계효과 트랜지스터로, 본 실험에서 K117 소자를 사용하여 Common Source Amplifier로의 동작을 확인했다. 게이트에 소신호를 인가하고 드레인에 DC 바이어스를 적용하여 증폭 특성을 측정했으며, 입력 소신호의 위상이 반대가 되어 출력 소신호로 나타나는 위상 반전 특성을 관찰했다. 2. Common Source 증폭기 JFET의 Common Source 구성은 기본적인 증폭 회로로, 입력 소신호 38.4mV에 대해 출력 소신...2025.11.18
-
OP앰프 응용회로 실험 결과보고서2025.11.181. OP앰프 기본 회로 OP앰프(KIA4558P)를 이용한 기본 응용회로 실험으로, 직류 전원 장치, 디지털 멀티미터, 신호 발생기, 브레드보드 등의 장비를 사용하여 회로를 구성하고 출력전압을 측정하였다. 소신호 발생기의 offset 전압을 변경하여 다양한 조건에서 회로의 동작을 확인하였으며, 이상적인 OP앰프 동작을 가정하여 이론적 분석을 수행하였다. 2. 종속전류 발생기 부임피던스 회로를 응용한 종속전류 발생기의 동작을 실험으로 확인하였다. 입력전압에 비례한 부하전류를 발생시키며, 부하저항과는 무관하게 동작한다. 1V, 2V,...2025.11.18
-
RC회로 실험보고서2025.04.271. RC 회로 RC 회로에서 자연응답은 지수함수적으로 변화하며, 함수가 초기값 대비 37.6%(τ=0.376)에 도달하는 시간을 시정수라고 정의한다. 실험 결과 측정된 시정수 값과 RC 회로의 시정수 계산 값(τ=RC)은 대략 일치하므로, 시정수 τ=RC임을 확인할 수 있었다. 다만 실험에서 발생한 오차 원인으로는 DC 전원 공급기의 전압 표시 정밀도 한계, 브레드보드 내부 도선 저항, 오실로스코프 측정 오차, 저항 소자의 오차 등이 있었다. 1. RC 회로 RC 회로는 전기 회로에서 매우 중요한 역할을 합니다. RC 회로는 저항...2025.04.27
