총 52개
-
연산증폭기 기본 회로 결과보고서2025.04.261. 반전증폭기 실험 1에서는 반전증폭기 회로를 구성하고 입출력 파형을 관찰하였다. 입력 전압과 출력 전압의 위상이 180도 차이나며 이득이 10배인 것을 확인하였다. 또한 3dB 주파수를 측정하는 과정에서 예비보고서와 실제 실험 결과 간 차이가 큰 것을 발견하였는데, 이는 3dB 주파수 측정 방식을 제대로 이해하지 못해 발생한 것으로 판단된다. 2. 비반전증폭기 실험 2에서는 비반전증폭기 회로를 구성하고 입출력 파형을 관찰하였다. 입력 전압과 출력 전압의 위상이 같으며 이득이 10배인 것을 확인하였다. 반전증폭기와 마찬가지로 3d...2025.04.26
-
회로이론및실험1 12장 커패시터 직병렬 회로 A+ 결과보고서2025.01.131. RC 직렬회로 특성 정현파 신호가 RC회로에 인가되면 저항과 커패시터의 출력도 정현파 신호가 되며, 출력되는 정현파의 주파수는 인가된 정현파의 주파수와 같다. 그러나 커패시터에 의한 지연으로 인하여 출력되는 정현파 신호의 전압과 전류 사이에는 위상차가 발생한다. 위상차의 크기는 저항 값과 용량성 리액턴스(Capacitive Reactance)값에 의해 결정된다. RC 직렬회로의 임피던스 Z는 저항 R과 리액턴스 Xc를 더한 값이며, 크기와 위상으로 표현하는 페이저 형태로 나타낼 수 있다. 주파수가 증가함에 따라 I와 VR은 커...2025.01.13
-
기초회로실험 RC회로의 과도응답 및 정상상태응답 실험 예비보고서2025.04.291. RC 회로의 과도응답 RC 회로의 과도응답은 회로에 인가된 입력 신호에 따라 달라지며, 초기 에너지 저장 소자의 영향을 받는다. 과도응답은 제차해와 특수해의 합으로 나타나며, 제차해가 과도응답을 나타낸다. 단위 계단 입력의 경우 지수함수 형태의 과도응답이 관찰된다. 2. RC 회로의 정상상태응답 RC 회로의 정상상태응답은 입력 신호에 따라 달라지며, 페이저를 이용하여 해석할 수 있다. 정현파 입력의 경우 정상상태응답은 입력 신호에 비해 위상이 지연되고 진폭이 감소한 정현파 형태로 나타난다. 3. 시정수 측정 RC 회로의 시정수...2025.04.29
-
중앙대학교 전기회로설계실습 7. RC회로의 시정수 측정회로 및 방법 설계(예비) A+2025.01.271. DMM의 내부저항 측정 DMM의 내부저항을 측정하는 방법을 설계하여 제출하라. 1) DMM의 측정단위를 Ω으로 맞춘다. 2) DMM의 측정치를 10 Ω보다 크게 맞추고, 임의의 수십[MΩ] 정도의 저항의 저항값을 측정한다. 3) DMM의 측정단위를 Vdc로 바꾼다. 4) DC Power Supply 와 임의의 저항, DMM을 연결한다. 5) DMM에서 측정되는 전압을 통해 DMM의 내부저항을 구한다. 2. RC time constant 측정 DMM의 내부저항과 2.2 μF의 커패시터를 이용하여 RC time constant를 ...2025.01.27
-
A+ 연세대학교 기초아날로그실험 5주차 결과레포트2025.05.101. Inverting amplifier 실험 결과 그림1과 같이 Inverting amplifier 회로를 빵판에 구성하였다. 저항 을 사용하였으며 저항 는 47과 150k 두가지를 사용하였다. 또한 myDAQ를 이용하여 Op-amp의 전원단자 , 에 각각 15V와 -15V를 걸어주었다. 입력 전원은 진폭 0.1V (=0.2)와 주파수 1kHz의 교류 전원으로 설정하였다. 실험 결과 매우 작은 오차율이 나왔으며 입력 파형과 출력 파형이 서로 반대인 것을 확인할 수 있었다. Bode plot 분석 결과 특정 주파수보다 커지면 gai...2025.05.10
-
[회로기초실험]연산 증폭기2025.01.031. 연산 증폭기 연산 증폭기는 매우 높은 이득을 가진 직결 증폭기로, 외부 귀환을 이용하여 이득과 임피던스 특성을 제어할 수 있습니다. 연산 증폭기는 트랜지스터로 구성되어 있으며, 제조 공정에서 발생하는 오차를 조절할 수 있는 오프셋 저항을 통해 정밀한 입출력 특성을 가질 수 있습니다. 연산 증폭기는 이상적인 특성을 가정하여 회로 설계가 쉬워지며, 반전 증폭기와 같은 기본 회로를 구성할 수 있습니다. 1. 연산 증폭기 연산 증폭기(Operational Amplifier, Op-Amp)는 전자 회로에서 매우 중요한 역할을 하는 핵심...2025.01.03
-
RC회로 예비보고서2025.01.121. RC회로 RC회로는 초소형 디지털 회로 방식의 한 종류로 저항과 콘덴서, 트랜지스터를 이용한 논리 회로입니다. 회로의 동작 속도를 빠르게 하기 위해 트랜지스터의 직렬 저항에 대하여 병렬로 스피드업 콘덴서를 넣는 것으로, 잡음 비율이 크다고 합니다. 2. 키르히호프 법칙 키르히호프 법칙은 임의의 복잡한 회로를 흐르는 전류를 구할 때 사용되는 법칙으로, 전류에 관한 제1법칙(접합점법칙 또는 전류법칙)과 전압에 관한 제2법칙(폐회로 법칙, 고리법칙 또는 전압법칙)이 있습니다. 이 두 법칙을 수식으로 나타낸 연립방정식의 해로 전류를 ...2025.01.12
-
전자회로설계실습 실습 1 결과보고서2025.01.041. Op Amp를 이용한 다양한 Amplifier 설계 전자회로설계실습 결과보고서에서는 Op Amp를 이용한 Inverting Amplifier와 Non-Inverting Amplifier의 설계 및 동작 특성을 실험적으로 확인하였다. 실험 결과, 이득이 예상값의 약 2배로 나타나는 오차가 발생했는데, 이는 전원부 설정 및 계측 장비의 오류 때문인 것으로 분석되었다. 또한 입력 전압 범위, 주파수 응답 특성 등을 확인하여 Op Amp 증폭기의 동작 원리를 이해하고자 하였다. 1. Op Amp를 이용한 다양한 Amplifier 설계...2025.01.04
-
Op Amp의 특성측정 방법 및 Integrator 설계 예비보고서2025.04.271. Op Amp의 Offset Voltage 측정 Op Amp의 offset 전압을 측정하기 위해 이상적인 Op Amp를 사용하여 Inverting Amplifier 회로를 설계하고, 두 입력 단자를 접지한 상태에서 출력전압을 측정하여 offset voltage를 계산하는 방법을 설명하였습니다. 또한 offset voltage의 min, typ, max 값의 의미와 offset voltage를 최소화하는 방법에 대해 기술하였습니다. 2. Op Amp의 Slew Rate 측정 Op Amp의 slew rate를 측정하는 방법으로 입력...2025.04.27
-
아주대학교 A+전자회로실험 실험1 예비보고서2025.05.091. 연산 증폭기(OP Amp) 연산 증폭기(OP Amp)는 두 개의 입력단(-IN, +IN)과 한 개의 출력단(OUT)을 갖는 단위 소자다. 입력과 출력은 V_out = A_v(V_+in - V_-in)의 관계를 가지고 두 입력 신호의 전압차를 증폭하는 차동 선형 증폭기이다. 연산 증폭기라고 불리는 이유는 이를 이용해 여러 가지 연산이 가능하도록 회로를 구성할 수 있기 때문이다. 2. 부궤환 증폭기(Negative Feedback Amplifier) 출력을 입력으로 되돌리는 것을 궤환(feedback)이라고 한다. 출력이 입력에 ...2025.05.09
