
총 60개
-
인하대 VLSI 설계 3주차 NAND,NOR,AND,OR2025.05.031. Rule of Conduction Complements(Dual) NAND gate 회로에서 PMOS는 병렬 연결되어 두 Input 중 하나라도 0일 경우 Y 노드가 VDD와 연결되어 1이 출력되는 Pull-up network를 구성하고, NMOS는 직렬 연결되어 두 Input 모두 1일 때만 Y 노드가 GND와 연결되어 0이 출력되는 Pull-down network를 구성한다. Complementary CMOS Logic gates는 PMOS Pull-up network와 NMOS Pull-down network로 구성되며,...2025.05.03
-
기초회로실험 KVL 실험 예비보고서2025.04.291. Kirchhoff's Voltage Law (KVL) Kirchhoff의 전압법칙을 이해하고 실험적으로 확인하는 것이 이 실험의 목적입니다. 단일 전압원과 다중 전압원 회로에 대해 각각 실험을 진행합니다. 실험에 사용되는 준비물로는 멀티미터, 직류 전원 장치, 다양한 저항 등이 있습니다. Kirchhoff의 전압법칙은 회로망에서 폐회로 내의 기전력의 대수합과 전압 강하의 대수합이 같다는 것을 설명합니다. 실험 과정에서는 단일 전압원 회로와 다중 전압원 회로에 대해 각각 전압 강하와 전압을 측정하고, Kirchhoff의 전압법칙...2025.04.29
-
아주대학교 기초전기실험 A+ 예비보고서 Ch. 14, 15 (AC) 영문2025.05.031. Parallel Resonant Circuits 실험 목적은 R-L-C가 병렬로 연결될 때 주파수에 따른 전압과 전류의 변화를 이론적으로 계산하고 실험을 통해 확인하는 것입니다. 공진 주파수를 이론적으로 계산하고 실험을 통해 확인하며, 주파수 변화에 따른 입력 임피던스를 측정하고 품질 계수와 대역폭의 관계를 확인합니다. 2. Passive Filters 실험 목적은 R-C를 사용한 고역 통과 필터를 제작하고 실험을 통해 검증하며, R-L-C를 사용한 대역 통과 필터를 제작하고 실험을 통해 확인하는 것입니다. 3. Impedan...2025.05.03
-
홍익대학교 집적회로설계 최종프로젝트2025.04.261. 3-stage Pseudo-Differential Ring Oscillator 프로젝트는 3-stage Pseudo-Differential Ring Oscillator와 Frequency Divider 회로를 설계하는 것이다. 먼저 PMOS와 NMOS의 크기 비율을 3:1로 설정하고, TSPC D-Flip Flop 구조를 사용하여 Frequency Divider를 구현하였다. 회로의 Capacitance 성분을 고려하여 Duty Cycle을 50%로 맞추기 위해 노력하였다. 또한 Cross Coupled Inverter를 활용...2025.04.26
-
아주대학교 기초전기실험 A+ 예비보고서 Ch. 15, 16 (DC) 영문2025.05.031. Ohm's Law 전류의 세기는 전압의 크기에 비례하고, 저항의 크기에 반비례한다. 따라서 I=V/R의 관계가 성립한다. 2. Capacitor 전자 회로에서 전하를 모으는 장치이다. 두 개의 금속판 전극과 절연체가 사이에 있으며, 전압이 가해지면 음극에는 음전하, 양극에는 양전하가 모인다. 이 원리를 이용하여 전하를 충전하거나 방전시킨다. 3. Series-Parallel RC Circuit 시간이 지나면 축전기가 완전히 충전되어 개방되므로 축전기를 통해 전류가 흐르지 않는다. 따라서 저항 R1에는 전압이 걸리지 않으며, C...2025.05.03
-
[A+] 중앙대학교 전자회로 설계실습 결과보고서 7. Common Emitter Amplifier의 주파수 특성2025.04.291. Common Emitter Amplifier 본 실험에서는 Common emitter amplifer의 주파수 특성을 측정하였다. 첫 번째 실험에서는 설계실습 06에서 2차 설계를 완료한 common emitter amplifer를 구현하고, Bias를 측정하였다. Bias가 PSPICE의 결과와 오차율 1% 정도의 정확한 값을 보였지만, 는 13.3%의 큰 오차율을 보였고, 이는 [㎂]라는 매우 작은 단위 때문이라 생각하였다. 는 에 의존하므로 동일하게 큰 오차율을 보였다. max min는 2차 설계를 통해 을 연결하여 95...2025.04.29
-
[고려대학교 전기회로] 18단원 정리본2025.05.031. Two-Terminal-Port Circuits Two-terminal-port circuits have the following restrictions: 1) No energy is stored within the circuit, 2) There are no independent sources within the circuit, and 3) There are only two external connections or ports. Once the two-port parameters are specified, the remain...2025.05.03
-
전자회로 A+ 실습과제 한양대 에리카2025.01.221. RC Filters RC 필터 회로를 설계하고 주파수 특성을 분석하였습니다. Low-pass 필터와 High-pass 필터의 동작 원리를 이해하고, 수식을 통해 cut-off 주파수를 계산하였습니다. 또한 Bode plot을 그리고 AC 시뮬레이션을 수행하여 주파수 특성을 확인하였습니다. Transient 시뮬레이션을 통해 입력 신호에 따른 출력 파형을 분석하였습니다. 2. Common-source amplifier 1 Common-source 증폭기 회로를 설계하였습니다. 원하는 이득을 얻도록 트랜지스터 사이즈와 저항값을 결...2025.01.22
-
[고려대학교 전기회로] 11단원 정리본2025.05.031. Balanced Three-Phase Three-Wire Circuits 이 단원에서는 균형 잡힌 3상 3선 회로에 대해 설명합니다. 주요 내용은 다음과 같습니다: - 3상 전압원은 Y 결선 또는 Δ 결선으로 구성될 수 있습니다. - 균형 잡힌 3상 회로에서 상전압과 선간전압의 관계, 상전류와 선간전류의 관계를 설명합니다. - 균형 잡힌 Y-Y 회로와 Y-Δ 회로의 특성을 분석합니다. - 3상 회로의 유효전력, 무효전력, 피상전력 계산 방법을 설명합니다. - 2와트미터법을 이용한 3상 회로의 전력 측정 방법을 소개합니다. 1....2025.05.03
-
아주대학교 기초전기실험 A+ 예비보고서 Ch. 10, 12 (AC) 영문2025.05.031. Series-parallel sinusoidal circuits 이 실험에서는 R-L, R-C, R-L-C 회로를 직렬 및 병렬로 연결하고 AC 전원을 인가할 때 Kirchhoff의 전압 법칙과 전류 법칙이 성립함을 확인하고, 각 소자에 가해지는 전압과 회로를 흐르는 전류를 측정하여 위상차를 계산하는 것을 목적으로 합니다. 2. Thevenin's theorem and maximum power transfer 이 실험에서는 Thevenin의 정리가 성립함을 확인하고, DC 회로와 AC 회로 사이의 차이를 알아보며, 최대 전력 ...2025.05.03