
총 442개
-
트랜지스터 회로 실험 결과 보고서2025.01.031. 트랜지스터의 증폭작용 트랜지스터의 가장 핵심적인 기능은 전류 증폭기로서의 기능이다. 트랜지스터를 이용하여 적절한 회로를 구성하면 베이스 전류가 입력전류이고 컬렉터 전류를 출력 전류로 할 때 I_C = betaI_B(beta는 전류 증폭률)의 관계식이 성립한다. 트랜지스터 회로의 전류 증폭률을 계산함으로써 회로의 동작 특성을 확인할 수 있다. 2. 이미터 공통(common emitter)회로 이미터 공통 회로에서 I_B와 I_C는 각각 I_B' = (V_RB) / (V_B) = (V_BB - V_B) / (V_R)와 I_C = ...2025.01.03
-
[A+] RC, RL 미분회로 레포트2025.05.131. RC 미분 회로 및 적분 회로 RC 회로에서 커패시터 C 에 충전 시간에 관계되는 시정수 tau는 tau =RC[s] 이다. RC 회로의 커패시터 C에 충전되는 전압을 v_c(t)라 하면 시간 t=0에서 스위치 K를 닫을 때 회로 방정식은 Ri(t)+ {1} over {C} int_{} ^{} {i(t)dt=E}이므로, 충전 전압 v_c(t)는 v_c(t)=E(1-e^{- {1} over {RC} t})이며, 회로에 흐르는 전류 i(t)는 i(t)= {E} over {R} e^{- {1} over {RC} t}이다. 2. RL...2025.05.13
-
[A+보고서]전자회로실험-연산증폭기(op amp)2025.01.171. 연산 증폭기 연산 증폭기(operation amplifier)는 처음에는 이름대로 증폭과 가산, 감산, 미분, 적분 등의 연산을 수행하기 위해 만들어져 아날로그 컴퓨터에 이용되던 소자이다. 연산 증폭기가 하는 일은 두 입력 V_in1, V_in2의 '차이'를 '증폭'시켜 출력으로 내보내는 것이다. 이를 식으로 나타내면 V_out=A_o(V_in1-V_in2)이다. 여기서 A_0는 전압이득, 즉 전압 증폭도이며 이 연산 증폭기가 몇 배로 증폭을 하는지 나타낸 값이다. 기본적인 연산증폭기에 출력 신호의 일부를 다시 입력으로 넣어주...2025.01.17
-
LPF와 HPF 설계 / 전기회로설계실습 예비보고서 중앙대 92025.05.021. LPF(Low Pass Filter) 설계 LPF 설계를 위해 cut-off frequency(f_c)가 15.92kHz이므로 w_c = 2π * f_c = 100.03krad/s이다. LPF에서 w_c = 1/RC이고 준비된 커패시터의 크기가 10nF이므로 R을 구하면 R = 1/(w_c C) = 999.7Ω(약 1kΩ)이다. 입력전압 v_IN = V_i cos(wt), V_i = 1V일 때 출력전압 V_o는 V_c와 같으므로 V_c = (V_i)/sqrt((2πf_cRC)^2 + 1) e^(j(-0-90°)), |V_c| ...2025.05.02
-
전압, 전류 분배 실험2025.05.161. 직병렬 회로 실험 실험 1에서는 R1=220Ω, R2=1kΩ, R3=1kΩ이고 V=9V로 구성된 직병렬 회로를 분석하였습니다. 전압과 전류의 이론값과 측정값을 비교하여 오차를 계산하였습니다. 실험 2에서는 동일한 회로를 멀티심으로 시뮬레이션하여 결과를 확인하였습니다. 실험 3에서는 R1=220Ω, R2=220Ω, R3=1kΩ, R4=1kΩ이고 V=9V로 구성된 직병렬 회로를 분석하였습니다. 전압과 전류의 이론값과 측정값을 비교하여 오차를 계산하였습니다. 2. 병렬회로와 전류 분배 실험 4에서는 R1=100Ω, R2=1kΩ, R...2025.05.16
-
pspice op앰프 예비레포트2025.05.091. OP앰프의 특성 OP앰프는 가장 많이 사용되는 아날로그 IC이며, 이상적인 OP앰프는 무한대의 이득과 입력 임피던스, 영의 출력 임피던스를 갖는다. 실제의 OP앰프는 이상적인 OP앰프에 근사한 특성을 가진다. OP앰프의 이득이 매우 크기 때문에 그대로는 안정된 증폭기로 사용할 수 없고 반드시 외부 귀환을 걸어서 사용해야 한다. 2. 반전 증폭기 반전 증폭기는 입력된 신호에 대해 정해진 증폭도로 신호가 반전되어 출력되는 증폭기이다. 이상적인 OP앰프를 가정한 반전 증폭기의 입력 임피던스와 출력 임피던스는 각각 R_in과 0이다....2025.05.09
-
6주차 예비 보고서 4장 테브냉 및 노튼의 정리 (2)2025.05.011. 테브냉의 정리 테브냉의 정리는 임의의 구조를 갖는 능동회로망에서 회로 내의 임의의 두 단자 A, B를 선택하고 이 단자에 대하여 외부에서 보았을 때 등가적으로 하나의 전압원 V_TH와 직렬로 연결된 하나의 저항 R_TH로 대치할 수 있다는 것이다. 여기서 등가전압 V_TH는 주어진 회로망의 단자 A, B를 개방했을 때의 단자 A, B에 나타나는 전압과 같고, 등가저항 R_TH는 주어진 회로망의 모든 전원을 제거하고 단자 A, B에서 회로망 쪽으로 본 저항과 같다. 2. 노튼의 정리 노튼의 정리는 임의의 구조를 갖는 능동회로망에...2025.05.01
-
전자전기컴퓨터설계1 결과보고서 7주차2025.05.041. 연산증폭기(OP amp) 연산증폭기(OP amp : Operational Amplifier)는 덧셈, 곱셈, 뺄셈, 나눗셈의 수학적인 연산의 기능을 수행할 수 있도록 만들어진 고 이득 직렬증폭기로, 신호처리, 컴퓨터, 통신, 신호발생장치 및 측정장치 등 다양한 종류의 전자 회로에서 중요한 구성 요소(building block)로 사용되고 있다. 이상적인 연산증폭기는 전압이득이 무한대, 입력저항이 무한대, 출력저항이 0, 주파수대역이 0~무한대이다. 연산 증폭기의 최대 장점은 외부에서의 저항, 콘덴서등의 소자로 부귀환을 걸어서 ...2025.05.04
-
전자공학실험 2장 PN 정류회로 A+ 결과보고서2025.01.151. 반파 정류회로 실험회로 1([그림 2-12])에서, v_s에 피크 값이 5V이고 주파수가 100Hz인 정현파를 인가한다. 부하 저항 R에 10kΩ을 연결하고, 입력 v_s와 출력 V_O의 파형을 측정해서 [그림 2-22]에 기록하였다. [그림 2-22]의 파형으로부터 출력 V_O의 평균값(root mean square)을 구하였다. 실험 중 오류를 발견했는데, 실험회로 1에 대해 사인파를 가해줄 때 waveform generator의 Amp를 10V가 아닌 5V로 설정해줬음을 깨닫게 되었다. 따라서 V_m값 또한 원래 나와야 ...2025.01.15
-
건국대학교 전기전자기초실험2 연산증폭기2 예비레포트 결과레포트2025.01.291. 전압 팔로워 회로 전기전자기초실험2 레포트 – 연산증폭기 2학번이름모의실험 1. 전압 팔로워 회로그림 1-1, 1-2의 회로를 LTspice로 구현하시오. (연산증폭기 Universal Opamp)그림 1-1 전압 분배 회로그림 1-2 전압 팔로워가 포함된 분배 회로모의실험을 위해 구성한 LTspice 회로 사진을 첨부한다. 그림 1-1 회로에서 입력 전압을 5V, 1kHz 정현파를 인가하고 입력 전압 Vin과 Vout의 전압의 파형을 도시하시오.그림 1-2 회로에서 입력 전압을 5V, 1kHz 정현파를 인가하고 입력 전압 V...2025.01.29