
총 31개
-
중앙대 전자회로 설계 실습 결과보고서3_Voltage Regulator 설계2025.01.111. DC Power Supply DC Power Supply는 직류전압을 공급하는 회로를 만들 때 중요한 계측기이다. 따라서 DC Power supply를 이해하는 것이 중요하다. 변압기, 다이오드, 커패시터를 이용하여 브리지 방식의 정류회로를 구성하였고 오실로스코프로 교류 성분의 파형을 알아보았다. 2. 정류회로 설계 다이오드를 이용해 브리지 방식의 정류회로 형태의 DC Power supply를 구성하였다. Function generator의 Amplitude를 5 V, Frequency를 10 ㎑의 입력신호를 회로에 공급하였고...2025.01.11
-
OP-AMP 연산 증폭 회로 실험 결과보고서2025.01.041. OP-AMP 연산 증폭 회로 이번 실험의 목표는 OP-AMP를 사용하여 전압 증폭을 알아보는 것이었습니다. 이론적으로 OP-AMP는 두 개의 입력단자와 한 개의 출력단자를 가지며, 두 입력단자 전압 간의 차이를 증폭하는 증폭기입니다. 이상적인 OP-AMP의 조건은 무한대의 전압이득, 무한대의 입력저항, 영 옴의 출력저항, 무한대의 대역폭, 영인 오프셋 전압과 전류, 온도에 따른 소자 파라미터 변동이 없어야 합니다. 하지만 실험 결과, 예상한 사인파 형태의 출력 전압이 아닌 11.3V의 직류 전압이 측정되었습니다. 이는 전원 공...2025.01.04
-
전자회로 실험 12. JFET의 특성 실험2025.05.111. JFET의 동작 원리 JFET 소자는 게이트와 소스 사이의 역방향 바이어스 전압의 크기에 의해 드레인 전류를 제어함으로써 드레인단에 증폭된 전압을 얻는 전압제어형 소자이다. 이 게이트 전압을 변화시킴으로써 채널의 폭이 변화하고 그에 따라 전류가 변화하게 된다. 2. JFET의 드레인 특성곡선 실험 결과 V_DS가 3.0V~6.0V사이에서는 I_D가 거의 변하지 않는 것으로 보아, 일정 전류원을 가지는 영역이라고 볼 수 있고, 이러한 점의 전압을 핀치오프 전압이라고 한다. 따라서 핀치오프 전압은 약 3.0V라고 할 수 있다. 3...2025.05.11
-
7주차 예비 보고서 17장 회로 모의 실험2025.05.011. PSIM과 OrCAD PSpice의 특징 비교 PSIM과 OrCAD PSpice는 회로 시뮬레이션 도구로 각각의 장단점이 있다. PSIM은 전력전자 회로 검증에 적합하며 고조파 및 파형 정보를 제공하지만 제한된 라이브러리와 사용자 친화적 인터페이스가 부족하고 간략화된 소자 모델로 인한 데이터 부정확성이 문제점으로 지적된다. 반면 OrCAD PSpice는 실제 모델을 사용하여 정확성이 높지만 연산 시간이 오래 걸리고 수렴 문제가 발생할 수 있다. 이러한 차이점을 고려하여 시뮬레이션 도구를 선택해야 한다. 2. DC Sweep 해...2025.05.01
-
BJT 바이어스 회로 설계2025.04.301. 이미터 바이어스 회로 이미터 바이어스 회로는 단일 또는 이중 전원공급 장치를 사용하여 구성될 수 있으며, 실험 9의 고정 바이어스보다 향상된 안정도를 제공한다. 이미터 저항에 트랜지스터의 beta를 곱한 값이 베이스 저항보다도 매우 크다면, 이미터 전류는 본질적으로 트랜지스터의 beta와 무관하게 된다. 따라서 적절히 설계된 이미터 바이어스 회로에서 트랜지스터를 교환한다면, IC와 VCE의 변화는 미약할 것이다. 2. 컬렉터 귀환 바이어스 회로 컬렉터 귀환 바이어스 회로는 베이스 저항 RB를 전압원 VCC에 직접 연결하지 않고...2025.04.30
-
[기초전자실험 with pspice] 09 노턴의 정리 예비보고서 <작성자 학점 A+>2025.04.281. 노턴의 정리 노턴의 정리는 '전원이 포함된 회로망은 하나의 등가전류원 및 병렬로 연결된 등가저항으로 바꿀 수 있다'로 정의됩니다. 이렇게 만들어진 회로를 노턴 등가회로라 합니다. 노턴 등가회로는 전류원과 저항을 병렬로 연결되게 만드는데, 이는 전류분배법칙은 병렬연결에서 사용되기 때문에 병렬로 등가회로를 만들면 전류분배공식으로 외부에 연결되는 저항에 흐르는 전류의 크기를 구할 수 있기 때문입니다. 2. 노턴 등가회로 구하는 과정 노턴 등가회로를 구하는 과정은 다음과 같습니다: (1) 부하저항을 제거하고, 단락된 단자 a와 b를 ...2025.04.28
-
실험 08_공통 베이스 증폭기 결과 보고서2025.04.281. 공통 베이스 증폭기 이번 실험은 BJT를 이용한 기본적인 세 가지 증폭기 중 공통 베이스 증폭기에 대한 실험이다. 공통 베이스 증폭기는 입력 임피던스가 작기 때문에 전류를 잘 받아들이는 특성을 지니고 있다. 이 실험에서는 공통 베이스 증폭기의 동작 원리를 살펴보고, 증폭기의 전압 이득 및 특성을 실험을 통해 확인하고자 한다. 2. DC 조건 측정 실험 절차 1에서는 공통 베이스 증폭기의 DC 조건을 측정하였다. 예비 보고서와 저항값을 다르게 사용하였으나, 1kΩ일 때 값을 예비 보고서와 비교하여 보면 오차가 조금 발생하긴 했지...2025.04.28
-
경희대 전기전자회로 보고서 HW22025.05.051. DC 전압, 저항 회로 시뮬레이션 문제[1]에서는 DC 전압과 저항으로 구성된 간단한 회로를 시뮬레이션하고 전압, 전류, 소비전력을 계산하는 방법을 학습했습니다. Pspice를 처음 사용해보면서 회로 구성 및 기본적인 사용법을 익혔고, 복잡한 회로 해석에도 유용하게 사용될 수 있다는 것을 알게 되었습니다. 2. DC Sweep 분석 문제[2]에서는 전원 전압을 변수로 설정하여 DC Sweep 분석을 수행했습니다. 이를 통해 전압, 전류, 소비전력이 전원 전압 변화에 따라 어떻게 변화하는지 확인할 수 있었습니다. 또한 Point...2025.05.05
-
회로이론및실험1 8장 Thevenin/Norton 등가회로 A+ 예비보고서2025.01.131. Thevenin 등가 회로 Thevenin 등가 회로는 전원들과 저항들의 상호 연결을 대체하는 독립 전압원과 직렬 연결된 저항이다. 이 등가는 부하 저항의 모든 가능한 값에 대해 유지된다. 2. Norton 등가 회로 Norton 등가 회로는 Thevenin 등가 회로와 유사하게 회로를 단순화하는 기법이다. 이를 통해 회로 해석에 도움을 줄 수 있다. 3. 회로 분석 실험 1에서는 단자 전압 Vac를 구하고, 단락 전류 isc를 계산하여 Thevenin 등가 회로의 파라미터인 VTh와 RTh를 도출하였다. 실험 2에서는 부하 ...2025.01.13
-
[A+]floyd 회로이론 예비레포트_12 테브낭 정리(LTspice 시뮬레이션)2025.05.131. 테브낭 정리 테브낭 정리는 임의의 선형회로를 내부 전압원과 내부 저항으로 구성된 등가회로로 변환할 수 있는 방법을 제공합니다. 이를 통해 회로의 특성을 간단하게 분석할 수 있습니다. 이 실험에서는 테브낭 등가회로를 구하고 부하저항의 효과를 비교하여 테브낭 정리의 유용성을 확인합니다. 2. 등가회로 변환 임의의 선형회로를 테브낭 등가회로로 변환하는 과정은 다음과 같습니다. 첫째, 구하려는 단자에서 부하저항을 제거하고 개방 단자 전압을 측정합니다. 둘째, 전원 등을 내부저항으로 대체하고 개방 단자에서 바라본 저항값을 계산합니다. ...2025.05.13