
총 133개
-
전자공학실험 24장 연산 증폭기 응용 회로 2 A+ 예비보고서2025.01.131. 연산 증폭기 응용 회로 이 실험에서는 연산 증폭기를 이용한 응용회로를 분석하고 설계할 수 있는 능력을 배양하고자 한다. 연산 증폭기를 이용하여 비반전 증폭기, 반전 증폭기, 아날로그 전압 덧셈기 등의 피드백 회로를 구성하고, 연산 증폭기의 특성이 응용 회로에 미치는 영향을 파악한다. 2. 적분기 회로 실험회로 1([그림 24-6])과 같이 적분기 회로를 구성한다. 입력의 크기는 1V로 고정하고, 주파수를 1kHz~1MHz까지 [표 24-1]과 같이 변화시키면서 출력의 크기를 측정하여 [표 24-1]에 기록한다. 또한, [그림 ...2025.01.13
-
5주차 결과 보고서 19장 논리회로 응용 및 Karnaugh Map (1)2025.05.031. 논리회로 응용 논리회로 응용 및 Karnaugh Map 실험을 통해 논리식의 간략화와 논리회로 구성을 실험하였습니다. 주어진 부울 대수식을 이용하여 논리회로를 설계하고, 카르노 맵을 활용하여 간략화하는 과정을 수행하였습니다. 실험 결과를 통해 간략화된 회로와 원래 회로의 출력이 동일함을 확인하였습니다. 2. Karnaugh Map Karnaugh Map을 활용하여 주어진 부울 대수식을 간략화하는 과정을 수행하였습니다. Karnaugh Map을 통해 얻은 간략화된 식과 부울 대수식을 이용한 간략화 결과가 동일함을 확인하였습니다....2025.05.03
-
중앙대 전기회로설계실습 9차 결과보고서2025.04.271. LPF 실습 RC회로를 활용하여 입력전압과 LPF 출력전압의 파형을 비교하고 그래프를 그린 뒤 회로에 인가하는 주파수가 증가함에 따라 출력이 감소하는 그래프의 개형을 확인하였다. 설계한 회로에서 사용하는 저항의 크기는 실습 계획서에서 계산한 결과 1kΩ이었으며, 가변저항으로 1.019kΩ을 맞추어 사용하였다. LPF 전압의 경우, 실습 계획서에서 계산한 LPF 출력전압의 값(Vpp)은 0.847V이고, 입력전압의 값(Vpp) 1V이다. 실습 계획서와 실제 실습 결과 그래프의 파형이 일치함을 확인했다. 2. LPF 주파수 응답 ...2025.04.27
-
전기회로설계실습 결과보고서122025.05.151. RC 회로 RC 회로의 주파수 응답을 측정하고 이론값과 비교하였다. 6MHz 이상의 고주파 영역에서 커패시터가 인덕터처럼 동작하는 것을 확인하였다. 전달함수의 크기와 위상차 그래프에서 이론값과 실험값의 차이가 크게 나타났다. 2. RL 회로 RL 회로의 주파수 응답을 측정하고 이론값과 비교하였다. 140kHz 이상의 고주파 영역에서 인덕터가 커패시터처럼 동작하는 것을 확인하였다. 전달함수의 크기와 위상차 그래프에서 이론값과 실험값의 차이가 크게 나타났다. 3. 고주파 영역 수동소자 동작 고주파 영역에서 수동소자인 저항, 커패시...2025.05.15
-
[A+] 중앙대학교 전자회로 설계실습 예비보고서 1. Op Amp를 이용한 다양한 Amplifier 설계2025.04.291. Op Amp를 이용한 Amplifier 설계 이 보고서는 전자회로 설계 실습 예비보고서 1에 대한 내용입니다. 주요 내용은 Op Amp를 이용한 다양한 Amplifier 설계입니다. 구체적으로는 센서의 출력신호를 증폭하기 위한 Inverting, Non-inverting, Summing Amplifier를 설계, 구현, 측정, 평가하는 것입니다. 센서의 Thevenin 등가회로를 구하고, 이를 바탕으로 각 Amplifier 회로를 설계하였으며, PSPICE 시뮬레이션을 통해 출력 파형과 주파수 특성을 분석하였습니다. 또한 실제...2025.04.29
-
[예비보고서]중앙대학교 전자회로설계실습 Op Amp를 이용한 다양한 Amplifier 설계2025.05.101. 센서 측정 및 등가회로 센서의 출력전압을 오실로스코프로 직접 측정하여 peak to peak 전압이 200 mV였고, 10K 저항을 연결한 후 측정한 전압이 100 mV였다. 이를 통해 센서의 Thevenin 등가회로를 구할 수 있으며, Function generator와 저항으로 이를 구현할 때 Function generator의 출력을 100 mV로 설정해야 한다. 2. Inverting Amplifier 설계 및 시뮬레이션 2 KHz의 센서 출력을 증폭하여 출력이 1 V인 Inverting Amplifier를 설계하였다....2025.05.10
-
[예비보고서]중앙대학교 아날로그및디지털회로설계실습 4-bit Adder 회로 설계2025.05.101. 조합논리회로 설계 이 실습의 목적은 조합논리회로의 설계 방법을 이해하고, 조합논리회로의 한 예로 가산기 회로를 설계하는 것입니다. 실습에서는 전가산기 회로의 진리표를 작성하고, Karnaugh 맵을 이용하여 간소화된 불리언식을 구하며, 2-level AND-OR(NAND-NAND) 또는 OR-AND(NOR-NOR) 로직 회로를 설계합니다. 또한 XOR 게이트를 이용하여 보다 간소화된 다단계 조합 논리 회로를 설계하고, 2비트 가산기 회로를 설계합니다. 1. 조합논리회로 설계 조합논리회로 설계는 디지털 시스템 설계의 핵심 요소 ...2025.05.10
-
[예비보고서]중앙대학교 전자회로설계실습 MOSFET Current Mirror 설계2025.05.101. 단일 Current Mirror 설계 전자회로 설계 및 실습 예비보고서에서 단일 Current Mirror 설계에 대해 설명하고 있습니다. 2N7000 트랜지스터를 이용하여 10.09 mA의 전류원을 설계하는 과정을 보여주고 있습니다. 트랜지스터의 특성을 이용하여 전류원의 동작 조건을 만족시키는 방법을 설명하고 있으며, OrCAD와 PSPICE를 이용한 회로 설계 및 시뮬레이션 결과를 제시하고 있습니다. 2. Cascode Current Mirror 설계 전자회로 설계 및 실습 예비보고서에서 Cascode Current Mir...2025.05.10
-
중앙대 아날로그및디지털회로설계실습 예비보고서 8장 래치와 플립플롭2025.05.051. RS 래치 RS 래치는 교차교합(Cross-coupled)된 두 NOR 게이트로 만들어진 순차식 회로로, 기본 기억소자장치입니다. RS 래치의 진리표에 따르면 R과 S의 입력이 동시에 1에서 0으로 움직이게 되면 Q와 {bar{Q}}가 진동하는 것을 확인할 수 있습니다. 셋업 시간은 클록신호가 바뀌기 전까지 입력이 변화 없이 머물러 있어야 하는 시간이며, 홀드 시간은 클록신호가 바뀐 다음에도 잠시 그대로 머물러 있어야 하는 시간입니다. 2. 래치와 플립플롭의 차이 래치는 입력이 바뀌면 출력도 바뀌지만, 플립플롭은 오로지 클록신...2025.05.05
-
아날로그 및 디지털회로 설계 실습 실습12_Stopwatch 설계_예비보고서2025.01.211. 디지털 회로 구성요소 이 실습을 통해 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성요소에 대한 이해를 높이고 Datasheet를 읽고 분석하는 능력과 원하는 회로를 설계할 수 있는 능력을 배양할 수 있습니다. 2. Stopwatch 설계 이 실습에서는 Stopwatch 설계를 통해 디지털 회로 구성요소들을 실제로 구현하고 테스트하는 과정을 경험할 수 있습니다. 기본적인 클럭 생성 회로와 카운터 회로, 숫자 표시 회로, 추가 기능 스위치 등을 설계하게 됩니다. 3. 회로 설계 및 구현 이 실습에서는 회로도 ...2025.01.21