총 44개
-
Semiconductor Device and Design - 9-102025.05.101. 1비트 가산기 및 감산기의 레이아웃 1비트 가산기 및 감산기의 레이아웃을 설명합니다. 캐리, 합, XOR 신호를 사용하여 1비트 가산기와 감산기의 회로를 구현합니다. 스위치를 0으로 설정하면 가산기, 1로 설정하면 감산기로 동작합니다. 2. 1비트 가산기 및 감산기의 기능 1비트 가산기와 1비트 감산기의 기능을 설명합니다. 1비트 가산기는 두 입력 비트와 캐리 비트를 더하여 합과 새로운 캐리 비트를 출력합니다. 1비트 감산기는 두 입력 비트와 캐리 비트를 빼서 차와 새로운 캐리 비트를 출력합니다. 3. 병렬 가산기 회로의 기능...2025.05.10
-
연세대 23-2 기초아날로그실험 A+3주차 결과보고서2025.01.041. 디지털 멀티미터 기능 실험에서 myDAQ의 디지털 멀티미터 기능을 활용하여 각 노드에 걸리는 저항, 등가 저항, 전류 등을 측정하였습니다. 이를 통해 회로의 특성을 분석할 수 있었습니다. 2. 회로 구현 실험에서 제시된 회로도를 bread board에 구현하였습니다. myDAQ의 +15V 포트와 GROUND 포트를 bread board에 연결하고, 1kΩ 저항 6개를 사용하여 회로를 구성하였습니다. 3. 저항 측정 각 노드 사이의 저항을 측정하였습니다. 이론값과 실측값을 비교하여 회로의 특성을 분석하였습니다. 또한 등가 저항과...2025.01.04
-
분전반의 정의, 형식 및 브레이크식 분전반의 특징2025.05.041. 분전반 분전반은 전기가 흐르는 주된 선인 '간선'에서 각 분기회로로 갈라지는 곳에 설치되어 분기회로의 과전류 차단기를 한 곳에 모은 것을 말합니다. 배선용 차단기, 누전 차단기 등의 각종 차단기와 전력량계, 리모컨 릴레이, 타이머 등의 제어 장치를 포함하는 보관함입니다. 단전이 되었을 때 '차단기가 떨어졌다'고 표현하는 것은 분전반 내부의 차단기가 작동했다는 의미입니다. 2. 분전반 형식 분전반에는 다양한 형식이 있는데, 그 중에서도 거터 스페이스를 따로 구분하여 설명할 수 있습니다. 거터 스페이스는 분전반 내부에서 각 회로의...2025.05.04
-
9주차_결과2025.01.131. 적외선 센서 회로 설계 이번 실험에서는 IR LED, 저항, 가변저항, 포토다이오드, LED, LM358(Op-amp), female pin header 등의 부품을 사용하여 적외선 센서 회로를 설계하였습니다. Eagle CAD 프로그램을 이용하여 회로 schematic을 구현하고, ERC(Electrical Rule Check)를 통해 회로의 안정성과 신호 무결점을 검증하였습니다. 이를 바탕으로 PCB 보드를 설계하였으며, 효율성과 경제성을 고려하여 소자 배치와 배선을 최적화하였습니다. 또한 DRC(Design Rule Ch...2025.01.13
-
전기저장장치 계통 구성2025.04.261. 전기저장장치(ESS) 계통 구성 전기저장장치(ESS : Energy Storage System)는 전력계통 또는 태양광, 풍력과 같은 신재생에너지원으로부터 전기를 공급 받아 저장하고 필요 시 전력계통 또는 부하에 전기를 공급하는 시스템입니다. 시스템 구성에는 PCS(전력변환장치), BMS(Battery Management System), 배터리시스템 등이 포함됩니다. 2. BMS(Battery Management System)의 필요성 리튬2차전지는 높은 에너지밀도, 고출력, 장수명 등 많은 장점을 가지고 있지만 안전사고 위험...2025.04.26
-
정보통신공사 시공계획서(케이블트레이공사) 적정성 검토2025.01.031. 정보통신공사 시공계획서(케이블트레이공사) 검토 기술검토 의견서에 따르면, 시공사가 제출한 정보통신공사 시공계획서(케이블트레이공사)에 대해 사전조사 및 도면, 공법, 자재조달계획, 시공기술계획, 품질/안전/환경관리계획 등을 검토하여 시공성능 및 품질을 도모하고, 안전한 정보통신 케이블트레이공사를 실시하기 위한 것입니다. 검토 결과 자재선정, 시공계획, 품질/안전/환경관리 계획 등이 적정한 것으로 판단되었습니다. 1. 정보통신공사 시공계획서(케이블트레이공사) 검토 정보통신공사 시공계획서 중 케이블트레이공사 부분에 대한 검토는 매우...2025.01.03
-
홍익대학교 집적회로 최종 프로젝트2025.05.151. 1비트 전가산기 논리회로 분석 및 변환 NAND 게이트, NOR 게이트, 인버터만 사용할 수 있는 Microwind 프로그램의 특성상 회로도를 NAND 게이트, NOR 게이트, 인버터로 구성된 회로도로 변경하였다. Cout을 구성하는 2개의 AND 게이트와 1개의 OR 게이트를 3개의 NAND 게이트로 변경하였고, XOR 게이트를 2개의 NAND 게이트, 1개의 NOR 게이트, 2개의 인버터로 변경하였다. 최종적으로 7개의 NAND 게이트, 4개의 인버터, 2개의 NOR 게이트로 구성된 1비트 전가산기 회로를 설계하였다. 2....2025.05.15
-
기계재료 스트레인 게이지 실험 결과 레포트2025.01.231. 스트레인 게이지 스트레인 게이지는 전기식으로 측정하는 전기식 스트레인게이지와 기계식으로 측정하는 기계식 스트레인게이지의 2종류로 구분할 수 있다. 전기식 스트레인게이지는 구조체가 변형을 일으킬 때에 부착된 스트레인게이지의 전기적 저항이 변하여 이로부터 변형률을 측정하는 것이며, 기계식 스트레인게이지는 두 점 사이의 미소한 거리변화를 기계적으로 측정하여 구조체의 변형률을 측정하는 것이다. 스트레인게이지의 개발로 인하여 구조체의 변형 상태를 정밀하게 측정할 수 있게 되었으며, 이 변형률에 의하여 응력을 알 수 있다. 2. 휘스톤 ...2025.01.23
-
인하대 VLSI 설계 2주차 inverter2025.05.031. Inverter 회로의 개념 Inverter 회로는 입력이 0일 때 출력으로 1이 출력되고 입력이 1이면 출력으로 0을 출력하는 회로를 말한다. CMOS Inverter 회로는 VDD에 PMOS, GROUND에 NMOS가 연결되어 있으며, 입력 신호가 1일 때 PMOS는 OFF, NMOS는 ON이 되어 출력 단자 Y가 VDD와 차단되고 GND와 연결되어 0의 값을 출력하며, 입력 신호가 0일 때 PMOS는 ON, NMOS는 OFF가 되어 출력 단자 Y가 VDD와 연결되고 GND와 차단되어 1의 값을 출력한다. 2. Invert...2025.05.03
-
Ohm의 법칙 & Kirchhoff의 법칙 실험2025.01.141. Ohm의 법칙 실험을 통해 전압, 전류, 저항 사이의 관계를 나타내는 Ohm의 법칙을 확인하였습니다. 전압과 전류의 비례관계, 저항과 전류의 반비례관계를 그래프와 측정값을 통해 확인할 수 있었습니다. 2. Kirchhoff의 법칙 복잡한 회로에서 전압과 저항 값을 이용하여 이론적인 전류 값을 계산하고, 실제 측정한 전류 값과 비교하여 Kirchhoff의 법칙을 검증하였습니다. 이론값과 측정값의 오차가 3% 내외로 나타나 실험이 성공적으로 진행되었음을 확인할 수 있었습니다. 3. 회로 내부 저항 회로 기판의 내부 저항과 멀티미터...2025.01.14
