
총 434개
-
전자회로설계 및 실습11_설계 실습11. Puch-Pull Amplifier 설계_예비보고서2025.01.221. Classic Push-Pull Amplifier 특성 Push-Pull 증폭기의 Dead Zone과 Crossover distortion 현상을 파악하고 이를 제거하는 방법에 대해 실험한다. PSpice 시뮬레이션을 통해 입출력 transfer characteristic curve와 입출력 파형을 확인하여 Dead Zone과 Crossover distortion 현상을 이해한다. 2. Feedback loop와 OP-amp를 이용한 Push-Pull Amplifier 특성 Push-Pull 증폭기 출력을 OP Amp의 (-)...2025.01.22
-
OP-AMP 반전/비반전 증폭기 실험 보고서2025.04.271. 반전 증폭기 실험 반전 증폭기에서 회로 전압 이득은 Av = -Rf/Ri 이다. 실험 결과에서 위상 차이와 진폭 크기 값을 고려하여 Av를 구해보면, 회로 전압 이득 값과 거의 일치함을 확인할 수 있다. 2. 비반전 증폭기 실험 비반전 증폭기에서 회로 전압 이득은 Av = 1 + Rf/Ri 이다. 실험 결과에서 위상 차이와 진폭 크기 값을 고려하여 Av를 구해보면, 회로 전압 이득 값과 거의 일치함을 확인할 수 있다. 3. 오차 원인 분석 1) DC power supply의 전압 표시 정확도 한계, 2) Breadboard 내...2025.04.27
-
중앙대학교 3학년 1학기 전자회로설계실습 결과보고서12025.05.141. Function generator 특성 및 voltage division 첫 번째 실험에서는 Function generator의 자체 특성과 voltage division에 의해 output resistance에 걸리는 전압이 어떻게 변하는지를 관측하였고, 정확하게 측정되었다. 2. Inverting amplifier 설계 및 특성 두 번째 실험에서는 inverting amplifier를 사용하였다. 예비보고서와 최대한 비슷하게 설계를 하였고, 센서의 내부저항을 고려하여 amplifier gain이 -10배가 되도록 설계하였다...2025.05.14
-
이미터 공통 증폭기 결과보고서2025.01.021. 이미터 공통 증폭기 이번 실험에서는 이미터 접지 증폭기에서의 이미터, 베이스, 콜렉터 전압을 측정하고 이를 이용하여 트랜지스터에서 흐르는 전류의 값과 β, gm, rpi의 값을 계산할 수 있었다. 또한 입력과 출력 전압을 측정하여 입력과 출력 저항의 값을 계산할 수 있었다. 이러한 과정을 통하여 이미터 접지 증폭기의 입력 저항과 출력 저항의 개념을 잘 이해하게 된 것 같다. 출력 파형의 왜곡 현상을 관찰하여 회로가 포화상태에 도달하였는지, 차단 상태에 도달하였는지에 대하여 알아볼 수 있었다. 이번 실험에서는 그래프의 윗부분이 ...2025.01.02
-
A+ 전자회로설계실습_Common Emitter Amplifier 설계2025.01.211. Common Emitter Amplifier 설계 이 프레젠테이션에서는 Rsig = 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인 NPN BJT를 사용하여 Rin이 kΩ단위이고 amplifier gain(υo/υin)이 –100 V/V인 emitter 저항을 사용한 Common Emitter Amplifier를 설계, 구현, 측정, 평가하는 내용을 다루고 있습니다. 설계 과정에서 Early effect를 무시하고 이론부의 overall voltage gain(υo/υsig) Gv에 대한 식을 사용하여 ...2025.01.21
-
전자회로실험 과탑 A+ 결과 보고서 (실험 11 공통 소오스 증폭기)2025.01.291. 공통 소오스 증폭기 회로 공통 소오스 증폭기 회로에서 입력(v_t)은 게이트-소오스 전압(V_GS)이고, 출력(v_o)은 드레인-소오스 전압(V_DS)이다. 게이트-소오스 사이의 소신호 입력 전압에 비례하는 전류가 드레인에 흐르고, 이 전류가 출력 쪽의 저항 R_D에 의해 전압으로 변환되면서 전압을 증폭시킨다. 바이어스 회로를 포함한 공통 소오스 증폭기 회로에서 R_1, R_2, R_S는 게이트에 적절한 바이어스 전압을 제공해 MOSFET이 활성 영역(포화 영역)에서 동작하도록 한다. 2. 공통 소오스 증폭기의 입력-출력 특성...2025.01.29
-
[회로기초실험]연산 증폭기2025.01.031. 연산 증폭기 연산 증폭기는 매우 높은 이득을 가진 직결 증폭기로, 외부 귀환을 이용하여 이득과 임피던스 특성을 제어할 수 있습니다. 연산 증폭기는 트랜지스터로 구성되어 있으며, 제조 공정에서 발생하는 오차를 조절할 수 있는 오프셋 저항을 통해 정밀한 입출력 특성을 가질 수 있습니다. 연산 증폭기는 이상적인 특성을 가정하여 회로 설계가 쉬워지며, 반전 증폭기와 같은 기본 회로를 구성할 수 있습니다. 1. 연산 증폭기 연산 증폭기(Operational Amplifier, Op-Amp)는 전자 회로에서 매우 중요한 역할을 하는 핵심...2025.01.03
-
A+맞은_전기전자기초실험2_일반실험6_결과보고서_op-amp특성,Schmitt trigger,unitygain voltage follower2025.05.101. op Amp의 입출력 전달 특성(No Feedback) op Amp의 입출력 전달 특성(No Feedback)에 대해 설명하고 있습니다. Vin+가 Vin-보다 크면 출력전압 Vout이 VH(10V)값이 되고, Vin+가 Vin-보다 작으면 Vout이 VL(0V)값이 됩니다. 또한 Vin+와 Vin-의 전압차(Vd)가 0.1mV 이하가 되면 Vout이 VH와 VL 사이의 의미 있는 값을 갖게 됩니다. 2. Schmitt Trigger (Positive Feedback) Schmitt Trigger 회로에 대해 설명하고 있습니다...2025.05.10
-
RLC 직렬회로 예비보고서2025.01.121. RLC 직렬회로 RLC 직렬회로의 전달함수, 진폭응답특성, 위상특성, 공진특성 등을 다룹니다. 페이저 해석을 이용하여 전달함수를 구하고, 진폭응답특성곡선을 통해 공진특성을 분석합니다. 또한 주파수 변화에 따른 출력파형의 크기와 위상을 확인하고, 공진주파수, 차단주파수, 대역폭, 선택도 등을 도출합니다. 마지막으로 RLC 직렬회로에서 커패시터에 걸리는 전압의 출력파형을 수식으로 유도하고 실험결과와 비교합니다. 1. RLC 직렬회로 RLC 직렬회로는 저항(R), 인덕터(L), 캐패시터(C)가 직렬로 연결된 전기 회로입니다. 이 회...2025.01.12
-
전자공학실험2 15장 예비레포트2025.05.071. 소신호 소스 공통 FET 교류증폭기 소신호 소스 공통 FET 교류증폭기의 동작원리를 이해하고 직류 및 교류 파라미터를 측정하여 실제 이론값과 비교 고찰하며, 증폭기의 전압이득에 영향을 미치는 파라미터들에 대해 분석한다. JFET 소스 공통 교류증폭기와 MOSFET 소스 공통 교류증폭기의 동작 원리와 해석 방법을 설명하고, 시뮬레이션을 통해 바이패스 캐패시터와 부하저항 변화에 따른 출력전압의 변화를 확인한다. 1. 소신호 소스 공통 FET 교류증폭기 소신호 소스 공통 FET 교류증폭기는 전자회로 설계에서 중요한 역할을 합니다. ...2025.05.07