
총 114개
-
Op Amp를 이용한 다양한 Amplifier 설계2025.05.011. 센서의 Thevenin 등가회로 구현 센서의 출력전압을 오실로스코프로 직접 측정하였을 때 200 [mVpp]로 측정되었고, 센서의 부하로 10 [kΩ] 저항을 연결한 후 10 [kΩ] 저항에 걸리는 전압을 오실로스코프로 측정하였을 때 100 [mVpp]로 측정되었다. 이를 통해 센서의 Thevenin 등가회로의 Vth는 200 [mVpp], Rth는 10 [kΩ]임을 알 수 있다. 2. Inverting Amplifier 설계 및 시뮬레이션 센서의 Thevenin 등가회로를 (-) 입력단자에 연결하고, 출력단자와 (-) 입력단...2025.05.01
-
적외선 정수기 텀프로젝트 아날로그 실험 및 설계2025.04.251. 적외선 센서 (TCRT-5000) 적외선 센서 TCRT-5000을 사용하여 물체 감지 기능을 구현하였습니다. 센서 민감도 향상을 위해 4.7K옴 저항을 연결하였고, 정수기 거리 조절을 위해 가변저항을 사용하였습니다. 2. 비교기 (LM324) 비교기 LM324를 사용하여 타이머 기능을 구현하였습니다. 물체가 감지되면 릴레이 코일에 전류가 흘러 접점이 변하고, 이때 비반전 단자에 전압이 흐르게 됩니다. 연산증폭기에 병렬로 연결된 커패시터가 타이머로 작용하여 전하가 충전되고, 충전이 완료되면 비교기에 의해 모터가 멈추게 됩니다. ...2025.04.25
-
응용물리회로실험 - Transistor EF and Impedance2025.05.071. 이미터 폴로어 (Emitter Follower) 이미터 폴로어는 공통 컬렉터 증폭기라고도 불리며, 입력은 베이스에 용량성 결합되고 출력은 이미터에서 나온다. 이미터 폴로어의 특징은 전압 이득이 약 1, 높은 입력 임피던스, 낮은 출력 저항, 그리고 동위상 특성을 가진다. 2. 입력 임피던스 (Input Impedance) 이미터 폴로어는 높은 입력 저항 특성을 가지므로 회로에 유용하게 사용된다. 공통 컬렉터 증폭기의 베이스 쪽 입력 저항은 공통 이미터 증폭기와 유사하게 유도되지만, 이미터 저항은 출력을 양단에서 얻기 때문에 결...2025.05.07
-
전자회로실험 과탑 A+ 예비 보고서 (실험 7 이미터 팔로워)2025.01.291. 이미터 팔로워 회로 이미터 팔로워 회로는 베이스에 입력된 신호가 이미터로 전달되며, 출력 신호는 입력 신호와 같은 위상을 가지지만 전압 이득이 거의 1인 특징을 갖는 회로입니다. 이 회로는 주로 전류 이득을 높이기 위해 사용되며, 출력 임피던스를 낮추고 입력 임피던스를 높이는 데 유리합니다. 2. 전압 이득 이미터 팔로워 회로의 전압 이득은 1에 매우 가깝습니다. 이는 출력 전압이 입력 전압을 거의 그대로 따라간다는 뜻이며, 위상 반전이 발생하지 않습니다. 3. 입력 임피던스 입력 임피던스는 매우 크습니다. 입력 임피던스는 베...2025.01.29
-
A+맞은_전기전자기초실험2_일반실험6_결과보고서_op-amp특성,Schmitt trigger,unitygain voltage follower2025.05.101. op Amp의 입출력 전달 특성(No Feedback) op Amp의 입출력 전달 특성(No Feedback)에 대해 설명하고 있습니다. Vin+가 Vin-보다 크면 출력전압 Vout이 VH(10V)값이 되고, Vin+가 Vin-보다 작으면 Vout이 VL(0V)값이 됩니다. 또한 Vin+와 Vin-의 전압차(Vd)가 0.1mV 이하가 되면 Vout이 VH와 VL 사이의 의미 있는 값을 갖게 됩니다. 2. Schmitt Trigger (Positive Feedback) Schmitt Trigger 회로에 대해 설명하고 있습니다...2025.05.10
-
아주대학교 A+전자회로실험 실험3 예비보고서2025.05.091. 미분기 미분기는 입력 신호 파형의 시간 미분에 비례하여 출력을 발생하는 기능을 갖는다. 주파수 영역에서 분석하면 입출력 관계식은 V_o/V_i = -R_F/(R_s + 1/jωC)이며, ω→∞이면 V_o/V_i = -R_F/R_s가 된다. 따라서 입력 신호의 주파수가 cutoff frequency f_c = 1/(2πR_sC)보다 낮은 주파수에서만 미분기로 작용한다. 이보다 높은 주파수에서는 반전 증폭기가 된다. 미분기는 펄스 응답에서 직렬 RC 회로로, 주파수 응답에서 고역 통과 필터로 사용된다. 2. 적분기 적분기는 입력 ...2025.05.09
-
기초전자실험 결과레포트 - 공통 베이스 및 이미터 폴로어 (공통 컬렉터) 트랜지스터 증폭기2025.04.301. 공통 베이스 트랜지스터 증폭기 공통 베이스 트랜지스터 증폭기는 주로 고주파 응용에 사용되며, 작은 입력 임피던스와 중간 정도의 출력 임피던스를 가지고 전압 이득을 크게 할 수 있다. 전압 이득은 RC/re로 주어진다. 입력 임피던스는 re, 출력 임피던스는 RC이다. 이 증폭기는 입력과 출력의 위상이 같다. 2. 이미터 폴로어 트랜지스터 증폭기 이미터 폴로어 트랜지스터 증폭기는 입력 임피던스가 높고 출력 임피던스가 낮다. 전압 이득은 1보다 낮지만 전류 이득과 전력 이득은 높다. 입력 신호와 출력 신호의 위상이 같아 위상 반전...2025.04.30
-
전기전자공학실험-공통 베이스 및 이미터 폴로어2025.04.301. 공통 베이스 트랜지스터 증폭기 공통 베이스 트랜지스터 증폭기는 주로 고주파 응용에 사용되며, 작은 입력 임피던스와 중간 정도의 출력 임피던스를 가지고 전압 이득을 크게 할 수 있다. 전압 이득은 RC/re로 주어진다. 입력 임피던스는 re, 출력 임피던스는 RC이다. 2. 이미터 폴로어 트랜지스터 증폭기 이미터 폴로어 트랜지스터 증폭기는 입력 임피던스가 높고 출력 임피던스가 낮다. 전압 이득은 1보다 낮지만 전류 이득과 전력 이득은 높다. 입력 신호와 출력 신호의 위상이 같으므로 위상 반전이 일어나지 않는다. 3. 공통 베이스...2025.04.30
-
디지털집적회로 NAND, NOR, XOR gate 설계도 및 DC, Transient 시뮬레이션 결과2025.04.281. NAND gate NAND gate의 pull-down 네트워크는 VA와 VB가 모두 높을 때 도통하는 직렬 NMOS 트랜지스터로 구성되며, pull-up 네트워크는 병렬 PMOS 트랜지스터로 구성됩니다. NAND gate의 효과적인 pull-up/pull-down 저항은 단위 인버터의 저항과 같아야 합니다. NMOS 트랜지스터가 직렬로 연결되어 있어 효과적인 저항이 두 배가 되므로 크기가 단위 인버터의 두 배가 되어야 합니다. PMOS의 경우 최악의 경우인 하나의 PMOS만 켜지는 것을 고려하여 단위 인버터와 같은 크기로 설...2025.04.28
-
홍익대학교 전자회로(2) 최종 프로젝트 보고서2025.04.261. 2-stage OP-Amp 설계 2-stage OP-Amp 회로를 설계하였으며, 모든 트랜지스터가 Saturation 영역에서 동작하도록 하였다. 또한 OP-Amp의 Small-Signal Gain이 50dB 이상, Gain*Bandwidth가 100MHz 이상, Phase Margin이 45도 이상이 되도록 설계하였다. 이를 위해 각 트랜지스터의 크기와 바이어스 전류를 조절하였으며, Compensation Capacitor를 추가하여 Phase Margin을 확보하였다. 2. Unity-gain Buffer 설계 Unity-...2025.04.26