
총 35개
-
홍익대_디지털논리회로실험_5주차 예비보고서_A+2025.01.151. 전가산기 전가산기는 입력 3개를 받아 2개의 결과를 출력한다. 이때 입력에는 자리올림수가 포함되어있다고 생각할 수 있다. 전가산기는 3개의 입력을 이진수로 더해 이진수 결과로 나타내준다. 은 이진수로 합한 결과의 2^1의 자리를 표현한다. 그러므로 입력값 3개 중 2개 이상이 1일 경우에만 = 1이여야한다. 이를 = AB+ (A⊕B으로 구현했다.∑는 이진수로 합한 결과의 2^0의 자리를 표현하므로 입력값 3개 중 1개 또는 3개가 1일 때, 즉 1이 홀수개일 때만 ∑ = 1이여한다. 이를 ∑ = (A⊕B으로 구현했다. 2....2025.01.15
-
홍익대_디지털논리회로실험_6주차 예비보고서_A+2025.01.151. ALU 74181을 이용한 이진수 덧셈 구현 ALU 74181은 총 24개의 핀을 갖고 있으며 A0~A3와 B0~B3의 입력을 받고 Cn으로 Carry in값을 조절하고 M,S0~S3로 모드를 선택하여 Cn+4로 Carry out 값을, F0~F3로 결과를 출력한다. ALU의 덧셈 기능을 이용하기 위해서는 (M,S3,S2,S1,S0,Cn)에 (0,1,0,0,1,0)을 입력해줘야한다. 예로 들어 (A3, A2, A1, A0)에 (1, 1, 1, 1)을 (B3, B2, B1, B0)에 (1, 1, 1, 0)을 입력해주면 0000(...2025.01.15
-
홍익대_디지털논리회로실험_9주차 예비보고서_A+2025.01.151. 8-bit Serial-in Parallel-out Shift Register 74164 74164의 datasheet를 확인하고 의 역할에 대하여 설명하였습니다. MR은 ACTIVE LOW로 작동하며 HIGH가 입력될 경우 74164 칩은 Shift register의 본래 기능을 수행하고, LOW가 입력될 경우 다른 입력에 무관하게 Q0~Q7에 0이 출력됩니다. A와 B는 AND게이트로 묶여 D에 입력되는데, A와 B 모두 HIGH일 때만 D에 1이 입력되므로 A 또는 B를 EN으로 활용할 수 있습니다. 2. 링 카운터 링 ...2025.01.15
-
서강대학교 디지털논리회로실험 7주차 - Counter와 State Machine 설계2025.01.201. Counter Counter는 일정한 주기를 가지고 0과 1의 신호를 반복하는 Clock 신호에 따라 0부터 n까지, 혹은 n부터 0까지 숫자 병렬 Counter로 나눌 수 있다. 비동기 Counter는 Counter를 구성하는 FF들이 Clock 입력을 공유하지 않고, 첫 번째 FF를 제외한 모든 FF가 이전 FF의 출력을 Clock 신호로 받게 된다. 동기 Counter는 Counter를 구성하는 FF들이 Clock 입력을 동일한 하나의 신호로 받는다. 2. State Machine State machine은 n개의 fli...2025.01.20
-
홍익대 디지털논리실험및설계 2주차 예비보고서 A+2025.05.161. NAND 게이트 NAND 게이트는 AND 게이트에 NOT 게이트(인덕터)를 연결한 것과 같은 출력값을 가지므로 (1, 1)을 입력받았을 때에만 1에서 뒤집힌 0이 출력되고 나머지 경우는 모두 1이 출력된다. 2. NOR 게이트 NOR 게이트는 OR 게이트에 NOT 게이트(인덕터)를 연결한 것과 같은 출력값을 가지므로 (0, 0)을 입력받았을 때에만 0에서 뒤집힌 1이 출력되고 나머지 경우는 모두 0이 출력된다. 3. XOR 게이트 XOR 게이트는 AB'+A'B 즉, A,B 둘 중 하나의 입력값만 1일때만 1을 출력한다. 4. ...2025.05.16
-
홍익대학교 디지털논리실험및설계 2주차 예비보고서 A+2025.05.041. NAND 게이트 NAND 게이트 7400은 AND 게이트의 출력을 반전시킨 것으로, 입력이 모두 1일 때만 출력이 0이 됩니다. 이 게이트는 다양한 논리 회로를 구현하는 데 사용될 수 있습니다. 2. NOR 게이트 NOR 게이트 7402는 OR 게이트의 출력을 반전시킨 것으로, 입력이 모두 0일 때만 출력이 1이 됩니다. 이 게이트 역시 다양한 논리 회로를 구현하는 데 사용될 수 있습니다. 3. XOR 게이트 XOR 게이트 7486은 서로 다른 입력이 들어왔을 때만 출력이 1이 되는 게이트입니다. 이 게이트는 패리티 검사 회로...2025.05.04
-
홍익대_디지털논리회로실험_3주차 예비보고서_A+2025.01.151. 2-bit 복호기 기본 실험 (1)의 회로는 입력 A,B를 받아 Y0, Y1, Y2, Y3 4개의 결과값을 출력하는 회로입니다. 복호기의 정의에 따르면 n개의 입력으로 들어오는 데이터를 받아 그것을 숫자로 보고 2의 n제곱 개의 출력 회선 중 그 숫자에 해당되는 번호에만 1을 내보내고 나머지는 모두 0을 내보내는 논리 회로입니다. 이 경우에 n = 2이기 때문에 2-bit 복호기라 볼 수 있습니다. 2. 2-bit 부호기 기본 실험 (2)의 회로는 A0, A1, A2, A3 중 한 개에만 1을 인가해주면 이를 2진수로 바꾸어 ...2025.01.15
-
김영평생교육원 컴퓨터구조 과제2025.01.151. 트리거(Trigger) 트리거란 입력값이 결과에 반영되는 순간을 나타내는 것이며, 입력신호의 순간적인 변화를 말한다. 트리거는 크게 레벨 트리거와 에지 트리거로 나뉜다. 레벨 트리거는 입력값의 전압 레벨에 따라 동작을 트리거하는 방식이며, 에지 트리거는 입력값이 변하는 순간에만 동작하는 방식이다. 2. 플립플롭(Flip-Flop) 플립플롭은 전원이 공급되는 한 상태의 변화를 위한 신호가 발생할 때까지 현재의 상태를 유지하는 논리회로로, 플립플롭 1개 당 1bit의 이진 데이터를 저장할 수 있는 기억 장치이다. 레지스터를 구성하...2025.01.15
-
부울대수와 논리조합 실험 결과 보고서2024.12.311. 부울대수 부울대수의 기본 공리와 정리를 이해하고 논리회로로 표현하여 간단화하는 방법을 익혔습니다. 드모르강의 정리를 이해하고 부울대수에 활용하는 방법을 숙달했습니다. 2. 논리조합 논리조합의 기초를 익히고 대체기호 및 그 의미를 숙지하여 게이트간의 치환을 가능하게 했습니다. 기본 게이트들 간의 상관관계를 이해하고 숙지했습니다. 3. 논리회로 간단화 부울대수로 나타내고 부울대수조작을 통해 간단화한 후 다시 회로로 나타내어 논리회로를 간단화할 수 있었습니다. 게이트를 간단화하면 이론값에 맞게 동작하는 것을 확인했습니다. 1. 부울...2024.12.31
-
서강대학교 디지털논리회로실험 5주차 - 비교 및 연산 회로2025.01.201. 비교 회로 비교 회로는 XOR gate와 AND gate를 이용해 입력받은 두 2진수를 비교한 후 두 수가 같은지 다른지 결과로 출력해준다. 물론 XOR gate의 수를 늘려서 비교하는 입력의 개수를 (2*XOR)개의 꼴로 늘릴 수 있다. 그리고 두 수 중 어떤 것이 더 큰지 비교한 후 출력해주는 magnitude comparator라는 비교회로도 있다. 2. 가산 회로 Half-adder는 1bit의 두 이진수를 더해 2bit의 출력(0부터 3까지)을 내는 기본적인 adder이다. Full-adder는 1bit의 세 이진수를...2025.01.20