총 414개
-
JFET의 특성 실험2025.05.111. JFET의 동작 원리 JFET 소자는 게이트와 소스 사이의 역방향 바이어스 전압의 크기에 의해 드레인 전류를 제어함으로써 드레인단에 증폭된 전압을 얻는 전압제어형 소자이다. 이 게이트 전압을 변화시킴으로써 채널의 폭이 변화하고 그에 따라 전류가 변화하게 된다. 2. JFET의 드레인 특성곡선 실험 결과 V_DS가 3.0V~6.0V사이에서는 I_D가 거의 변하지 않는 것으로 보아, 일정 전류원을 가지는 영역이라고 볼 수 있고, 이러한 점의 전압을 핀치오프 전압이라고 한다. 따라서 핀치오프 전압은 약 3.0V라고 할 수 있다. 3...2025.05.11
-
전자회로 실험 12. JFET의 특성 실험2025.05.111. JFET의 동작 원리 JFET 소자는 게이트와 소스 사이의 역방향 바이어스 전압의 크기에 의해 드레인 전류를 제어함으로써 드레인단에 증폭된 전압을 얻는 전압제어형 소자이다. 이 게이트 전압을 변화시킴으로써 채널의 폭이 변화하고 그에 따라 전류가 변화하게 된다. 2. JFET의 드레인 특성곡선 실험 결과 V_DS가 3.0V~6.0V사이에서는 I_D가 거의 변하지 않는 것으로 보아, 일정 전류원을 가지는 영역이라고 볼 수 있고, 이러한 점의 전압을 핀치오프 전압이라고 한다. 따라서 핀치오프 전압은 약 3.0V라고 할 수 있다. 3...2025.05.11
-
JFET 특성 및 바이어스 회로 실험2025.11.161. JFET 포화전류 및 핀치오프 전압 JFET의 기본 특성을 측정하는 실험으로, 포화전류(IDSS)는 9mA, 핀치오프 전압(VP)은 -4V로 측정되었다. VGS가 -3.5V 이상일 때 핀치오프 상태가 발생하며, 이 상태에서는 드레인 전류(ID)가 0에 가까워진다. 핀치오프는 게이트-소스 간 역방향 바이어스가 증가하면서 채널이 차단되는 현상이다. 2. JFET 전달특성 및 출력특성 VGS 값의 변화에 따른 ID의 변화를 측정한 전달특성과 VDS 변화에 따른 ID의 변화를 측정한 출력특성을 분석했다. VGS=0V일 때 ID는 최대...2025.11.16
-
중앙대학교 아날로그및디지털회로 예비보고서22025.01.201. PWM 제어 회로 설계 PWM 제어 회로는 오차증폭기, 비교기, 구동회로로 구성되어 있습니다. 오차 증폭기 단에서 기준전압과 출력전압의 오차를 증폭시켜 준 후, 비교기 단에서 톱니파와 비교하여 오차에 상응하는 구형파를 생성합니다. 출력 전압의 오차에 따라 펄스폭을 줄이거나 늘리면서 스위치를 제어합니다. UC3845 IC를 사용하여 0V~10V의 PWM 제어 회로를 설계할 수 있습니다. 2. Buck Converter 회로 설계 Buck Converter 회로에서 스위치 Q가 ON일 때 인덕터 전압은 Vi-Vo이고, OFF일 때...2025.01.20
-
[세종대학교] [전자정보통신공학과] [기초반도체] [김ㅇㅇ 교수님] 2022 HW042025.05.031. Si pn 접합 다이오드 상온에서 동작하는 실제의 Si pn 접합 다이오드에서는 접합 면에서의 도핑 분포가 완전한 계단형이 아니다. 따라서 금속학적 접합 근처에서는 전자와 정공 사이에 보상효과가 일어날 수 있다. 이러한 보상효과에 의하여 평형 상태의 공핍층 내에서의 이온화된 도펀트들의 분포가 근사적으로 선형 함수로 주어진다고 가정한다. 2. 체적 전하밀도 체적 전하밀도 Qv를 구하고 그래프로 나타낸다. 3. 전계 전계 E와 최대 전계 Emax를 구하고 그래프로 나타낸다. 4. 전위 전위 V와 내부 전위 Vi를 구하고 그래프로 ...2025.05.03
-
중앙대학교 아날로그 및 디지털 회로 설계 실습 예비 보고서2025.01.041. PWM 제어 회로 PWM(Pulse Width Modulation) 제어회로는 출력 전압의 오차분만큼 펄스폭을 조정하여 출력 전압을 안정화 시키는 회로입니다. 출력 전압과 기준 전압을 비교한 오차를 검출하여 증폭하는 오차 증폭기(Error Amp)와 검출된 오차 전압과 톱니파를 비교하여 구형파 펄스를 발생시키는 비교기(Comparator) 그리고 출력 전압을 안정화시키는 Converter의 스위치를 구동하는 구동회로(Driver stage) 등으로 구성되어 있습니다. 2. Buck Converter Buck Converter는...2025.01.04
-
전기전자공학기초 경북대 기말고사 기출문제2025.05.101. 전기시스템과 전자시스템 전기시스템은 전하를 다루는 시스템이며, 전자시스템은 전자를 주로 다루는 시스템을 말한다. 2. 주파수 응답 그래프 주파수 응답 그래프는 입력에 대한 출력의 비를 보여주는 그래프이다. 3. 능력과 효율 능력은 일을 할 수 있는 능력이며, 효율은 일을 할 수 있는 능력이 사용되는 비율이다. 4. 능동소자와 수동소자 능동소자는 외부 전원을 필요로 하는 소자이며, 수동소자는 외부 전원을 필요로 하지 않는 소자이다. 대표적인 능동소자는 트랜지스터이며, 대표적인 수동소자는 저항이다. 5. 전압의 정의 전압은 두 지...2025.05.10
-
아날로그 및 디지털 회로 설계실습 결과보고서22025.01.171. PWM 제어회로 PWM 제어회로를 구성하고 톱니파형과 출력 파형을 확인하였다. PWM 제어회로는 출력 전압과 기준 전압을 비교하여 생긴 오차를 오차 증폭기로 증폭하고, 이 증폭된 전압은 비교기에서 톱니파와 비교되어 오차에 상응한 구형파 펄스를 생성한다. 오실로스코프를 통해 톱니파형과 이에 대한 구형파를 관찰할 수 있었다. 2. Buck Converter Buck Converter 회로를 구성하고 입력 전압을 변경하며 출력 전압을 확인하였다. 하지만 이상적인 출력 전압이 나오지 않았는데, 그 이유로는 가변저항 값의 부정확성, 소...2025.01.17
-
디지털 로직 게이트와 MOSFET 실험2025.11.181. MOSFET의 특성 및 동작원리 MOSFET은 전압을 인가하여 구동하는 전압제어소자로, 전기적으로 절연되어 있어 높은 입력임피던스를 가진다. 소자가격이 비싸지만 열 안정성이 우수하고 빠른 스위칭 속도를 제공하여 저전력 응용 및 디지털 로직에 널리 사용된다. BJT와 달리 입력전류가 거의 필요하지 않아 전력소비가 적다. 2. NAND 게이트와 NOR 게이트의 동작 NAND 게이트는 두 입력이 모두 High일 때만 출력이 Low이고, 나머지 경우는 High이다. NOR 게이트는 두 입력이 모두 Low일 때만 출력이 High이고, ...2025.11.18
-
[예비보고서] 2.Switching mode power supply (SMPS)2025.04.251. PWM 제어 회로 설계 PWM 칩 UC3845를 이용하여 0V~10V의 출력전압을 제어하고, 스위칭 주파수 12.5kHz를 구현하기 위해 RC 회로를 설계하였습니다. 10nF 커패시터와 8kΩ 저항을 사용하여 실현 가능한 회로를 구성하였습니다. 2. Buck 컨버터 SMPS 설계 PWM 제어 회로의 출력을 이용하여 Buck 컨버터를 구동하였습니다. 입력 전압 5V, 출력 전압 2.5V의 SMPS를 설계하였습니다. Buck 컨버터의 회로 구성은 교재의 그림을 참고하였습니다. 3. Boost 컨버터 SMPS 설계 PWM 제어 회로...2025.04.25
