• 통합검색(1,902)
  • 리포트(1,668)
  • 자기소개서(219)
  • 논문(5)
  • 시험자료(5)
  • ppt테마(3)
  • 이력서(2)
EasyAI “디지털회로설계실습” 관련 자료
외 1,006건 중 선별하여 새로운 문서 초안을 작성해 드립니다
생성하기
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털회로설계실습" 검색결과 1-20 / 1,902건

  • 디지털집적회로설계 13주차 실습
    • Solutions❑ MAGIC에서 EXTRACT한 OR GATE의 Delay, Power❑ SPICE 코드 및 설명, 시뮬레이션 결과 및 파형input signal은 실습시간
    리포트 | 8페이지 | 2,000원 | 등록일 2023.11.25
  • 디지털집적회로설계 11주차 실습
    의 gate를 참조하여 기본 게이트로 설계했다. OR 게이트에는 6개, NAND 게이트에는 4개, AND 게이트에는 6개의 트랜지스터가 쓰였으며, 전체로 보면 16개의 트랜지스터가 사용됐다.
    리포트 | 8페이지 | 2,000원 | 등록일 2023.11.03
  • 디지털집적회로설계 6주차 실습
    표기하지 못했다.•Discussions회로 설계 과정에서는 다양한 노드와 입력, 출력을 정의하였다. 특히, 출력이 아닌 노드는 'w'로 선언하였고, 입력은 'InA', 'InB ... '로, 그리고 출력은 'Out'으로 설정 하였다. 이러한 설정은 회로의 구조와 기능을 명확하게 파악하기 위한 것이었다. XOR 게이트의 설계는 트랜지스터 레벨의 CMOS 회로를 참고 ... 을 호출하여 구현하는 방식과 직 접 트랜지스터 레벨로 구현하는 두 가지 방식 중 선택할 수 있었다.다음 단계는 full adder를 위한 half adder의 설계였다.
    리포트 | 5페이지 | 2,000원 | 등록일 2023.11.03
  • 디지털집적회로설계 14주차 실습
    의 브레드보드 위에 옮기는 과정이라 할 수 있다. 초점은 먼저 순차회로의 물리적 배열을 위한 D-flip flop의 설계였다. D-flip flop을 구축하는 방법은 다양하지만, 트랜지스터 ... •Discussions이번 프로젝트의 핵심은 Ripple Carry Adder에 D-flip flop을 통합해 순차회로를 실현하는 것이었다. 강의실에서 배운 이론을 현실 ... 가 가장 효율적으로 쓰이는 전송 게이트 방식을 채택했다. 이는 이전 과제에서 이미 설계한 subcell을 활용하는 결정이었다. 그 후에는 이미 구현해본 CMOS Full Adder
    리포트 | 10페이지 | 2,000원 | 등록일 2023.11.25 | 수정일 2023.12.10
  • 디지털집적회로설계 10주차 실습
    할 수 있다.•Discussions이번 시간은 지난 주의 실습에 이어 추출하고 그에 대한 파형을 확인해보는 시간이었다. 추가적 으로 area 까지 확인해야 하지만 매우 간단하여 과정 ... 에서는 제외했다. 이번 실습을 통해 NOR 레이아웃을 그리는 법과 OR 레이아웃 그리는 것을 100% 이해할 수 있게된 시간이었다.또한, 추출하고 파형을 확인하는 과정에 대해서는 이 ... 번 주 실습으로 매우 익숙해진 것 같다.input signal을 입력할 때 익숙치 않았는데, 그에 대해서도 완벽히 이해했다.area에 대해서도 고민을 해보자면, area를 줄이
    리포트 | 5페이지 | 2,000원 | 등록일 2023.11.03
  • 디지털집적회로설계 12주차 실습
    • SolutionsStatic CMOS Full Adder Schematic Layout그림1을 참고하여 Static Cmos Full Adder 를 그렸다. 12개의 PMOS, 12개의 NMOS, Inverter 2개에 대한 4개의 트랜지스터로 총 28개의 트랜지스..
    리포트 | 9페이지 | 2,000원 | 등록일 2023.11.25
  • 디지털집적회로설계 7주차 실습
    다.•Discussions이번 실습시간은 2-1 MUX와 D-FF에 대해 subckt을 통해 구현해보는 시간이었다.include를 통해 베릴로그처럼 하위모듈을 구현하여 상위모듈에서 쓸 수 있는 것처럼 만들어 코드를 재사용 가능하게 만들었고..
    리포트 | 9페이지 | 2,000원 | 등록일 2023.11.03
  • 판매자 표지 자료 표지
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (예비)설계실습 11. 카운터설계 A+
    이론부의 그림 14-2의 비동기식 4진 카운터에 1MHz의 구형파 (square wave)를 인가할 때, Q1 신호의 주파수와 Q2 신호의 주파수를 구한다. 또한, 입력 신호, Q1 신호, Q2 신호의 파형 을 함께 그린다.초기 상태가 Q1=Q2=0(low) 이었을 때..
    리포트 | 3페이지 | 1,000원 | 등록일 2024.12.23
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (결과)설계실습11. 카운터설계 A+
    11-4. 설계실습 방법11-4-1 동기 8진 카운터 설계(A) 그림 11-1과 같이 회로를 결선한다.(B) 출력 Q1, Q2, Q3에 LED를 연결한다. (330Ω저항과 LED ... 를 직렬으로 연결하고 결과레포트에 그 이유를 서술한다.)왼쪽부터 (Q1, Q2, Q3)으로 설정하여 LED를 연결하였다.(C) VCC로부터 버튼 스위치를 연결하고 chattering 방지 회로를 추가하여 첫 번째 Flip Flop의CLK 단자에 연결한다.
    리포트 | 2페이지 | 1,000원 | 등록일 2024.12.23
  • 판매자 표지 자료 표지
    아날로그 및 디지털회로 설계 실습 실습12_Stopwatch 설계_결과보고서
    1. 요약이번 실습에서는 BCD 카운터와 7-segment를 이용해 스탑워치를 제작했고 회로의 구성요소들이 올바르게 동작해 설계 목표를 달성한 것을 확인했다.2. 서론스탑워치 ... 는 일상생활에서 자주 쓰이는 전자기기이다. 스탑워치의 기능을 구현하기 위해서는 다양한 디지털 회로 구성요소에 대한 이해가 필요하다. 스탑워치 뿐만 아니라 다양한 기능을 하는 전자기기들의 기능을 구현하기 위해서 분석 능력을 기르는 것이 중요하다고 할 수 있다.
    리포트 | 3페이지 | 1,000원 | 등록일 2024.08.27
  • 판매자 표지 자료 표지
  • 판매자 표지 자료 표지
  • 아날로그 및 디지털회로설계실습 11 카운터 설계 과제
    실습 10. 카운터 설계 과제RS-Latch를 이용한 Chattering 방지 회로설계하고 원리를 설명하시오.위에 회로가 스위치가 on일 때 상황이고 아래 회로가 스위치 ... 가 off일 때 상황이다. (ORcad에 시간에 따른 스위치만 소자로 있어 저렇게 설계했습니다.)스위치가 on일 때 위의 1stage의 위의 NAND gate의 결과는 0, 아래 ... 의 NAND gate의 결과는 1이다. 2stage의 위의 NAND gate에는 입력에 무조건 0이 들어가므로 위의 회로의 출력은 high이다.스위치가 off일 때 위의 1stage의 위
    리포트 | 1페이지 | 1,000원 | 등록일 2021.09.02
  • 판매자 표지 자료 표지
  • 디지털집적회로설계 실습 3주차 보고서
    Solutions➔FULL-Static CMOS NAND GATE에 대한 Magic 레이아웃 및 각 부분에 대한 설명1.NMOS단 과 GND⦁n-diff, ndc, poly를 이용해 NMOS를 그린다.⦁n-diff : 실리콘 웨이퍼에 n-type 도펀트를 도입⦁ndc ..
    리포트 | 5페이지 | 1,500원 | 등록일 2023.09.21 | 수정일 2023.10.04
  • 디지털집적회로설계 실습 4주차 보고서
    이번 실습은 NAND, INVERTER, AND에 대해 SP파일로 코드를 작성하고, 이에 대한 결과 및 파형을 분석해보는 시간이었다. 처음 다뤄보는 툴이라 익숙하지 않았고, 코드
    리포트 | 11페이지 | 1,500원 | 등록일 2023.10.09
  • 판매자 표지 자료 표지
    아날로그및디지털회로설계실습 (예비)설계실습 9. 4-bit Adder 회로 설계 A+
    전가산기 설계(A) 전가산기에 대한 진리표를 작성한다.이론부에 따르면 전가산기는 입력 A, B 이진수의 한 자릿수를 연산하고, 하위의 자리올림수 입력인 Cin을 가산하여 출력
    리포트 | 5페이지 | 1,000원 | 등록일 2025.01.06
  • 디지털집적회로설계 실습 2주차 보고서
    • Solutions1. n-diffusion, ndc, poly를 이용해 NMOS를 그린다.Magic layout을 실행하면 DRC 를 체크하여 Design Rule이 어긋나지 않는지 파악한다.“G” Key를 눌러서 grid 표시를 한다.NMOS의 경우,초록색인 n-..
    리포트 | 5페이지 | 1,500원 | 등록일 2023.09.14 | 수정일 2023.10.01
  • 디지털 시스템 설계실습 클럭 분주회로 설계 verilog
    1. 실습목적많은 디지털 회로에서 클럭을 분주하여 사용한다. 클럭을 분주하는 방법은 다양하지만, 이번 실슴에서는 순차논리회로에 의해 상태를 정의하고 일정한 조건에 의해 상태 ... 가 전이되도록 클럭 분주회로설계함으로써 순차논리회로설계하는 절차를 배운다.2. 코드1) moore.vmodule moore(clk, rst, i, m, n, y);input c
    리포트 | 4페이지 | 2,500원 | 등록일 2021.03.24
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 17일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
10:38 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감