• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(1,167)
  • 리포트(1,138)
  • 자기소개서(27)
  • 시험자료(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"중앙대 전자회로" 검색결과 1-20 / 1,167건

  • 중앙대학교 전자회로설계실습 Oscillator 설계
    의 의 2.065배이다.위의 관계식에 이 증가할 경우 T1, T2는 의 증가에 비례하여 증가하였다.이 때 VTH, VTL 의 절댓값은 거의 변화하지 않았다.참고문헌전자회로 설계 및 실습. 중앙대학교 전자전기공학부, 2019. pp. 89-92 ... 을 파악하고, 피드백 회로의 parameter 변화에 따른 신호 파형에 대해 학습한다.2. 준비물 및 유의사항DC Power Supply(2channel) : 1대Digital ... 를 자세히 적어서 제출한다.그림 3.1 Oscillator (신호발생기) 회로도이론부의 식에 의해 와 값은 다음과 같이 구할 수 있으며, 계산한 값에 따라 위의 회로를 설계하였다.(B
    Non-Ai HUMAN
    | 리포트 | 11페이지 | 1,000원 | 등록일 2020.11.11
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서5
    예비 보고서설계실습 5. BJT와 MOSFET을 사용한 구동(switch) 회로1. 목적BJT와 MOSFET을 이용하여 TTL 레벨의 전압(5V)으로 동작하는 RTL switch ... 회로를 설계, 구현하여 relay, 또는 LED를 구동하고 그 동작을 측정, 평가한다.2. 준비물 및 유의사항Function Generator 1대Oscilloscope(2 c ... Ω 5% 1/4W : 1개가변저항 50kΩ 1/4 W : 4개가번저항 1kΩ 1/4W : 4개3. 설계실습 계획서아래 회로와 같이 BJT 2N3904를 사용하여 BL-B4531
    리포트 | 8페이지 | 2,000원 | 등록일 2024.03.10
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서2
    예비 보고서설계실습 2. Op Amp의 특성측정 방법 및 Integrator 설계1. 목적OP Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계 ... 기술한다.그림 4-1 OP-Amp의 양 입력단자를 접지시킨 Open-Loop 회로실험에서 진행하는 741 Op amp의 datasheet를 보면 open loop gain 값 ... /V), 1000 (V/V) 인 Inverting Amplifier를 설계하고 회로도를 제출한다.이상적인 Op Amp라면 inverting amp의 closed loop gain값
    리포트 | 12페이지 | 2,000원 | 등록일 2024.03.10
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서3
    예비 보고서설계실습 3. Voltage Regulator 설계1. 목적정파정류회로를 사용하여 교류전원으로부터 직류전압을 얻는 기본적인 직류전압 공급기 (DC power ... kHz 로, 이보다 큰 주파수를 사용하여 실험을 진행하여야 한다.(B) PSPICE: 위에서 구한 값을 사용하여 PSPICE로 회로를 그리고 분석하여 부하에 걸리는 파형을 제출
    리포트 | 5페이지 | 2,000원 | 등록일 2024.03.10 | 수정일 2024.03.19
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서8
    단일 Current Mirror 설계*모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.그림 1의 회로와 같이 Current Source에서 , 로는 2N7000 ... 로 설계하여 회로도를 제출한다. (=500Ω)(E) PSPICE를 이용하여 시뮬레이션하고, 시뮬레이션 값을 다음 표에 작성하라. (Bias Point로 설정하고 시뮬레이션 ... 을 구한다.3.2 Cascade Current Mirror 설계(A) 그림 2의 회로와 같이 =10mA인 Cascode 전류원을 설계하기 위해서 와 의 를 구하여라. 또한 를 만족
    리포트 | 7페이지 | 2,000원 | 등록일 2024.03.10
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서7
    ) 이전 실험의 2차 설계 결과회로( 추가)에 대하여 모든 커패시터의 용량을 10uF으로 하고 CE 증폭기에 100kHz, 20mVpp 사인파를 입력하였을 때의 출력파형을 PSPICE ... 로 Simulation하여 제출하라. 모든 node의 전압과 branch의 전류가 나타난 회로도와 이때의 출력파형을 PSPICE로 Simulation하여 제출하라. 출력전압의 최대값 ... 의 주파수가 좀 더 높은 주파수 쪽으로 밀리는 것을 확인할 수 있다.우리는 고주파 영역에서 커패시터가 short된 회로처럼 동작한다는 것을 알고 있다.(1/jwC)0.1uF으로 크기
    리포트 | 13페이지 | 2,000원 | 등록일 2024.03.10
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서4
    )= () = 229m X 0.6 = 0.138 A/V 이다.3.2 MOSFET 회로도 구성 및 시뮬레이션 (OrCAD PSPICE)(A)OrCAD를 이용하여 그림 1의 회로도를 설계
    리포트 | 5페이지 | 2,000원 | 등록일 2024.03.10
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서9
    : BL-B4531 : 1개저항(1kΩ) : 4개저항(100Ω) : 2개가변저항(10kΩ) : 1개3. 설계실습 계획서3.1 Series-Shunt 피드백 회로 설계(A) 그림 ... 1 회로를 simulation하기 위한 PSPICE schematic을 그린다. 전원 전압원은 12V로 고정하고 입력저항 및 부하저항을 1kΩ, 피드백 저항은 =2가 되도록 , 값 ... Series-Series 피드백 회로 설계(A) 그림 2 회로를 simulation하기 위한 PSPICE schematic을 그린다. 전원 전압원은 12V로 고정하고 입력저항
    리포트 | 11페이지 | 2,000원 | 등록일 2024.03.10
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서6
    Emitter 저항을 삽입한 Common Emitter Amplifier 설계*모든 계산 결과는 반올림하여 유효숫자 세 자리까지만 사용한다.위 회로와 같이 Emitter 저항을 사용 ... , = 0 이고 = 으로 다시 쓸 수 있다.부하저항에서 바라본 회로의 출력저항은 이고, = 일 때 부하저항 에 최대전력이 전달된다. 따라서 = = 5kΩ로 결정한다.(B) 을 구하라 ... 과 branch의 전류가 나타난 회로도와 이때의 출력 파형을 P-SPICE로 Simulation하여 제출하라. 출력 전압의 최댓값(, 최솟값()은 얼마인가?/ 을 %로 구하라. 선형증폭기
    리포트 | 12페이지 | 2,000원 | 등록일 2024.03.10
  • [예비보고서]중앙대학교 전자회로설계실습 Oscillator 설계
    리포트 | 6페이지 | 1,000원 | 등록일 2023.06.23
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비10. Oscillator 설계 A+
    리포트 | 7페이지 | 1,000원 | 등록일 2024.11.13
  • [예비보고서]중앙대학교 전자회로설계실습 Voltage Regulator 설계
    * 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.(A) 설계: 아래 그림 1에서 5 K의 부하()에 걸리는 직류전압의 최대치 ( )가 4.4 V이며, ripple (  )이 0.9 V이하가 되도록 교류입력전원의 크기를 결정하고 C의 크기를 설..
    리포트 | 4페이지 | 1,000원 | 등록일 2023.06.23
  • 판매자 표지 자료 표지
    [예비보고서]중앙대학교전자회로설계실습 10주차 Oscillator 설계
    (C) 설계한 Oscillator 의 동작원리를 기술한다. (이론부 참고) Oscillator 는 Positive feedback 회로이다. 회로의 동작원리를 이해하기 위하 ... 설명한대로 v-(= )는 RC 회로를 통해 C harge 와 Discharge 과정이 반복되므로 시정수가 τ=RC 로 주어지는 1 차 RC 회로 특유의 곡선 모양을 갖게 되
    리포트 | 8페이지 | 1,000원 | 등록일 2024.03.24
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비3. Voltage Regulatior 설계 A+
    를 결정하고 C의 크기를 설계한다. 이때 diode의 저항은 0.7 KΩ으로 가정한다. 이론부와 교과서(Sedra)를 참조한다. 설계에 사용된 수식, 과정을 상세히 기술한다.위 회로 ... 는 브리지 방식 정류회로에 캐패시터(준비물에 C의 크기 :   )와 저항이 연결된 회로이다. 이때 교류입력전원의 크기( )를 결정하기 위해 Vp, 과 을 활용하여 식으로 나타내면 다음과 같다.
    리포트 | 2페이지 | 1,000원 | 등록일 2024.11.13
  • [예비보고서]중앙대학교 전자회로설계실습 MOSFET 소자 특성 측정
    리포트 | 5페이지 | 1,000원 | 등록일 2023.06.23
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서1(분반1등)
    는 전압을 역시 오실로스코프로 측정하였더니 peak to peak 전압이 100mV이었다.(A) 센서의 Thevenin 등가회로를 구하는 과정을 기술하고 센서의 Thevenin 등 ... 가회로를 PSPICE로 그려서 제출한다.센서의 출력 전압을 오실로스코프로 측정하였을 때 200mV(peak to peak)가 측정되었다. V_th(=Vampl)의 크기는 100mV ... 할 수 있으며 이를 통해 계산된 R_th 값은 10kΩ이 된다. 이를 이용하여 Thevenin 등가회로를 Pspice 프로그램을 이용하여 그리면 위와 같다.(B) 센서
    리포트 | 14페이지 | 2,000원 | 등록일 2024.03.10
  • (A+) 중앙대학교 전자회로설계실습 3 Voltage Regulator 설계
    ) PSPICE: 위에서 구한 값을 사용하여 PSPICE로 회로를 그리고 분석하여 부하에 걸리는 파형을 제출한다. 0 V, Vp, Vr을 표시해야 한다. (전압원은 VSIN/SOURCE ... , diode는 D1N914/EVAL, 변압기는 XFRM_NONLINEAR/BREAKOUT 이용)회로와 설계 과정(수식 등)1. data sheet를 조사한다.Pspice model ... editor에 들어가 datasheet를 확인한다.BV(Breakdown voltage)가 100V라는 점을 인지하고 회로 설계에 들어간다.또한 VJ가 0.75V이기 때문
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,000원 | 등록일 2022.03.01 | 수정일 2022.03.07
  • 판매자 표지 자료 표지
  • 영화 <퍼스트 라이드.> 시사회 초대 이벤트
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 15일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:21 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감