• 통합검색(28)
  • 리포트(28)
EasyAI “정보통신기초실습설계” 관련 자료
외 13건 중 선별하여 새로운 문서 초안을 작성해 드립니다
생성하기
판매자 표지는 다운로드시 포함되지 않습니다.

"정보통신기초실습설계" 검색결과 1-20 / 28건

  • 정실, 정보신기설계실습2 13주차 결과보고서 인하대
    수업을 수강하는데 굉장히 큰 힘이 되었다.2019-2학기 정보신기설계실습페이지 PAGE2 / NUMPAGES2 ... : Inverter 동작(정사각형이 M4의 드레인에 연결된 프로브, 마름모가 입력신호입니다.)(고찰은 뒷면에 있습니다.)고찰이번 실험은 기초설계실습 교과과정의 마지막 실험이
    리포트 | 6페이지 | 1,500원 | 등록일 2021.08.31
  • 정실, 정보신기설계실습2 10주차 결과보고서 인하대
    의 접촉부분을 위아래로 움직이면서 생기는 노이즈였다. 중간고사와 지난실험에서도 오실로스코프 파형에 노이즈가 자꾸 생겨서 문제가 있었는데, 프로브의 접촉단을 가장 먼저 확인해 봐야 할 것이다.2019-2학기 정보신기설계실습페이지 PAGE2 / NUMPAGES2
    리포트 | 4페이지 | 1,500원 | 등록일 2021.08.31
  • 정실, 정보신기설계실습2 12주차 결과보고서 인하대
    스러웠던 오실로스코프의 눈금과 수치를 읽는 방법도 이제는 어느정도 확실하게 인지했고 회로 구성에 대한 이해도 다질 수 있었다.2019-2학기 정보신기설계실습페이지 PAGE2 / NUMPAGES2
    리포트 | 4페이지 | 1,500원 | 등록일 2021.08.31
  • 정실, 정보신기설계실습2 11주차 결과보고서 인하대
    의 입력이 없으면 5V(1)의 입력이 되기 때문이다.개인적으로 이번 실험은 D flip flop의 이해를 완전히 다질 수 있는 실험이었다.2019-2학기 정보신기설계실습페이지 PAGE2 / NUMPAGES2
    리포트 | 5페이지 | 1,500원 | 등록일 2021.08.31
  • 정실, 정보신기설계실습2 9주차 결과보고서 인하대
    look-ahead 연산기를 사용한다.2019-2학기 정보신기설계실습페이지 PAGE2 / NUMPAGES2 ... 실험 결과 보고서(9주차)실험 제목 : 가산기, 감산기 회로실험실험 목적 : Verilog를 사용해 full 가산기, 감산기를 설계하고 n-bit 가산기, 감산기를 구성해본다
    리포트 | 5페이지 | 1,500원 | 등록일 2021.08.31
  • 정실, 정보신기설계실습2 7주차 예비보고서 인하대
    ://www.doopedia.co.kr/doopedia/master/master.do?_method=view&MAS_IDX=101*************019-2학기 정보신기설계실습 ... 되었을 때는 녹색 화살표방향으로 전류가 흐르는데 이때 부하저항RL에는 양, 음인구간 모두다 한쪽방향으로만 전류가 흐르기 때문에 정류가 된다.실험 과정정류회로를 브레드 보드에 설계한다.함수
    리포트 | 4페이지 | 1,500원 | 등록일 2021.08.31
  • 정실, 정보신기설계실습2 5주차 예비보고서, 결과보고서 인하대
    1. 실험 제목 : Inverting and non-inverting OP-AMP 2. 실험 목적 : OP-AMP를 활용한 기본적인 증폭기회로를 알아본다.3. 실험 이론 : 가. Operational Amplifiers1) 구조OP-AMP는 선형, 비선형 아날로그회로에..
    리포트 | 4페이지 | 1,500원 | 등록일 2021.08.31
  • 정실, 정보신기설계실습2 2주차 예비보고서, 결과보고서 인하대
    5. 고찰 이번 실험에서 NOT 게이트의 동작특성과 VIH, VIL, VOH, VOL 값을 측정해보았다. 실험에서 구성한 회로는 가변저항을 이용해서 not게이트의 입력전원을 0V 부터 5V까지 조정해가며 VIH와 VIL을 찾았다. 이 과정에서 입력전압을 0.3V나 0...
    리포트 | 3페이지 | 1,500원 | 등록일 2021.08.31
  • 정실, 정보신기설계실습2 6주차 예비보고서, 결과보고서 인하대
    실험 제목 : OP-AMP, active low pass filter실험 목적 : OP-AMP를 활용한 low pass filter를 구성해보고 동작을 이해한다.실험 이론 : Low Pass Filter구조 그림 1 : passive low pass filter원리를 ..
    리포트 | 3페이지 | 1,500원 | 등록일 2021.08.31
  • 정실, 정보신기설계실습2 4주차 예비보고서, 결과보고서 인하대
    1. 실험 제목 : Boolean Algebra와 드모르간의 법칙, 카르노맵2. 실험 목적 : Boolean Algebra와 드모르간의 법칙을 이용해 논리회로를 설계한다.3 ... algebra의 경우 0과 1 혹은 low와 high 처럼 오로지 두가지의 state로만 대수적인 관계를 논한다.Boolean algebra는 디지털 시스템이나 논리회로설계
    리포트 | 3페이지 | 1,500원 | 등록일 2021.08.31
  • 정실, 정보신기설계실습2 3주차 예비보고서, 결과보고서 인하대
    1. 실험 제목 : Verilog HDL 코딩 및 시뮬레이션 방법2. 실험 목적실험 목적 : Verilog 코딩과 시뮬레이션 실습3. 실험 이론 : 가. Logic Gate 1
    리포트 | 3페이지 | 1,500원 | 등록일 2021.08.31
  • 정보신기설계
    을 사용하였다.이번 실험을 통하여 flip flop의 정의와 특성을 배울 수 있었고, 다양한 flip flop중 RS-FF와 D-FF의 작동원리 및 특성을 파악할 수 있었다.2020-2학기 정보신기설계실습페이지 PAGE2 / NUMPAGES2 ... Edition 10.4a팀원 역할 분담 내역 : 온라인 실습4. 실험 결과실험 절차실험 1주어진 NAND게이트로 구성한 RS-FF의 logic diagram에 따라서 Verilog
    리포트 | 6페이지 | 1,000원 | 등록일 2022.03.21
  • 드 모르간의 법칙(예비)
    를 그림 3-8의 타이밍도에 나타낸다.그림 3-7 NAND-NOT-NOR 게이트를 이용한 실험회로4. 참고문헌1) 인하대 e-class 정보신기설계/실습1 강의자료실 실험9. 드 ... 모르간의 법칙2) 디지털 논리설계 3rd Edition. 최종필 외 6명. McGraw-Hill Korea.3) Fundamental of Logic Design, by
    리포트 | 6페이지 | 1,000원 | 등록일 2010.07.14
  • 부울대수의 정리(예비)
    ) 인하대 e-class 정보신기설계/실습1 강의자료실 실험8. 부울대수의 정리2) 디지털 논리설계 3rd Edition. 최종필 외 6명. McGraw-Hill Korea ... Computer)며, 디지털 논리 회로로 구성되어 있다. 이러한 디지털 회로의 설계와 분석을 쉽게 하기 위해서 사용하는 이진변수와 논리 연산을 나타내는 대수가 부울대수(boolean ... 간단한 논리회로를 설계할 수 있기 때문이다.4) 부울대수(Boolen algebra)의 기본연산① 논리합(Union,OR)② 논리곱(Intersectionm AND)③ 논리부정
    리포트 | 11페이지 | 1,000원 | 등록일 2010.07.14 | 수정일 2015.04.04
  • AND·OR·NOT 게이트 실험(예비보고서)
    7432를 이용하고, 실험회로 구성시 그림 2-12를 참조하여라.입력 A단자, B단자, C단자에 표 4-3에 기재하여라.4. 참고문헌1) 인하대 e-class 정보신기설계/실습1 ... )가 말한다. 임의의 주어진 시간에서 기억 요소에 저장되어있는 2진 정보가 순서회로의 상태를 결정하여 준다. 순서논리회로는 외부로부터의 입력된 신호에서 2진 정보를 받아들이며 이 ... 강의자료실 실험7. AND·OR·NOT 게이트 실험2) 디지털 논리설계 3rd Edition. 최종필 외 6명. McGraw-Hill Korea. P47~573) http://www
    리포트 | 12페이지 | 1,000원 | 등록일 2010.05.16 | 수정일 2015.04.04
  • AND_OR_NOT 게이트 실험(결과)
    과 멀티미터의 내부저항 그리고 전선 자체의 내부저항이다. 실험을 통해서도 알 수 있듯이 5V의 전압을 걸어주어도 멀티미터에서는 그보다 약간 큰 수치의 전압이 흐른다는 것을 알 수 있
    리포트 | 4페이지 | 1,000원 | 등록일 2010.07.14
  • 드 모르간의 법칙(결과)
    다. 실험을 통해서도 알 수 있듯이 5V의 전압을 걸어주어도 멀티미터에서는 그보다 약간 큰 수치의 전압이 흐른다는 것을 알 수 있는데 이것은 DC Power Supply에 있는 내부 저항
    리포트 | 5페이지 | 1,000원 | 등록일 2010.07.14
  • 테브냉의 정리 & 노턴의 정리(결과보고서)
    를 구성하게 되는데, IN 의 크기는 a, b단자를 통해서 흐르는 단락회로 전류와 같다. 이것은 a, b단자가 단락회로를 구성할 때 흘러가는 전류를 구할 수 있다는 의미와 같다. RN ... 의 내부저항이다. 실험을 통해서도 알 수 있듯이 3V의 전압을 걸어주어도 멀티미터에서는 그보다 약간 큰 수치의 전압이 흐른다는 것을 알 수 있는데 이것은 DC Power Supply
    리포트 | 6페이지 | 1,000원 | 등록일 2010.05.16 | 수정일 2015.04.04
  • 오실로스코프의 사용법, 교류 회로 소자(인덕터 및 커패시터)의 특성(예비)
    을 조심스럽게 조사한다. 연결시킬 잭과 스위치 및 조절기를 위하여 스코프의 뒷면을 조사한다. 표 7.1에 스코프의 모든 정보를 기입한다. 일부 정보는 사용자 설명서에 있고, 일부 ... 의 위 회로 소자(인덕터 및 커패시터)의 특성정보통신공학과 12091637 이지선1. 실험 목적▣ 교류 회로 소자인 인덕터와 커패시터의 리액턴스 개념을 실험을 통하여 이해하고 이
    리포트 | 11페이지 | 1,000원 | 등록일 2010.07.14 | 수정일 2015.04.04
  • 중첩의 원리 예비
    정보신기설계/실습 보고서중첩의 원리- 예비보고서 -◈ 실험 제목 : 중첩의 원리◈ 실험 목적 : 중첩의 원리를 실험적으로 확인한다.◈ 실험 일자 : 2014년 3월 17일 ... 에 의해 구동될 때 그런 회로의 해석에 대해 직접적으로 중첩의 원리를 적용할 수 있다.중첩은 회로의 해석과 설계에 모두 적용된다. 다수의 독립 전압과 전류원을 갖는 복잡한 회로를 해석 ... 이 본질적으로 다를 때만 필요하다.중첩은 하나의 전원을 갖는 회로에서 이루어질 수 없는, 요구된 회로 응답을 합성하기 위한 설계에 적용된다. 만약 원하는 회로 응답이 둘 또는 그
    리포트 | 5페이지 | 2,000원 | 등록일 2014.05.04
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 20일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:10 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감