..FILE:기초실험 10주차(CMRR) 결과보고서.docx 결 과 보 고 서 과 학 년 학 번 조 성 명 전자공학과 2학년 실험 제목 CMRR 실험 목적 OP-AMP의 특성에 속하는 ... 따라서 저항을 조절하여 차동 전압 이득을 늘리고 아웃풋 전압이 작게 나오는 것을 확인함으로써 더 이상적인 OP-AMP를 찾을 수 있음을 알게되었다. ..FILE:기초실험 10주차(CMRR ... ) 예비보고서.docx 예 비 보 고 서 과 학 년 학 번 조 성 명 전자공학과 2학년 실험 제목 CMRR 실험목적 OP-AMP의 특성에 속하는 CMRR, PSRR, 슬루율, 교류특성에
기초실험 보고서 다이오드 전압/전류 특성 다이오드는 P-type의 P형 반도체와 N-type의 N형 반도체를 pn접합시켜 각 반도체 영역에 금속성 접촉과 리드선이 연결된 소자로 한쪽 ... 낮게 된다(다이오드 2개 통과함) ∙ 출력 주파수는 입력 주파수의 두 배이다. 3. ... 공핍 영역이 좁아지고 또는 넓어지면서 전류의 흐름을 제어하게 됩니다. 2)다이오드 소자는 어떤 응용회로가 있을까요 1.
..FILE:기초실험 9주차(오프셋조정) 결과보고서.docx 결 과 보 고 서 과 학 년 학 번 조 성 명 전자공학과 2학년 실험 제목 오프셋 조정실험실험 목적 오프셋을 조정하는 ... 수 있다는 것을 알게 되었다. ..FILE:기초실험 9주차(오프셋조정) 예비보고서.docx 예 비 보 고 서 과 학 년 학 번 조 성 명 전자공학과 2학년 실험 제목 OP-AMP의 ... 실험과정 및 결과 밑의 Figure 1와 같이 회로를 구성한다. Figure 1 회로도 Figure 2 회로 구성 SW를 ON, OFF했을 때 각각 Vo값을 측정한다.
연산 증폭기의 입력 단자들은 입력 임피던스가 무한대 이므로, 전류 i는 그대로 피드백 저항으로 흘러간다. 즉 이다. ... 예 비 보 고 서 학 과 학 년 학 번 조 성 명 실험 제목 OP-AMP를 이용한 Inverting Amplifier 특성 및 설계 1.OP-AMP란? ... 저항, 커패시터, 다이오드 등 연산증폭기의 외부회로에 붙은 몇 가지 소자를 바꿈으로써 여러 가지 선형 또는 비선형 동작을 안정되게 행할 수 있다. 2.이상적인 OP-AMP의 동작 일반적으로
..FILE:기초실험 3주차(선형증폭기) 결과보고서.docx 결 과 보 고 서 과 학 년 학 번 조 성 명 전자공학과 2학년 실험 제목 선형증폭기-(1) 반전 증폭기 실험 목적 OP-AMP를 ... 하지만 분명 설정도 1VPP로 했는데 오실로스코프에 나타난 파형은 2VPP의 파형이었기 때문에 실험 중 무언가 잘못된거지 예상은 맞았다고 생각한다. ..FILE:기초실험 3주차(선형증폭기 ... 한편, 증폭기의 이득이 무한대이고, 그 결과로 증폭기의 두 입력단자 사이에 가상 단락 회로가 존재하기 때문에 위 식의 전압과 플러스 단자에 인가된 전압이 같을 것이다.
..FILE:기초실험 4주차(비반전증폭기) 결과보고서.docx 결 과 보 고 서 과 학 년 학 번 조 성 명 전자공학과 2학년 실험 제목 비반전 증폭기 실험 목적 OP-AMP를 이용하여 ... 또한 B-D 사이의 전압이 키르히호프 법칙에 의해 0이 된다는 것을 이미 식을 통해 알았는데, 실제로 실험을 통해 거의 0에 가까운 것을 확인할 수 있었다. ..FILE:기초실험 4주차 ... 한편, 증폭기의 이득이 무한대이고, 그 결과로 증폭기의 두 입력단자 사이에 가상 단락 회로가 존재하기 때문에 위 식의 전압과 플러스 단자에 인가된 전압이 같을 것이다.
..FILE:기초실험 5,6주차(임피던스측정) 결과보고서.docx 결 과 보 고 서 과 학 년 학 번 조 성 명 전자공학과 2학년 실험 제목 임피던스 측정 실험 목적 보정저항이 있는 ... 하지만 입력 임피던스의 값이 출력 임피던스보다 더 크다는 결과는 얻을 수 있었다. ..FILE:기초실험 5주차(바이어스전류) 예비보고서.docx 예 비 보 고 서 과 학 년 학 번 ... 이것 또한 OP-AMP가 이상적이었다면 입력 임피던스는 무한대, 출력 임피던스는 0였겠지만 이상적이지 않은 OP-AMP였기 때문에 그런 값은 얻지 못했다.
기초실험2 예비보고서 CMRR동상신호 제거비 우리가 사용하는 증폭기는 차동 증폭기로서 두 입력단자의 차만큼의 전압을 증폭시키는 것이다. ... 이상적인 op-amp로 저 식을 해석해보면, 차동 전압이득 Ad가 무한대가되고, 동상 전압은 존재하지 않게되기 때문에 0으로되어 무한대가 나옴을 확인해 볼 수 있다. ... 따라서 우리가 사용하는 실제적인 op-amp도 실험으로 동상신호 제거비를 구했을 때 매우 높은 값을 나타낼것이라는 예측을 할 수있다.
고로 트랜지스터가 포화되기 위한 인력사각파의 전압의 진폭은 Vin-0.7ㅍ = 2Ib* Rb=1.29mA*3.3kΩ 이므로 Vin = 4.96v임을 알 수 있다. ... 전압강하가 너무 크지 않을 때 이득 관계를 사용하여 구한다 Ic=Pdc*Ib 스위치 Off상태: 베이스는 접지와 연결되고 트랜지스터는 차단상태로 되어 전구로 전류가 흐르지 않음, R2가 ... Vce의 값은 0.3v이며 트랜지스터가 포화되도록 하기 위한 입력 사각파 전압의 진폭은 포화조건 Ic=Vcc-Vce/Rc ,Ib=Ic/Pdc 를 적용하여Ic=0-0.3/270=32.2mA
기초실험2 예비보고서: 논리게이트 동작 및 특성 -디지털 회로로 구성된 집적회로를 이용해 논리적인 연산을 할 수 있다. ... 아날로그 신호와달리 이산적인 분포를 가진 ( 즉 0,1의 거짓과 참) 신호를 디지털 신호라고하는데, 주로 0.1을 사용하는 2진수 형태의 연산을 이용하게 된다.
기초실험2 결과보고서 -CMRR측정 이번 실험에서는 회로를 구성하고 직접 동상신호에서의 Acm값을 구한 후, 이상적인 경우의 차동전압이득을 구해, 그것의 비를 통해 CMRR을 측정하는 ... 하지만 실제 사용되는 op-amp는 위의 실험결과처럼 완벽하게 동상신호를 제거하지 못했고, 그로 인해 그 차이만큼을 op-amp에서 증폭시켜버려 Vo단자에 그 신호가 검출되었기 때문에 ... 위의 사진에 나온것처럼 Vi=2.25V , Vo=185mV가 되어 Acm= (185*10^-3)/2.2=0.082 가 나온다.
그러나 고주파 특성은 밀러 효과로 인해 양호하지 않다. ... 전압 분배저항을 통하여 R2/R1= Vb/Vcc-Vb -> R1=11.5R2 =1.6v/20v-1.6v=1/11.5 R1=115kΩ, R2=10kΩ이 된다 고로 대기 기본전압은 Vb ... 2π*100*5kΩ=0.32μF이 나온다 바이패스 커패시터는 앞의 식 Rin 대신 rtr+R3가 들어가면 1/2π*100*100Ω=16μF이 나온다
기초실험2 결과보고서 슬루레이트 측정 -슬루 레이트란 op-amp에서 입력대비 출력전압이 단위 시간동안 어느 정도의 속도를 가지고 변하는지 수치적으로 나타낸 것으로 으로 정의되며 정의상 ... 또한 예비보고서에 작성했던 대로 , t가 0일 때 갖게되는 최대 기울기값이 항상 구해진 슬루레이트보다 작아야하기때문에 그로 인해 생기는 최대 주파수를 측정해 볼 수 있다. ... 예비보고서의 내용에 있던, 최대 주파수는 주파수를 1KHz로 고정 해놓고 실험했기 때문에 실험에서 얻을 수 있는 정보가 없고, 측정된 슬루레이트의 값을 가지고 실험결과를 해석해야한다
기초실험2 결과보고서 능동회로필터 -이번 실험에서는 op-amp를 이용한 능동회로 필터를 구성해 각각 LPF HPF를 구현해보았고, 3db주파수와 게인주파수를 실험적으로 측정하였다. ... 출력단이 1번포트인데, 아래 사진에서 약 700mV가 나오는 시점이 1/root2인 시점으로 실험적으로 측정한 차단주파수이다. 1.15KHz가 나왔음을 확인할 수 있다. ... 이때 차단주파수 즉 3db주파수는 1/(2*pi*R1*C1) 로 구성되며, 여기서 C1 C2는 각각 1uF, 0.0025uF으로 만들었고 저항은 4.7kohm이다.
실험 제목 Common-Emitter Amplifier 실습 2. 실험 과정 + 실험 결과(예상, 실제) ■ Lab 1. ... 결론 및 고찰 : 이번 실험을 통해 Common-Emitter의 DC Transfer 특성, 증폭 특성, Degeneration에 대해 알 수 있었다. ... 4) 2), 3)에서의 Voltage gain 추출 eq \o\ac(○,1) Lab 2-2)에서 Voltage gain = eq \o\ac(○,2) Lab 2-3)에서 Voltage
기초실험2 입력 바이어스전류 예비보고서 Op-amp의 입력단에 출입하는 직류 전류를 바이어스 전류라고 한다. ... 따라서 위의 그림에서 바이어스 전류는 (Ib1+Ib2)/2 가 된다. 두 전류의 차는 오프셋 전류로 따로 정의한다. ... 이상적인 모델에서 Ri=무한대 이므로 위의 식에 무한대를 넣어보면 , Aol’=Aol로 일반 전압이득식과 완전히 같아짐을 확인 할 수 있다.