• 통합검색(682)
  • 리포트(669)
  • 자기소개서(6)
  • 시험자료(3)
  • 방송통신대(3)
  • 논문(1)
EasyAI “논리회로 결과레포트” 관련 자료
외 457건 중 선별하여 새로운 문서 초안을 작성해 드립니다
생성하기
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로 결과레포트" 검색결과 1-20 / 682건

  • 순차논리회로설계 결과레포트
    전자공학실험3 Chap4 순차논리회로 설계[Section 01]간단한 상태도의 구현[학습목표]· 순차논리 회로를 설계하기 위해 FSM도(상태도)를 작성하고, Verilog ... , VHDL로 설계하는 과정을 공부한다.· 설계된 순차논리 회로를 시뮬레이션으로 설계를 검증하고 실습키트에 동작을 확인한다.[이론내용]▣ 순차논리회로와 상태도▷ 상태도 (FSM ... : Finite State Machine)- 조합논리회로만으로 디지털 논리회로를 설계하는 것이 쉽지 않다.여기서 조합논리회로란, 임의의 시간에서의 출력이 전의 입력에는 관계없이현재의 입력
    리포트 | 10페이지 | 3,000원 | 등록일 2021.06.10 | 수정일 2022.04.18
  • 판매자 표지 자료 표지
    디지털 논리회로의 전압특성과 지연시간 결과레포트
    실험 22 : 디지털 논리회로의 전압적 특성과 지연시간1. 실험 결과표 22-1 게이트 동작전압TTLV _{IH} : 2.6V _{OH} : 5V _{Noise`High} : 2 ... ns26.8ns31.4ns입력과 세 번째 CH219.6ns16.4ns27.6ns31.8ns2. 고찰이번 실험의 목적은 2진수를 전압으로 처리하는 디지털 논리회로의 동작전압, 지연 ... 집적화가 쉽다는 특성을 가지고 있다. CMOS는 TTL에 비하여 전력소모가 적고 전원 전압을 낮게하면 소비 전력이 적지만 전달 지연 시간이 커진다. 이번 실험을 통해 디지털 논리회로의 동작전압, 지연시간 등을 측정하여 디지털 논리회로의 특성을 알게 되었다.
    리포트 | 2페이지 | 1,000원 | 등록일 2022.04.28
  • 논리회로설계실험_비교기,MUX,ALU 결과레포트
    논리회로설계 실험 결과보고서 #3실험 3. 비교기_MUX_ALU1. 실험 목표비교기, MUX, ALU를 설계해 본 후, 8가지 기능을 가진 ALU를 설계해본다. 시뮬레이션을 통해 ... 올바르게 코딩을 했는지 확인한다. 또한 procedure와 function문의 문법과 사용에 대해 알고 그 공통점과 차이점에 대해 이해한다.2. 실험 결과- 실습 1 1bit ... =00101 xor 01100=0100170~80ns (s=111, NOT) : y=a -> y=not 00101=11010시뮬레이션 결과 연산이 잘 되었으므로 소스 코드가 제대로 작성
    리포트 | 17페이지 | 2,500원 | 등록일 2021.10.09
  • 논리회로실험(VHDL 및 FPGA실습) 이론 및 실험결과 레포트
    [1] Adder & Subtracter 설계학번 / 이름:1. PurposeXilinx프로그램과 VHDL code를 이용해 기초적인 조합논리회로와 4 bit full adder ... 은 -부호를 나타낸다.2) Full adder전가산기(Full adder)는 기본적으로 1비트의 2진수 3개를 더하는 논리회로이며 3개의입력과 2개의 출력으로 구성되어 있다. 입력 ... & Results① Test 1 - 기초 조합논리회로1) VHDL sourcelibrary IEEE;use IEEE.STD_LOGIC_1164.ALL;entity test1 is
    리포트 | 53페이지 | 8,000원 | 등록일 2022.01.25 | 수정일 2022.02.08
  • 기초전자회로실험1 4주차 결과레포트 논리회로의 기초 및 응용
    1. 논리회로의 기초 및 응용 실험 목표 - AND, OR, NOT, NAND 및 NOR 논리게이트 동작을 이해할 수 있다 . - 범용 게이트를 이용하여 기본 논리게이트를 구성 ... 할 수 있다 . - IC 칩 데이터시트를 보고 논리게이트 입출력 핀 배치를 이해할 수 있다 . - IC 칩 최대허용전압에 대한 개념을 이해할 수 있다 . 논리게이트 : 디지털 회로 ... 과 출력 값 확인 1. 논리식의 Boolean 대수 기본 법칙을 이해할 수 있다 . 2. 논리식의 간략화를 수행할 수 있다 . Boolean 대수 : 구성된 논리회로를 간략화한 형태
    리포트 | 7페이지 | 1,500원 | 등록일 2020.10.07 | 수정일 2022.03.28
  • 논리회로설계실험_반가산기/전가산기 결과레포트
    논리회로설계 실험 결과보고서 #2실험 2. 조합회로 설계1. 실험 목표반가산기와 전가산기에 대해서 이해하고, 반가산기와 전가산기를 세 가지 모델링 방법으로 설계한다. 또한 ... , Schematic Design으로 반가산기과 전가산기의 논리회로를 그려보고 시뮬레이션을 통해 논리회로가 제대로 그려졌는지 확인해본다. 이를 모듈화하여 4bit와 8bit 병렬 가산기 ... 까지 그려본다.2. 실험 결과- 실험 1. 반가산기1) 진리표반가산기는 한 자리 2진수 2개를 입력하여 합(Sum)과 자리올림(Carry)을 계산한 덧셈 회로이므로 다음의 식
    리포트 | 12페이지 | 2,500원 | 등록일 2021.10.09
  • 기초전자회로실험 - Sequential logic design using Verilog(순서논리) 결과레포트
    3. 고찰 : SR 래치의 기본동작 방식은 S(Set)과 R(Reset) 그리고 상태유지이다. 시뮬레이션에서 볼 수 있듯이 S, R 모두 0 일 때는 그전 Q 상태를 유지하고 S=1 , R=0 일 때는 SET상태로 Q에 1을 입력하며 S=0, R=1 일 때는 RESET..
    리포트 | 3페이지 | 1,500원 | 등록일 2021.02.27
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 6주차 결과레포트 (A+자료) - Flip-flop, Registers
    디지털논리회로실험 6주차 실험 보고서목적- Flip-flop의 종류를 파악하고 각각의 동작원리를 이해한다.*SR-, D-, JK- flip-flop*setup time과 hold ... 다 low인 상태가 되었다.STEP 19:step18의 결과를 바탕으로 timing diagram을 기록해보았다.STEP 20:step19와 step20을 통해 알아본 이 회로 ... circuit은 현재의 입력 뿐만 아니라, 이전의 입-출력에 의해 만들어진 현재의 state에 의해서도 출력이 결정되는 회로이다. Sequential 회로는 Latch와 Flip
    리포트 | 20페이지 | 2,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 7주차 결과레포트 (A+자료) - Counter, State Machine, State Diagram
    디지털논리회로실험 7주차 실험 보고서목적- Counter의 구조와 동작 원리를 이해한다. (비동기/동기 counters)- State machine을 분석하고 설계할 수 있 ... 하는 순차 논리회로이다. 일반적으로 000->001->…->111->000과 같이 n-bit 숫자가 증가/감소하는 기능을 수행한다. counter는 여러 개의 flip-flop ... machine은 n개의 flip-flop을 이용해 2n개의 state를 갖게 되며, 이러한 state와 입력에 따라 다음 state, output을 결정하는 순차 논리회로
    리포트 | 28페이지 | 2,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 3주차 결과레포트 (A+자료) - Decoder, 7-Segment Display
    디지털논리회로실험 3주차 실험 보고서목적- 일반적인 binary decoder와 encoder의 동작 원리를 이해한다.- 7-segment decoder의 동작원리를 이해한다. ... ode 체계를 다른 code 체계로 변환하는 논리 회로이다. 보통 입력단자의 개수가 출력단자의 개수보다 적다. 또한 디코더는 enable 신호가 존재해, enable이 active ... LED가 켜지는 원리이다.3.3 Encoderencoder는 출력이 입력보다 적은 bit수를 지니는 code 변환 논리회로이다. 보통 2n개의 입력단자와 n개의 출력단자가 존재
    리포트 | 34페이지 | 2,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 9주차 결과레포트 (A+자료) - ROM, RAM, Dot matrix, key matrix
    디지털논리회로실험 9주차 실험 보고서목적- 메모리 소자들(ROM, RAM)의 동작 원리와 활용 방법을 이해한다.- Address decoding의 개념과 구현 방법을 이해한다. ... LED들이 계속 켜진 것처럼 보이게 되는 것이다.실험결과STEP 1:그림1-1 4x4KeyScan의 block diagram그림1-1을 이용하여, key matrix의 16개 ... 의 스위치에 해당하는 숫자를 7-segment display에 표시하는 회로를 구현하고자 한다.Cmod S6가 제공하는 기본 CLK의 주파수는 8MHz로 알려져 있다. 하지만 이
    리포트 | 35페이지 | 3,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 4주차 결과레포트 (A+자료) - Multiplexer, Tri-State, Exclusive-OR gate
    디지털논리회로실험 4주차 실험 보고서목적-Multiplexer의 동작원리와 활용방법을 이해한다.-Three-state 소자의 동작원리와 활용방법을 이해한다.-Exclusive ... 다면 그111010111101표20-1 논리회로에 대한 진리표STEP 21:표20-1을 보면, 입력 DIO0~DIO3 중에서 1의 개수에 따라 출력이 나오는 것을 알 수 있다. 입력 ... switch이다. 이 때 n개의 입력이 존재한다면 selector 신호는 [log2n]개가 필요하다. selector의 논리적 조합에 따라 n개의 입력 중 출력과 연결할 입력신호
    리포트 | 35페이지 | 2,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 5주차 결과레포트 (A+자료) - Half-Adder, Full-Adder, 2's complement
    2.1 비교회로 (Comparators)두 이진수의 비교를 수행하고, 같은지 다른지 혹은 어떤 수가 더 크거나 작은지를 판단하는 것이 comparator(혹은 magnitude ... 들은 비교하는 두 수와, 직렬 연결을 위한 신호(LT, GT, EQ의 3가지)들을 입-출력하게 된다. 이전 4bit의 비교결과가 다음 bit에도 전달되어서 비교를 하는 것이다. 74x85 ... 의 경우 회로 연결을 위한 신호들 사이의 관계는AGTBOUT = (A>B) + (A=B)*AGTBINAEQBOUT = (A=B)*AEQBINALTBOUT = (A
    리포트 | 29페이지 | 2,000원 | 등록일 2022.09.18
  • 판매자 표지 자료 표지
    서강대학교 21년도 디지털논리회로실험 8주차 결과레포트 (A+자료) - Shift Register, Multiplier, 4-digit 7-segment display
    디지털논리회로실험 8주차 실험 보고서목적-Shift registers의 구조와 동작원리를 이해한다.-Multiplier 설계를 통해 shift register의 활용방법을 익힌다 ... .-4-digit 4-segment display의 구동원리를 이해하고 활용을 위한 회로를 설계한다.이론2-1. Shift registersshift register는 flip ... multiplicand가 더해질지 안 더해질지가 결정된다. 그리고 곱셈의 결과는 5bit에서 8bit까지 4번의 동작으로 결정된다.위의 그림 (a)에서 빨간색 박스를 HP라고 하
    리포트 | 33페이지 | 2,000원 | 등록일 2022.09.18
  • 실험20_기초 논리 회로_결과레포트
    실험20. 기초 논리 회로실험일 : 2000 년 00 월 0 일제출일 : 2000 년 00 월 00 일학 과학 년분 반조학 번성 명전자전기공학부2▣ 결과보고서1. 실험이론 ... 의 진리표입력OR 출력ABY000011101111그림 20.2 2입력 OR 회로의 기호⑶ 논리 전압 레벨AND와 OR 게이트는 IC칩으로 구현할 수 있다. 74LS08은 4개의 AND ... 전위를 측정한다.3. 실험결과실험1. IC칩을 이용한 OR 게이트 실험 회로* TYP(typical values are at Vcc=5V, TA=25℃)에서 output
    리포트 | 3페이지 | 1,000원 | 등록일 2020.04.15
  • 판매자 표지 자료 표지
    디지털 공학 실험 논리 회로의 간소화 결과레포트
    결과 레포트디지털 공학 실험논리 회로의 간소화무효 BCD-코드 감지기 진리표에 대한 Karnaugh 맵● 실험 결과입력출력D C B AX0 0 0 000 0 0 100 0 1 ... 실험에서는 논리 회로의 간소화 실험을 했다. 113페이지의 실험은 디지털 공학 시간에 배운 BCD 코드에 관련된 내용이여서 이해가 쉬웠다. 1010 이상의 수는 무효하기 때문에 출력 ... )무효 BCD-코드 감지기에 대한 진리표실험순서 5 : 무표 BCD-코드 감지기 회로실험순서 6에서 구성한 무표 BCD-코드 감지기에 대한 진리표입력출력D C B AX0 0 0
    리포트 | 4페이지 | 1,500원 | 등록일 2020.05.04
  • 20장 기초 논리 회로 결과레포트
    실험결과보고서실험 20. 기초 논리 회로1.실험이론논리 회로란 참 또는 거짓, 0 또는 1 등으로 표현이 되어지는 논리 함수를 회로로 만든 것으로, 순방향 바이어스에 대해서 ... .158554.44. 고찰이 실험을 통해 AND 논리회로와 OR 논리회로에 대해 알 수 있었고, 실제 실험 결과 이상적으로 0V, 5V가 출력되지는 않았으나 그에 가까운 값으로 원래 진리표에 맞는 출력 값이 나옴을 볼 수 있었다. ... 만 전류가 흐르는 다이오드의 성질을 이용하여 회로를 구성 할 수 있다. 기본적인 구성으론 AND 회로 OR 회로 NAND 회로, NOR 회로 등이 있으며 이 장에서는 AND 회로와 OR
    리포트 | 2페이지 | 1,000원 | 등록일 2017.10.10
  • 논리회로 결과레포트
    논리회로1. 아래 그림과 같이 트랜지스터와 저항을 사용해서 회로를 구성한다. Vcc에는 5V를 가한다. X 입력에 5V를 가했을 때 F 출력 전압을 확인하라. X 입력에 0V ... 를 가했을 때 F 출력 전압을 확인하라. 왜 이렇게 되는지 설명해보라. 이런 동작을 하는 회로를 INVERT(NOT)게이트라고 부른다.Vcc에 5V를 가해주을 때, F에 0V가 측정 ... 되었다.Vcc0V를 가해주었을 때, F에 5V가 측정되었다.2. 이번에는 두 개의 트랜지스터를 사용해서 다음 회로를 만든다. 저항은 모두 10k를 써도 무방하다. 아래 표와 같이 A
    리포트 | 7페이지 | 2,000원 | 등록일 2014.04.08 | 수정일 2014.04.29
  • 판매자 표지 자료 표지
    [결과레포트] 기본 논리게이트(AND, OR, NOT 게이트) 회로실험
    Experimental Result Report 교과목디지털회로설계담당교수소속경상대학교 공과대학 제어계측공학과학번성명조조조원실험일시2019년 월 일제출일2019년 월 일실험제목1 ... 의 리스트NOT gate 7404 1개NOT gate(buffer 용) 7406 1개AND gate 7408 1개OR gate 7432 1개4 실제실험검증(결과)-회로구성도(1)AND ... 출: 0v-실험결과(1)그림과 같은 AND 게이트 회로를 구성하고, 2-입력상태에 따라 출력 전압을 오실로스코프로 측정하시오.입력출력ABY0[V]0[V]00[V]5[V]05[V]0
    리포트 | 5페이지 | 1,500원 | 등록일 2019.12.10
  • 논리회로실험) ALU 결과레포트
    결 과 보 고 서12 주차실험 11 : ALU1. 실험 과정- 본 실험의 목적은 ALU 회로논리와 특성을 이해하고, 그 이론을 바탕으로 실험을 통해 ALU 회로를 익히는 데 ... 있다. 실험은 Quartus II를 이용하여 회로를 구현하고, FPGA 에 연결하여 회로 결과를 확인하고 Modelsim을 이용하여 파형을 확인한다.* 본 실험에서는 ALU 회로 ... 연산 작용은 a[5..0] 와 b[5..0] 의 변화가 있어도, 같은 sel의 값을 가지면 같은 연산을 한다는 것을 알 수 있다.- 다음 ALU 회로결과를 표로 나타내면 다음
    리포트 | 11페이지 | 2,000원 | 등록일 2014.01.06
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 19일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
5:46 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감