• 통합검색(2,329)
  • 리포트(1,989)
  • 자기소개서(228)
  • 시험자료(61)
  • 방송통신대(38)
  • 논문(10)
  • 서식(1)
  • 이력서(1)
  • ppt테마(1)

바로가기

방송통신대 - 2025 방송통신대 리포트 및 과제물 업데이트, 중간고사/기말고사자료
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리회로설계" 검색결과 1,661-1,680 / 2,329건

  • [디지털회로실험]가산기
    예비보고서실 험 주 제 :실험2.가산기과 목 :디지털회로실험학 번 :분 반 :이 름 :1.실험 제목: 가산기2.관련 이론가산기란?이진수의 덧셈을 하는 논리 회로이며 디지털 회로 ... , 조합 회로의 하나이다. 전자계산기가 발명된 당시에는 진공관에 의해서 구성되었고 현재는 집적 회로설계되어서 다양한 기능을 가지는 것이다.입력신호 전압의 덧셈을 출력하는 디지털 ... 한다. AND, OR, NOT의 세가지 종류의 논리회로만으로 구성할 수 있다.ABCS0*************10전가산기 (full adder)?전가산기는 이진수의 한자리수을 연산
    리포트 | 4페이지 | 1,000원 | 등록일 2008.09.20
  • 디지털 실험회로의 학습지도안
    이론과 이를 이용한 디지털 회로설계 등의 기술을 익힐 수 있도록 구성된 이론?실습 통합 과목이다. 본 교재는 불 대수 등 디지털 논리 기초 이론을 바탕으로 조합 논리 회로 ... 와 순서 논리 회로 등의 동작 원리를 습득하여 디지털 응용 회로설계, 제작 관련 실무에 활용할 수 있도록 구성되어 있다.이것은 1938년 미국의 샤논에 의해 전기적인 스위치 회로 ... 를 실현하고, 국가 산업 발전에 기여할 수 있는 유능한 기능?기술인의 양성이 목적이다. 이에 따라 전자통신 분야에서의 `디지털 논리회로`는 필수 전공과목으로 디지털 논리에 관한 기본
    리포트 | 12페이지 | 1,000원 | 등록일 2008.12.17
  • 실험3. 가산기와 감산기 결과보고서
    >< (1,1)을 입력했을 때의 모습 >2개의 2진수 A와 B를 가산하여 그 합의 출력 S와 윗자리로의 자리올림수C의 출력을 얻는 논리회로(반가산기)를 구성한 것이다.(0,0)를 입력 ... 는 경우 그 결과는가 된다.위에서 설계회로는 A, B, C, D의 입력으로 2비트 수를 계산하는 2비트 병렬 2진 가산기이다. 위의 4개의 입력에 따라 3개의 출력()으로 나오 ... 의 기본 구조 및 동작원리를 이해하는 것이다.실험1에서는 미리 예비에서 구상했던 논리회로를 통해 반가산기를 구성 하고 그 결과를 눈으로 확인해 보았다. 구성한 회로에서 각각 입력을 바꿨
    리포트 | 9페이지 | 3,000원 | 등록일 2011.01.11
  • VHDL을 이용한 Simple up down counter설계
    library IEEE;use IEEE.STD_LOGIC_1164.ALL;use IEEE.STD_LOGIC_ARITH.ALL;use IEEE.STD_LOGIC_UNSIGNED.ALL;entity up_down_counter isport(cout : out std_log..
    리포트 | 4페이지 | 1,000원 | 등록일 2010.06.18
  • [고려대] 전기회로 실험 예비보고서 총정리
    한다.4. 참고문헌- 기초전기회로실험- Electric Circuits 7/E- 디지털 오실로스코프의 이해와 활용- 디지털 논리회로 설계와 실험- 위키 백과사전 - http://ko ... 된 저항을 사용하여 15V가 인가시 20mA에 가장 가까운 전류가 흐르도록, 저항기 2개를사용한 병렬연결 회로설계한다.(5) 실제로 회로를 구성하여 설계한 값을 만족시키는 결과 ... 가 나왔는지 비교해 본다.(6) 1k, 2.2kΩ의 저항기를 병렬 연결하여 20mA의 전류를 공급하기 위해 필요한 전압을 계산한다.(7) 실제로 회로를 구성하여 설계한 값을 만족
    리포트 | 79페이지 | 1,500원 | 등록일 2009.10.14
  • 컴퓨터의 발달 배경
    방식 등은 대형컴퓨터와 크게 다른 점이 없지만, 논리회로의 분산형식·처리속도·크기·가격 등에서 많이 다르다. 마이크로컴퓨터는 사용 목적과 규모에 따라 단일기판 컴퓨터, 제어용 컴퓨터 ... 했다. 1BM사는 보조 기억 장치로 자기 테이프를 사용하는 유니박Ⅰ (UNIVAC Ⅰ)을 개발하여 미국의 인구 통계국에 설치하였다.컴퓨터의 발전은 계속 되었으나 커다란 벽은 논리 소자 ... 1965년 IBM 360 시리즈의 발표로서 새로운 컴퓨터 시대가 전개되었다. 즉 트랜지스터, 다이오드, 저항기들로 조합, 구현된 지금까지의 회로를 1965년에 와서 전체 회로 소자
    리포트 | 4페이지 | 1,000원 | 등록일 2009.11.15
  • lab view를 이용한 DC모터 제어
    을 입력하면 2²와 2¹와 20 등 3군데에 출력이 나온다. 다이오드메트릭스 게이트나 논리회로의 조합으로 구성되며 대표적인 기능을 갖는 것은 집적회로화 되어있다. PCM통신 ... 한 플랫폼에서 완벽한 솔루션을 매끄럽게 개발할 수 있다.?수집 : Lab View는어떠한계측하드웨어와의연결도간단하게 할 수 있도록 설계된 개방형환경이다.대화형 Assistant ... 고, 측정을 분석하며 신호를 처리하는데 적합하도록 설계된 450개 이상의 내장형 함수를 제공한다.9 -?디스플레이 : Lab View는 데이터 시각화, 사용자 인터페이스 설계, 웹
    리포트 | 8페이지 | 1,000원 | 등록일 2010.05.09
  • VHDL 설계과제 LINE TRACER
    트레이서 설계 프로젝트를 통하여 VHDL이라는 언어를 이해하고 사용에 익숙해지고 더불어 디지털 논리 회로 설계에 대해 알아볼 수 있었다.라인트레이서는 전공과목(전자공학설계입문 ... 가면 라인트레이서가 이동하도록 설계하였다. 즉, sequential한 논리의 구조를 가졌다.▶ 동작 : 정지 신호 인식정지센서(sensor1)의 두 개의 정지 센서(위 그림에서 파란 ... 기 말 프 로 젝 트 보 고 서- VHDL 설계과제 : LINE TRACER -1. 프로젝트 개요1.1 목 표▶ 적외선 센서를 사용하는 라인트레이서를 VHDL을 사용하여 구현
    리포트 | 6페이지 | 5,000원 | 등록일 2012.03.11
  • 전자계산기 기사 필기 요약
    Pagen 논리 회로 설계n 논리 회로(logic circuits)디지털 컴퓨터에서 논리 회로는 2진 정보에 의해서 동작되는 회로이다. 이는 두 개 이상의 입력단자와 하나의 출력 ... 단자를 갖는 게이트(gate)와, 여러 게이트들로 이루어진 플립플롭(flip-flop)으로 구성된다. 디지털 논리 회로는 이들의 작동원리에 따라 조합 논리 회로(c ... ombinational logic circuits)와 순서 논리 회로(sequential logic circuits)로 구분된다.n 논리 게이트2진 정보의 처리는 게이트(gate)라고 하는 논리
    시험자료 | 54페이지 | 3,500원 | 등록일 2009.12.03
  • vhdl의 개요 보고서
    회로 형태를 출력하는 기능을 덧붙이게 되었다. 오늘날에는 디지털 회로설계, 검증, 구현등의 모든 용도로 사용하고 있다.VHDL은 Ada 프로그래밍 언어의 부분집합에 디지털 회로 ... 등이 가능하다.폭 넓은 기술 범위 : 시스템 레벨에서부터 논리회로 레벨까지 하나의 언어로서 모두 기술이 가능하다.-복수 설계 그룹에 의한 공동 개발 가능 : 공동 라이브러리의 구축 ... , CAD 툴이 합성한 논리회로는 사람이 직접 설계한 게이트 레벨의 회로보다 그 규모면에서 큰 경우가 종종 발생한다. 이 역시 최적화 도구의 지속적인 발전과 지원이 필요한 부분이다3
    리포트 | 3페이지 | 1,000원 | 등록일 2008.06.22
  • MUX & DEMUX
    DEMUX를 설계하고, 설계회로도의 논리도를 완성하시오.1)8 x 1 MUX진리표ABCOUTPUT000D0001D4010D2011D6100D1101D5110D3111D72) 2x6 ... 에 대해서 설계하여 논리도로 작성해보았다.입력선택출력EABD0D1D2D30XX0*************010011000101110001(b)진리표6. 필요한 결과표 11-1Y ... 로 변환하여 많이 사용된다. 컴퓨터 내부에서 디지털로 코드화된 데이터를 해독하여 그에 대응되는 아날로그 신호를 각 시스템 내에서 사용하는 디지털 코드로 변환시켜 주는 인코더의 반대
    리포트 | 5페이지 | 1,000원 | 등록일 2009.04.30
  • 전기회로
    JK FLIP-FLOP 카운터와리플 카운터의 설계본 실험에서는 JK FLIP-FLOP 카운터 중에 4를 빼고 하였던 순차논리 회로를 4를 합하여 0분터 9까지 되게 실험을 하 ... 였으며, 같은 원리로 BCD리플 카운터를 만들어서 실험해 보았고 이에 대해 실험계획을 세우고 설계해서 직접 작동하는지 여부를 확인해 보았다. 또한 이와 관련되어 다른 논리 회로를 이용 ... 원리로 카운터가 만들어지기 때문이다.우선 디지털회로 자체가 2진법(0과1)을 사용하므로 2진 카운터는 가장 기본이 된다. 0에서 1이 되고, 1에서 0으로 바뀌는 순간에 윗자리
    리포트 | 8페이지 | 1,000원 | 등록일 2009.11.01
  • 디지털 시스템 및 실험Experiment 5
    과 목 : 디지털 시스템 및 실험Experiment 5 Report목적? 조합 논리회로의 반가산기와 전가산기의 동작원리 및 특성을 확인한다.? 반가산기의 동작을 확인한다.? 반 ... 00.24V04.11V14.11V14.11V14.11V14.11V14.11V1표 2 전가산기 진리표Discussion이번실험은 전가산기와 반가산기 회로설계하여 보고 입력변수 ... 되지 않았다. (예비 레포트에도 이해를 잘못하여 예측결과를 틀리게 적은 것 같음.) 우선 반가산기는 2진수 A와 B를 더하여 합 S와 자리올림(캐리)C를 출력하는 조합논리회로이다. 여기
    리포트 | 2페이지 | 1,000원 | 등록일 2009.06.29
  • 디지털공학실험 15장 D 래치 및 D 플립-플롭(예비)
    회로는 출력이 순전히 입력에 의해서만 결정되는 회로이다. 순차논리회로는 이전의 상태들에 관한 정보를 가지고 있다. 즉 차이는 순차회로는 메모리를 포함하고 있고 조합회로는 그렇지 않 ... 게이트와 인버터를 이용한 게이티드 D 래치 구성 및 시험● D 플롭-플롭의 테스트 및 래치와 플립-플롭의 몇 가지 응용회로 조합■ 사용 부품7486 quad XOR 게이트7400 ... quad NAND 게이트7404 hex 인버터7474 dual D 플립-플롭적색 LED녹색 LED저항 : 330Ω 2개, 1.0KΩ 2개■ 관련이론이제까지 본 바와 같이 조합 논리
    리포트 | 11페이지 | 2,500원 | 등록일 2010.04.06
  • 전자회로실험
    다. 디지털 논리, 설계시간에 배웠던 연산자들의 내부구조를 알 수 있었다. 그리고 CMOS라던지 TTL과 같이 반응하는 전압이 다른 경우에는 물성적인 성질이 다른 다이오드를 사용 ... 저항 값 변화.Threshold Volt를 통해서 해당 다이오드의 특징이 결정.정류작용,정전압 유지(Threshold Volt관계)결과보고서 전자회로설계및실험1 실험일: 2010 2 일 ... 고 Bridge 회로를 만들어봄으로써 회로에서는 어떤 역할을 하는지 알아 볼 수 있었다.실험내용●다이오드 검사 단자【Si 다이오드 1N4148】DMM으로 다이오드를 측정한 모습.저항과 같
    리포트 | 15페이지 | 1,000원 | 등록일 2010.09.18
  • IC7408,7432를 이용한 AND,OR 게이트 논리회로 실험의 보고서
    < 디지탈 공학 논리 회로 실험 보고서 >1. 실험일자실험 1,2 - 2007년 09월 28일 금요일실험 3 - 2007년 10월 05일 금요일2. 실험제목AND게이트와 OR ... 회로도5-3. [실험 3]의 논리회로도 (직접 논리회로 설계 후 실험)5-4. 실험 순서① 브레드보드에 IC 7408과 IC 7432를 실장(實裝)하고 각 소자에 DC Power ... 여 잘 이해할 수 있게 되었으며, 집적회로(IC) 7408과 7432의 각각의 내부 구조를 잘 알 수 있었다. 또한, [실험 3]의 논리회로를 직접 설계해보고 진리표를 작성하여 보
    리포트 | 7페이지 | 1,500원 | 등록일 2008.10.29
  • TTL NAND NOR 게이트의 정의와 동작
    , OUT2가 모두 H 레벨로 되는 순간이 있기 때문이 다. 이것은 통칭 비어드라 불린다. 디지털 회로에서는 비어드 가 도처에서 발생한다. 디지털 회로 설계에서는 이러한 비어 드 ... 가장 많이 사용되는 디지털 집적회로이며, TTL 게이트의 여덟가지 종류의 이름과 특성 및 전파 지연 시간과 전력 소모 등이 아래 표에 표시되어 있다. TTL의 종류는 회로에 사용 ... 이어스로 동작하게 된다. 따라서 Q4가 포화 상태가 되므로 출력은 논리 0이 된다.위의 그림의 게이트 회로에서 저항값은 R1은 4kΩ, R2는 1.6kΩ, R3는 2kΩ, R4
    리포트 | 8페이지 | 2,000원 | 등록일 2009.07.11
  • 발진회뢰/풀업,풀다운 저항
    입력된 것으로 인식한다.핀을 항상 그라운드에 묶어 둔다는 의미에서 '풀 다운 저항'이라고 한다.(2) 현재는 입력신호를 사용하지 않으나 나중에 사용할지도 모르는 경우디지털 회로 ... ▷발진회로- 어떤 전기적인 에너지를 받아서 지속적인 전기적 진동을 만들어 내는 장치- 발진 주파수에 대한 증폭기의 이득(A)과 궤환회로의 궤환율(β)의 곱, 즉 루프 이득의 크기 ... 가 1 이하인 경우에는 발진은 일어나지 않는다.2) 발진구성 : 리액턴스 회로망 Z1, Z2 및 Z3를 갖음발진 조건은 Z1, Z2는 동종의 리액턴스이고, Z3은 이종의 리액턴스
    리포트 | 22페이지 | 1,000원 | 등록일 2011.06.18
  • NAND, NOR, XOR 게이트 디지털회로실험 예비보고서
    디지털회로실험 결과보고서-Lesson 3 예비NAND, NOR, XOR 게이트1. NAND 게이트 동작 확인NAND gate시뮬레이션 결과결과 예측입력출력ABCDEFG ... 고 실험에 임하기 때문에 결과를 미리 쉽게 예측할 수 있었고 논리도를 설계하는 것도 어렵지 않았던 실험이다.4.XOR 등가 회로XOR 등가회로결과 예측입력출력ABCDE ... 00000011011001111000XOR 게이트의 등가회로이기 때문에 위 논리도의 결과는 예비실험 3의 XOR게이트의 결과값과 동일한 값이 나와야 한다. 시뮬레이션 결과 동일한 결과를 얻을 수 있
    리포트 | 6페이지 | 1,000원 | 등록일 2010.05.23
  • VHDL MUX and DEMUX(vhdl prelab 입니다)
    . Purpose of the Experiment- 조합논리회로를 이용한 MUX를 이해하고 설계를 한다.- 조합논리회로를 이요한 DEMUX를 이해하고 설계를 한다.2. Theory(Pre ... 를 이용하여 선로당 24개 논리적인 채널로 다중화하고 이를 역다중화하여 사용자로 하여금 실시간 전화통화를 가능하게 한다. 이러한 통신의 다중화 기술에 사용되는 디지털 논리회로로는 다중 ... )는 입력되는 신호들 가운데 선택된 하나의 입력 신호를 출력으로 공급하는 논리회로이다. 그림 MUX의 블록도이다. 여기서 MUX의 입력으로서 2N개의 데이터 입력 가운데 하나만을 선택하기
    리포트 | 16페이지 | 2,000원 | 등록일 2008.09.28
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 23일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:31 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감