• AI글쓰기 2.1 업데이트
  • 통합검색(6,409)
  • 리포트(6,034)
  • 자기소개서(286)
  • 시험자료(41)
  • 방송통신대(23)
  • 논문(13)
  • 서식(10)
  • ppt테마(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"설계회로보고서" 검색결과 141-160 / 6,409건

  • [예비보고서]중앙대학교 전자회로설계실습 Voltage Regulator 설계
    며, ripple (  )이 0.9 V이하가 되도록 교류입력전원의 크기를 결정하고 C의 크기를 설계한다. 이때 diode의 저항은 0.7 K으로 가정한다. 이론부와 교과서(Sedra)를 참조한다. 설계에 사용된 수식, 과정을 상세히 기술한다. ... * 모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.(A) 설계: 아래 그림 1에서 5 K의 부하()에 걸리는 직류전압의 최대치 ( )가 4.4 V이
    리포트 | 4페이지 | 1,000원 | 등록일 2023.06.23
  • [전자회로설계 결과보고서][실험 05] 트랜지스터 바이어스 회로
    ① [실험 1-1] ~ [실험 1-4]는 어떤 구성의 회로가 안정적으로 구동하는지 알아보기 위한 실험이다. ② 고정 베이스 바이어스 회로와 이미터 귀환 바이어스 회로의 실험 결과 ... 를 살펴보면, 안정적인시뮬레이션 결과를 보이지 않음을 파악할 수 있다. ③ 이미터 귀환 바이어스 회로는 안정도를 높이기 위해 고정 베이스 바이어스 회로에서 이미터 저항을 추가 ... 한 회로이다. ④ 반면, 전압 분배 바이어스 회로와 컬렉터 귀환 바이어스 회로는 계산 값과 측정값이 거의 비슷함을 실험 결과를 바탕으로 확인할 수 있었다. ⑤ 네 가지의 실험을 통해
    Non-Ai HUMAN
    | 리포트 | 14페이지 | 2,000원 | 등록일 2021.01.29
  • 판매자 표지 자료 표지
    중앙대 전기회로설계실습 예비보고서5 (보고서 1등)
    도록 VOLTS/DIV을 다르게 하여 사인파,삼각파, 사각파의 파형을 저장한 후 결과보고서에 첨부하여 제출하라.4.3 Function Generator의 Thevenin 등가회 ... 설계실습 5. Oscilloscope와 Function Generator 사용법4. 실습방법 및 순서※ 다른 지시가 없다면 측정값은 유효숫자 세 자리까지 기록한다.※ 실험시작 전 ... (소켓)에연결해야한다. 그렇지 않으면 측정이 불가능한 경우가 자주 발생한다!※ 주의: DMM이 회로에 연결된 상태에서는 절대로 전압, 전류 저항 측정 모드를 변경하지말 것! 즉
    리포트 | 7페이지 | 1,500원 | 등록일 2023.06.26
  • 판매자 표지 자료 표지
    중앙대 전기회로설계실습 예비보고서4 (보고서 1등)
    설계실습 4. Thevenin등가회로 설계3. 설계실습 계획서그림 1그림과 같이 이 부하인 bridge회로의 Thevenin 등가회로를 이론 및 실험으로 구하고 비교하려 한다 ... 고 Thevenin 등가회로설계하여 회로도를 제출하라.그림 4Thevenin 등가회로설계하기 위해서는 무부하 상태에서의 a, b 사이의 전압을 알아야 하고, 전원을 없앤 ... .3(a) Thevenin 등가회로를 실험적으로 구하려고 한다. 를 구하는 실험회로설계하고 실험절차를 설명하라. 전압계(DMM)의 위치를 명시하라.그림 71) DMM을 전압
    리포트 | 6페이지 | 1,500원 | 등록일 2023.06.26
  • 판매자 표지 자료 표지
    중앙대 전기회로설계실습 예비보고서6 (보고서 1등)
    설계실습 6. 계측장비 및 교류전원의 접지상태의 측정방법 설계3. 설계실습 계획서#3.1DMM을 사용하여 실험실 교류전원(220V) power outlet(소켓) 두 개의 접지 ... 사이의 전압을 측정하는 방법을 설계하여 제출하라.실험실의 교류전원 소켓의 두 개의 접지 사이의 전압을 측정하는 회로는 그림과 같다. 전압 측정은 DMM을 측정하고자 하는 소자 ... Generator의 출력저항은 50Ω이다. 이는 교재의 설계실습 5의 4.1-4에서 확인할 수 있으며, Function Generator의 Thevenin등가회로에서의 출력저항인
    리포트 | 4페이지 | 1,500원 | 등록일 2023.06.26
  • 판매자 표지 자료 표지
    중앙대 전기회로설계실습 예비보고서7 (보고서 1등)
    설계실습 7. RC회로의 시정수 측정회로 및 방법설계3. 설계실습 계획서# 3.1 DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험하였다. DMM의 내부저항 ... 을 측정하는 방법을 설계하여 제출하라.1) DMM을 직류전압 측정모드(DCV)로 설정한다.2) 그림 1과 같이 회로를 구성하여 매우 큰 저항(20MΩ)을 DMM과 연결한다.3 ... 을 측정하는 방법을 설계하면 아래와 같다.(1) 그림과 같이 회로를 구성한다. 여기서 R1은 C를 충전할 때 너무 높은 전류가 흐르는 것을 방지하기 위한 것이며, R2는 DMM
    리포트 | 7페이지 | 1,500원 | 등록일 2023.06.26 | 수정일 2023.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서1
    아날로그 및 디지털 회로설계실습(실습1 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고설계실습 1. 접촉식 초전형(Pyroelectric) 적외선 센서실습날짜 ... 하고, 센서가 인체의 움직임을 감지하였을 때 발생하는 전압의 변화를 검출할 수 있는 초전형 센서 회로설계한다.2. 실습 준비물부품적외선 센서1 개RE200B Op-Amp UA741 ... . 설계실습 계획서3.1 초전형 적외선 센서(RE200B)와 증폭기 사이에 신호를 전달하는 High-Pass Filter (DC-block, 3-dB freq.=5 Hz)를 R과 C
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,500원 | 등록일 2022.09.14
  • [전기회로설계실습 결과보고서] 공진회로(Resonant Circuit)와 대역여파기 설계
    설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계요약: RLC 직렬회로 설계에서 Q=1인 경우, 1.04 kΩ 저항을 사용하였다. 이 회로에서 저항 ... -stop filter로, L은 HPF로, C는 LPF로 비슷하게 작용했다. RLC 직렬회로 설계에서 Q=10인 경우, 필요한 저항은 100 Ω이지만 가변저항으로 구현이 불가능 ... %)이다. RLC 병렬회로 설계에서 첫번째로 0.990 kΩ 저항을 사용하였고 Q는 1.02였다. 이 회로에서 저항은 Band-stop filter 역할을 수행했다. 공진 주파수
    Non-Ai HUMAN
    | 리포트 | 21페이지 | 2,500원 | 등록일 2020.12.24
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서12
    아날로그 및 디지털 회로설계실습(실습12 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고설계실습 12. Stopwatch 설계 (동기순서 논리회로)실습날짜2021 ... 서플라이 (Power supply)1 대점퍼선다수3. 설계 실습 계획서3.1 설계 실습 방법에 나온 Stopwatch 제작 과정 중, 12-4-1 ~ 12-4-4에 필요한 회로 결선 ... .12.06. 17시교과목 번호제출기한2021.12.05. 24시작성자제출날짜(이클래스)2021.12.02.1. 목적Stopwatch 설계를 통하여 카운터, 분주회로, 클럭 회로
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서10
    아날로그 및 디지털 회로설계실습(실습10 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고설계실습 10. 7-segment / Decoder 회로 설계실습날짜2021 ... .11.22. 17시교과목 번호제출기한2021.11.21. 24시작성자제출날짜(이클래스)2021.11.20.1. 목적7-segment와 Decoder를 이해하고 관련 회로설계 ... . 설계실습 계획서3.1 7-segment/Decoder 진리표아래 7-segment/Decoder 진리표를 작성한다.입력출력ABCDabcdefgdisplay0000
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서9
    아날로그 및 디지털 회로설계실습(실습9 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고설계실습 9. 4-bit Adder 회로 설계 ( 부울 대수 및 조합논리회로 ... )실습날짜2021.11.15. 17시교과목 번호제출기한2021.11.14. 24시작성자제출날짜(이클래스)2021.11.14.1. 목적조합논리회로설계 방법을 이해하고 조합논리회로 ... 의 한 예로 가산기 회로설계한다.2. 실습 준비물부품저항 330Ω, 1/2W, 5%10 개Inverter 74HC044 개NAND gate 74HC005 개NOR gate 74
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서11
    아날로그 및 디지털 회로설계실습(실습11 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고설계실습 11. 카운터 설계실습날짜2021.11.29. 17시교과목 번호제출 ... 서플라이 (Power supply)1 대점퍼선다수3. 설계실습 계획서3.1 4진 비동기 카운터이론부의 그림 14-2의 비동기식 4진 카운터에 1MHz의 구형파 (square wave ... 의 회로도를 그린다. 단, CLK 입력에 클럭 입력 대신 버튼 스위치를 연결하여 버튼을 누를 때마다 카운트가 증가하도록 설계한다. 또한, Q1, Q2, Q3 출력 신호에 LED를 연결
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서7
    아날로그 및 디지털 회로설계실습(실습7 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고설계실습 7. 논리함수와 게이트실습날짜2021.11.01. 17시교과목 번호 ... 는 In1 : 주기 20 ms On time : 10 msIn2 : 주기 40 ms On time : 20 ms 로 설정하였습니다.3. 설계실습 계획서3.1 XNOR 게이트 설계 및 ... 하여 AND, OR, NOT 게이트로 XNOR의 회로도를 설계하라.1) NAND GATE위에서 회로 설계하고 구현한 파형이 NAND 진리표와 일치하는 모습을 볼 수 있다.2) NOR
    Non-Ai HUMAN
    | 리포트 | 10페이지 | 1,500원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서8
    아날로그 및 디지털 회로설계실습(실습8 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고설계실습 8. 래치와 플립플롭실습날짜2021.11.08. 17시교과목 번호제출 ... board)1 대함수발생기 (Function Generator)1 대파워서플라이 (Power supply)1 대점퍼선다수3. 설계실습 계획서3.1 RS 래치의 특성 분석(A) RS 래치 ... 기한2021.11.07. 24시작성자제출날짜(이클래스)2021.11.07.1. 목적순차식 논리회로의 기본 소자인 래치와 플립플롭의 여러 종류에 대한 기능의 차이를 알아보고 동작
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,500원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서3
    아날로그 및 디지털 회로설계실습(실습3 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고설계실습 3. S스텝 모터 구동기실습날짜2021.09.27. 17시교과목 번호 ... upply)1 대함수발생기 (Function generator)1 대점퍼선다수3. 설계실습 계획서3.1 스텝 모터의 회전각은 가해진 펄스 수를 조정함으로써 제어할 수 있다. 만약 ... 를 인터넷에서 찾아서 계획서에 첨부하시오. Data sheet를 바탕으로 2개의 BJT와 3개의 저항으로 이루어진 각 Darlington Pair의 회로를 도시하시오.
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2022.09.14
  • [전기회로설계실습 결과보고서] 분압기(Voltage Divider)의 설계
    수도 있다)는 저항 (마찬가지로 단일 소자가 아닐 수도 있다) 크기의 1/3배를 만족해야 한다는 것이다. 이는 아래와 같은 전압분배 법칙에 기반한다.이전 설계실습 보고서에서 옴 ... 설계실습 3. 분압기(Voltage Divider)의 설계요약: 부하효과를 고려하지 않는 회로를 우선적으로 설계했다. 분압기의 출력 부분 양단의 걸리는 전압을 측정하면 2.994 ... 다. 설계한 이 회로가 비현실적이며 잘못된 이유는 외부 부하인 집적회로의 정격전압이 3 V ± 10%이지만 이에 한참 못 미치는 전압이 걸리기 때문이다. 이를 보완하기 위해서 부하효과
    Non-Ai HUMAN
    | 리포트 | 7페이지 | 2,000원 | 등록일 2020.12.24
  • 판매자 표지 자료 표지
    중앙대 전자회로설계실습 예비보고서2
    설계실습 2. OP Amp의 특성측정 방법 및 Integrator 설계예비보고서2이름:학번:학수번호:실험날짜:제출일:목적OP Amp의 offset 전압과 slew rate를 측정 ... 하는 회로, 적분기를 설계, 구현, 측정, 평가한다.준비물 및 유의사항Function Generator 1대Oscilloscope(2channel) 1대DC Power Supply ... Capacitor: 0.47uF, 4.7uF, 100uF 1개Variable Resistor 가변저항 20kΩ, 1/2W 2개스위치 1개점퍼선 다수Bread Board 1개설계실습 계획서3.1
    Non-Ai HUMAN
    | 리포트 | 9페이지 | 1,000원 | 등록일 2022.03.23
  • 아날로그 및 디지털 회로 설계실습 예비보고서 3주차
    리포트 | 10페이지 | 1,000원 | 등록일 2024.07.05
  • 아날로그 및 디지털 회로 설계실습 예비보고서 4주차
    리포트 | 3페이지 | 1,000원 | 등록일 2024.07.05
  • 아날로그 및 디지털 회로 설계실습 예비보고서 12주차
    11-1. 실습목적JK Flip Flop을 이용한 동기식, 비동기식 카운터를 설계보고 리셋 기능을 이용하여 임의의 진수의 카운터를 제작할 수 있는 능력을 배양한다. 또한 ... chattering 방지 회로에 대하여 학습한다.11-2. 실습 준비물부품JK Flip Flop 74HC73 4개NAND gate 74HC00 4개NOR gate 74HC02 2개
    리포트 | 5페이지 | 1,000원 | 등록일 2024.07.05
  • 전문가요청 배너
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 29일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
2:31 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감