• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(261)
  • 리포트(258)
  • 시험자료(2)
  • 방송통신대(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"에지트리거" 검색결과 101-120 / 261건

  • 디지털실험 - 실험 12. 쉬프트 레지스터 예비
    된 클럭펄스에 의해 트리거 되도록 구성되어 있다. 클럭 펄스가 인가될 때마다 레지스터에 기억내용은 오른쪽으로 한 비트만큼 자리옮김을 수행한다. 직렬입력(SI:serial input ... 준다.또한, 레지스터를 구성하는 모든 플립플롭들이 동시에 제어되어, 즉 트리거되어 동시에 데이터를 받아들일 때 병렬(Parallel)레지스터라 한다. 병렬 인가 레지스터에 새로운 ... 정보를 집어넣는 동작을 로드(load)한다고 한다. 즉 클럭펄스의 정(正) 에지에서 입력정보가 로드되고, 그외의 구간에서는 레지스터의 내용이 변하지 않는다. 대부분의 디지털 시스텝
    리포트 | 19페이지 | 1,500원 | 등록일 2017.04.02
  • 플립플롭 이론 정리(11주차)
    다고 볼 수 있다. 마지막으로 에지트리거형 R-S 플립플롭인데 이것은 상승에지와 하강에지에 영향을 받아서 출력되는 래치이다. 상승에지 트리거형은 하강에지일 때는 이전 상태를 유지 ... 어야 변화한다는 것이다. 이런 동기식에는 에지 트리거형이 있는데 이것은 다시 상승에지형과 하강에지형으로 나뉜다. 상승에지형은 위에서 말했듯이 출력이 변화할 시점이 아니면 변화하지 않 ... 이 되면서 플립플롭의 기능이 상실된다. 하강에지 트리거형은 상승에지와 비슷하다. 이번에는 하강에지 일 때 S에 1이입력이 되면 출력은 0이 되고, S에 1이 입력이 되면 출력은 1
    리포트 | 2페이지 | 1,000원 | 등록일 2013.06.09
  • ATmega128_IO port 보고서
    하강 에지에서 타이머/카운터1 값이입력 캡 쳐 레지스터로 래치 된다. 이 기능으로 사용 시에는 입출력 방향은 입력방향으로 해야 하고, Pull-up 기능을 활성화하여 사용할 수 ... PWM 출력 C? INT6/T3 (bit 6)외부 인터럽트6 또는 타이머/카운터3의 클럭 입력? INT7/IC3 (bit7)외부 인터럽트7 또는 타이머/카운터3의 캡쳐 입력 트리거
    리포트 | 7페이지 | 1,000원 | 등록일 2017.10.30 | 수정일 2020.07.04
  • 인터럽트
    ) 프로그램 메모리에서 해당 인터럽트 벡터 확인 및 우선순위 지정3) 인터럽트 벡터에 해당하는 주소의 프로그램을 실행인터럽트 발생시 그 유무를 판단하는 근거로는 인터럽트의 트리거 ... 가 이용된다. 트리거의 방법은 Edge trigger(입력 신호의 변경순간을 트리거로 사용)와 Level trigger(입력 신호가 일정 시간동안 원하는 레벨을 유지)가 있다. 이중 ... level에서 인터럽트 발생01INTn핀에 논리적인 변화 발생시10INT의 하강 에지에서 인터럽트 발생11INT의 상승 에지에서 인터럽트 발생외부 인터럽트 발생시 발생 여부
    리포트 | 4페이지 | 2,000원 | 등록일 2013.03.09
  • 디지털실험 - 실험 9. 플립플롭의 기능 결과
    에지일 때 작동(플립플롭)한다.(2) D latch와 D flip-flop의 차이점- D latch는 레벨트리거로서, CLC가 enable 상태를 유지하는 동안 입력 D 값 ... 을 변화를 출력한다. D flip-flop은 엣지트리거로서, CLK이 Rising edge일 경우에서만 D값으로 출력이 바뀐다. 다른 경우는 이전 Q값을 그대로 유지한다.3) 실험 5
    리포트 | 11페이지 | 1,500원 | 등록일 2017.04.02
  • 기계공학실험 1 (5) Oscilloscope & Function Generator 결과보고서
    을 감지한다. 예를들어 에지 트리거(Edge Trigger)는 사용자가 지정한 트리거 소스 신호의 극성, 기울기, 전압레벨의 모서리(Edge)를 트리거한다. 그리고 폭 트리거 ... oscillator의 시작시간을 조절하는 trigger 회로 등으로 구성되어있다트리거링화면상에 정지된 파형을 볼 수 있게 하는 작업을 트리거링 이라 한다. Oscilloscope ... 면 그리기 시작하는 시점이 항상 동등한 점이므로 그릴 때 마다 같은 파형이 그려져 정지된 모습의 파형을 얻을 수 있다.1)단순 트리거(Simple Trigger) : 입력신호의 특성
    리포트 | 14페이지 | 1,000원 | 등록일 2014.03.23 | 수정일 2017.11.27
  • 디지털로직실험/최신 디지털 공학 실험 14 D래치와 D플립플롭
    (preset)과 CLR(clear)라는 두 개의 비동기 입력을 갖는 양(positive)의 에지 트리거 D 플립플롭이다. 그림 14-6과 같이 테스트 회로를 구성하여라. 클럭(clock ... 의 에지트리거와 비동기 입력을 가지고 있고 이번 실험에서는 그것도 알아볼 수 있었다.먼저 처음엔 S-R래치를 알아보았다. 그림 13-4와 같이 회로를 설계하고 스위치 대신 선을 사용 ... 에서 지연된 클럭 신호와 Q 출력 신호 모두를 관찰하여라. 채널 1에서 지연 클럭 신호를 살펴보고 채널 1로 트리거를 맞춰라. 출력(채널 2)에서 DC 레벨을 관찰할 수 있을 것이
    리포트 | 18페이지 | 1,000원 | 등록일 2014.06.29
  • 판매자 표지 자료 표지
    실험 15. 플립플롭의 기능 결과보고서
    PRESET=0, CLEAR=1인 상태에서는 어떤 신호와도 관계없이 Q=1인 상태로 출력된다. 이는 D-flip flop이 하강 에지 트리거 방식이기 때문이다.◇비고 및 고찰이번 실험 ... 도록 만들어 졌다면 이 플립플롭은 상승 모서리 트리거 방식 플립플롭(positive-edge triggered flip-flop)이라고 말한다. 반대로 클럭의 하강 모서리(1에서 0 ... 으로 변하는 시점)에 맞추어 출력 값이 변하도록 만들어 졌다면 이 플립플롭은 하강 모서리 트리거 방식 플립플롭(negative-edge triggered flip-flop)이라고 말
    리포트 | 7페이지 | 1,000원 | 등록일 2014.09.29 | 수정일 2018.10.15
  • 디지털시계(타이머 카운터) 예비 보고서
    - 타이머0 동작 제어 비트. 1: 타이머/카운터0 ON, 0 : 타이머/카운터1 OFF.IE1 - 외부 인터럽트 플래그. IT1이 1로 설정된 경우 하강 에지 트리거 신호가 입력되면 1 ... - 외부 인터럽트 플래그. IT0이 1로 설정된 경우 하강 에지 트리거 신호가 입력되면 1로 세트됩니다. 인 터럽트 서비스 루틴으로 진입 시 자동으로 클리어 됩니다.IT0 - 외부 ... 로 세트됩니다. 인 터럽트 서비스 루틴으로 진입 시 자동으로 클리어 됩니다..IT1 - 외부 인터럽트1 트리거 신호 선택. 1 : Edge 트리거, 0 : 레벨 트리거.IE0
    리포트 | 2페이지 | 2,000원 | 등록일 2012.06.26
  • Pulse 발생 및 timer 예비 report
    한다. 이 FM단자전압을 1/2로 분할한 전압이 2번 핀 TRIGGER (TG)의 유효 판정 전압이 된다. FM단자의 전압을 가변시키면 타이머의 시간과 트리거 감도도 변화 ... 으로 트리거는 전원전압의 1/3보다 낮으면 유효하기 때문에 ct의 전압이 낮으면 타이머가 스타트한다. ct는 6번 핀 Th에도 접속되어 있어서 Th는 ct의 전압이 전원 전압의 2/3 ... {R_1 `+` 2R_2 }◇ 단안정 모드 (One Shot)rm T_w ~=~ 1.1``R_ect ``C_ect출력 파형의 펄스폭은 다음과 같다. (입력의 하강 에지에서 출력
    리포트 | 9페이지 | 2,000원 | 등록일 2015.11.01
  • 실험 16
    ● 74LS76A 구성도● 에지 트리거 D플립플롭- 단 하나의 입력 D와 클록 입력을 가지고 있다.에지 트리거 D플립플롭은 세트 상태에서 1을 저장하고 리셋 상태에서는0을 저장 ... 한다.양의 에지트리거 D플립플롭은 클록 상승에지에서 D입력이 Q에 출력됨을 나타낸다.EX)(양의 에지트리거) 플립플롭은 리셋상태에서 시작D플립플롭에는 jK플립플롭과는 달리 토글상태 ... 에 가해지면 플립플롭은 세트되고 클리어 입력에 가해지면 플립플롭은 리셋된다.비동기 입력이며 보동 액티브로우 이다.● 전파지연시간전파지연 tpLH : 클럭의 트리거 에지로부터 출력
    리포트 | 13페이지 | 1,500원 | 등록일 2011.02.17
  • RS와D플립플롭실험(예비)
    다. 가장 중요한 것은, 7474는 에지-트리거(edge-triggered) 장치인 것이다. 이것은 입력 트리거 펄스의 에지에서만 Q의 천이가 발생되는 것을 의미한다. 아래 타이밍 ... 도를 참고한다.상승 에지에서의 값을 출력으로 내보내고 그 이외에는 변화하지 않는다. CLK앞에 NOT 게이트를 부착하면 하강 에지에서 값을 출력으로 내보내는 D플립플롭 설계도 가능 ... 회로와 증폭회로는 관측파형 신호를 브라운관의 수직편향전압에 조정하기 위한 회로이고, 스위프 회로는 수평축이 시간축이 되도록 동작시키는 회로이다. 동기회로(트리거 회로) 방식
    리포트 | 11페이지 | 2,000원 | 등록일 2012.10.11 | 수정일 2013.11.18
  • J K 플립플롭
    의 전달 지연 측정.2. 이론 요약D 플립플롭은 동작 상태의 클럭 에지에서만 출력이 변하는 에지 - 트리거 소자이며, 단지 1을 저장하는 세트와 0을 저장하는 리셋만 존재하여여러 응용 ... 가 정확한 레벨이 되어야 비로소 출력에 영향을 주도록 하기 위해 에지트리거를 사용하는데, 이것을 상요함으로써 동기 변이를 확실히 해줄수 있다. 종종 사용되는 예전 방법으로는 펄스 ... 트리거 또는 마스터 슬레이브 플립플롭이 있다. 이플립플롭에서 클럭의 선두 에지에서는 마스터로 데이터가 입력되가, 클럭의 후미 에지에서는 슬레이브로 데이터가 입력된다. 클럭 펄스
    리포트 | 4페이지 | 1,000원 | 등록일 2011.01.05
  • 쌍안정 회로와 RS 래치
    되는데, 이는 클럭 펄스가 불필요하기 때문이다. 정에지 트리거와 비동기 입력을 가진 D플립플롭이 7474이다.4. 실험순서- 래치1) 그림 1-4의 - 래치를 설계한다. 도선을 이용 ... 다. 출력은 클럭 펄스의 정에지 또는 부에지에서 변화한다. 일부 IC는 동작되는 시점에서 출력을 직접적으로 세트하거나 리세트하는 입력을 가진다. 이러한 입력들은 비동기 입력으로 명명 ... 를 요약한다.D Flip-Flop7) 7474는 (preset)과 (clear)라는 비동기 입력을 가진 정에지 트리거는 D flip-flop이다. 그림 1-7에 주어진 회로를 설계
    리포트 | 4페이지 | 1,000원 | 등록일 2012.11.20
  • 아주대학교 논리회로실험 실험8 예비보고서
    카운터비동기식 카운터는 직렬카운터 또는 리플카운터라 하며, 앞의 출력이 뒤에 있는 플립플롭을 트리거 시킨다.임의의 n에 대하여 n비트 이진 카운터는 추가 부품 없이 n개의 플립플롭 ... 의 부품으로 구현되지만, 이에는 대가가 있다. 다른 종류의 이진 카운터보다 속도가 느리다. 최악의 경우, 즉 최상위 비트가 바뀌어야 할 때, 출력은 CLK의 상승 에지로부터n ... 하다. 출력은 EN이 유효할 때, 그리고 유효할 때에만 T의 상승 에지에서 토글한다. EN 입력에 연결된 조합 논리가 T의 상승 에지마다 어떤 플립플롭이 토글할지를 결정한다.첫 번째 그림
    리포트 | 9페이지 | 1,000원 | 등록일 2014.02.28 | 수정일 2014.03.02
  • 10비동기식 카운터 예비
    ) 셋업 타임과 홀드 타임에지-트리거드 플립플롭은 클럭의 상승(또한 하강) 에지 시점에 맞추어 출력 값이 변화한다. 그런데 만일 클럭의 상승 에지 시점과 동일한 시간에 플립플롭 ... 리플 카운터이다. T-플립플롭은 입력 클럭의 상승 에지마다 상태가 변한다(반전). 따라서 카운터의 각 비트는 바로 전 비트가 'H'에서 'L'로 변화할 때만 반전한다. 이것은 정상 ... 의 동기식 입력 신호 값이 변하면 출력값은 어떻게 될까? 이 경우 출력 값이 어떻게 될 지 알 수 없게 된다. 따라서 클럭의 상승 에지 시점에서는 플립플롭의 동기식 입력신호 값이 변화
    리포트 | 6페이지 | 1,000원 | 등록일 2012.11.06
  • 동기식 카운터 결과보고서
    은 상승 에지 트리거이므로 클럭을 0V에서 5V로 바꾸는 순간 동작하게 됩니다.첫 번째 플립플롭에서는 모든 입력이 1이기 때문에 각 클럭마다 출력이 1과 0으로 토글되는 동작이 발생 ... 하는 카운터로 정 에지 트리거드 클럭 펄스(Positive-Edge-Triggered Clock Pulse) 또는 부 에지 트리거드 클럭 펄스(Negative-Edge-Triggered ... 한 카운터 회로는? ( 3 )① 동기식 카운터 ② 비동기식 카운터③ 프로셋트 기능을 갖는 카운터 ④ LO 레벨 트리거(7) 12진 카운터를 설계하기 위한 플립플롭의 단수는? ( 3 )① 2단 ② 3단 ③ 4단 ④5단
    리포트 | 4페이지 | 1,000원 | 등록일 2011.09.16
  • 스텝모터제어 결과 보고서
    어 외부 인터럽트 1 트리거 신호를 에지 트리거로 선택하였습니다.실험 소스를 분석하는 도중 인터럽트 서비스 루틴의 구조 및 호출의 알고리즘에 대해 생각해 보게 되었습니다. 초보 ... 였습니다. 키보드 번튼은 외부인터럽트1로 설정하여, 전체인터럽트 와 에지트리거 및 외부인터럽트1을 허용하기 위해 1로 설정 하였습니다. 그 다음 부분은 타이머/카운터0 인터럽트를 제어하기 위한 설정이고 이것은 On, Off 를 위한 설정 입니다.
    리포트 | 2페이지 | 2,000원 | 등록일 2012.06.26
  • 8051마이크로컨트롤러 시험자료
    종류두 개의 외부 인터럽트, 두 개의 타이머 인터럽트, 직렬 포트 인터럽드가 있다.외부인터럽트 소스로 하강 에지 트리거 검출모드가 있다. 에지트리거 모드일때 인터럽트 서비스
    시험자료 | 6페이지 | 1,500원 | 등록일 2014.12.04
  • Atmega128의 PWM 제어 코드 및 설명
    하는 것이다.- 타이머 1,3은 외부 트리거 신호에 의해 현재 카운터값을 캡처할 수 있다.(1) 타이머/카운트 0, 2- PWM, 비동기 동작 모드를 갖는 8비트 업/다운 카운터 ... 도록 하고 110일 때 T2(PD7, 핀32)핀에서 입력되는 외부 클럭의 하강 에지에서 카운터2가 동작하고, 111일때는 T2(PD7, 핀32)핀에서 입력되는 외부 클럭의 상승 에지
    리포트 | 11페이지 | 1,500원 | 등록일 2015.01.27
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 07일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
10:52 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감