• 통합검색(2,155)
  • 리포트(2,005)
  • 시험자료(75)
  • 자기소개서(47)
  • 방송통신대(22)
  • 논문(4)
  • 서식(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"조합논리회로" 검색결과 1,101-1,120 / 2,155건

  • 컴퓨터기술, 기술임용, ★컴퓨터, 컴퓨터분야 평가항목별 정리, 전문계고교과서, 전공서적컴퓨터 분야.
    I3 컴퓨터I31 컴퓨터 구조I311 디지털 논리 회로고등학교 디지털논리회로Ⅳ. 조합 논리 회로 (p97)0. 조합 논리 회로 설계. 조합 논리 회로의 설계 순서0) 시스템 ... 의 분석과 변수 정의조합논리 회로를 설계하기 위해 입력 변수의 수와 출력 변수의 수를 정하고 각각에 적당한 변수를 할당한다.1) 시스템의 입출력 변수 간의 진리표 작성2) 간소화된 출력 ... 함수 유도입력 변수를 사용하여 출력 함수를 만들고, 그 출력 함수를 최대한 간소화된 함수가 되는 출력 함수를 구한다.3) 출력 함수를 만족하는 조합 논리 회로도 구성가. 간소
    리포트 | 45페이지 | 9,000원 | 등록일 2011.02.26
  • 논리회로실험) ALU 결과레포트
    결 과 보 고 서12 주차실험 11 : ALU1. 실험 과정- 본 실험의 목적은 ALU 회로논리와 특성을 이해하고, 그 이론을 바탕으로 실험을 통해 ALU 회로를 익히는 데 ... 있다. 실험은 Quartus II를 이용하여 회로를 구현하고, FPGA 에 연결하여 회로 결과를 확인하고 Modelsim을 이용하여 파형을 확인한다.* 본 실험에서는 ALU 회로 ... 를 구현하기 위해 Quartus II을 이용하여, 회로를 주어진 그림과 같이 구현하고 Modelsim과 DE2 - 115 에서의 동작을 확인한다. ALU 회로는 지난 실험
    리포트 | 11페이지 | 2,000원 | 등록일 2014.01.06
  • 부울 대수와 기본 논리회로 실험
    소자가 4.7이상을 1로 본다면, 결과가 나오지를 않는다.3. 조합논리 회로 설계를 통해서 여러개의 입력 (4비트,5비트)으로 실제 숫자로 인식하는 것처럼 동작하는 것을 보 ... 논리회로실험결과 레포트2부울 대수와 기본 논리 회로실험목표부울 대수를 이용하여 논리식을 간단히 한 후, 이를 실험을 통해 확인한다. 그리고 기본 논리 게이트를 사용하여 XOR ... 고찰1. 논리 소자를 여러개를 써서 하나의 결과에 도달하는 회로를 부울대수식의 공리 및 정리에 의해서 식이 간단히 되는 것을, 실험을 통해 간단히 된 회로와 결과가 같다는 것
    리포트 | 14페이지 | 1,000원 | 등록일 2012.01.29
  • op-amp 이용현황보고서
    )에 의한 설정시간을 논리 집적회로(IC1)로 조합된 시간 설정부(나)를 연결하여 시간조절이 가능한 조명등 구동회로에 있어서, 저항(R2)과 콘덴서(C3)를 일단에 연결한 인체 감지센k ... , 나눗셈 등을 수행하는 기본 소자로 높은 이득을 가지는 증폭기를 말한다. 이것은 (+) 및 (-) 2개의 입력 단자를 가지며, 외부 되먹임 회로를 첨가하여 사용한다. 저항, 커패시터 ... , 다이오드 등 연산증폭기의 외부회로에 붙은 몇 가지 소자를 바꿈으로써 여러 가지 선형 또는 비선형 동작을 안정되게 행할 수 있다. 연산증폭기는 증폭율이 매우 크게 트랜지스터 등
    리포트 | 20페이지 | 1,500원 | 등록일 2013.05.22
  • 가산기와디코더
    개의 출력단자중 하나의 출력단자에 HIGH(또는 LOW)를 출력하는 논리회로이다. N비트의 입력은 각각 0또는 1의 값을 가지므로 2N개의 입력조합 또는 코드가 가능하다. 입력코드 ... 하다.1) 반가산기2진 가산의 기본 연산을 수행하는 논리회로로써 2개의 입력 A, B를 가산 하여 캐리(C)와 합(SUM)를 출력한다.ABCS0*************10그림은 반가산 ... 디지털공학 및 실습평가가산기와 디코더 회로2012 . 10 . 12일1. 실험제목 : 가산기와 디코더 회로2. 실험목적 :-가산기의 구성방법과 동작원리를 이해하고 병렬가산기
    리포트 | 10페이지 | 1,000원 | 등록일 2012.12.04
  • 가산기 회로 실험 보고서
    0874LS324. 이론- 가산기가산기란 이진수의 덧셈을 하는 논리 회로이며 디지털 회로, 조합 회로의 하나이다. 전자계산기가 발명된 당시에는 진공관에 의해서 구성되었고 현재는 집 ... 를 연산하고, 자리올림수는 자리올림수 출력(carry out)에 따라 출력한다. AND, OR, NOT의 세 가지 종류의 논리회로만으로 구성할 수 있다.② 전가산기전가산기는 이진수의 한 ... 되어 있다고 할 수 없다.- 게이트 회로여러 개의 입력을 갖고, 그 단자에 들어오는 신호의 유무나 상관 관계에 따라, 출력신호를 내보내거나 내보내지 않는 회로를 말한다. 흔히 논리회로
    리포트 | 7페이지 | 1,000원 | 등록일 2011.10.22
  • 05가산기 예비
    가산기1. 목적가. 반가산기와 전가산기의 원리를 이해한다.나. 반가산기와 전가산기의 설계를 통해 조합논리회로의 설계방법을 공부한다.2. 이론가. 반가산기 (Half Adder)1 ... 이 논리식을 회로로 표현하면 그림 6-1(a)와 같이 되고, 그림 6-1(b)는 이 반가산기의 기호를 나타내고 있다.(b)기호(a)회로도[그림 6-1] 반가산기 회로나. 전가산기 ... (Full Adder)두 개의 이진수와 아랠 자리에서 발생한 자리올림수를 더해주는 회로를 전가산기라 한다. 즉, 3개의 입력과 2개의 출력을 가지고 있으며 진리표는 표 6-2와 같
    리포트 | 4페이지 | 1,000원 | 등록일 2012.11.06
  • [디지털시스템실험(Verilog)] TTL 기본 실습 예비보고서
    ① Oscilloscope 사용 방법을 익힌다.② IC type의 논리회로 소자인 TTL을 이용하는 방법을 익힌다.③ half adder와 full adder의 원리를 이해하고, 4-bit ... 형), 저전력 쇼트키형(LS형)의 총 다섯 종류로 분류되며 쇼트키형은 advanced 쇼트키형(AS형), 저전력 advanced 쇼트키형(ALS형)으로 다시 분류된다.논리회로 실험 ... -meter,bread board, wires, 4-bit full adder 회로도TTL - 7404, 7408, 7432, 7486, 각 TTL의 data sheet기본지식
    리포트 | 2페이지 | 1,000원 | 등록일 2011.10.05
  • 논리식의 간소화
    )①②③④⑤●다음 조합논리회로와 같은 논리 게이트는?(예제)①②③④⑤●다음 조합논리회로와 같은 논리 게이트는?(예제)①②③④⑤●다음 조합논리회로와 같은 논리 게이트는?(예제)①②③④⑤●다음 조합 ... 논리회로와 같은 논리 게이트는?(예제)①②③④⑤●다음 조합논리회로와 같은 논리 게이트는?(예제)①②③④⑤●다음 조합논리회로와 같은 논리 게이트는?(예제)①②③④⑤●다음과 같은 조합 ... 논리회로와 같은 것은?(예제)①②③④⑤●다음과 같은 조합논리회로와 같은 것은?(예제)①②③④⑤●{nameOfApplication=Show}
    리포트 | 33페이지 | 2,500원 | 등록일 2010.11.20
  • 사회학개론 기말고사범위 요약자료
    로 시들해질 것.- 과도한 산문화의 진전? 생존하기 위하여 산문적인 것이 필요? but 현대인들은 대부분의 시간을 생존하기 위하여, 기계처럼 살기 위하여 삶? 인공적 기계의 논리가 삶 ... ? activite의 개념(이익과 시적 질을 조합함)? 동시에 ‘행동주의(activism)’의 감소를 추구해야한다. 노동지상주의에서 휴식과 행동 모두를 추구해야 함.? 문명 ... 를 가능하게 하는 것, 자아는 자연적 타자·사회적 타자 속으로 ‘소실’됨- ‘장소 중심주의’의 사례분석: 마페졸리, “집의 논리”? 근접성, 손닿는 범위 안의 모든 것을 포함
    시험자료 | 25페이지 | 1,500원 | 등록일 2016.08.04
  • dmac final report
    조합회로나 순차회로에 관해서도 다루었고, FSM과 스테이트 머신에 대한 내용도 배운 바 있다. 디지털 논리회로 2 수업과 연계되는 컴퓨터기초공학설계 및 실험 2과목에는 수업시간 ... 디지털 논리 회로 2 – Term ProjectDirect Memory Access Controller최종 결과 보고서컴퓨터공학과1. Introduction과제를 하게 된 동기 ... 우리는 한 학기 동안 디지털 논리회로 2를 수강하면서 FPGA와 verilog HDL 이라는 언어를 새로이 접하였다. 물론 1학기에 디지털 논리회로 1이나 컴퓨터기초공학설계 및 실험
    리포트 | 19페이지 | 2,000원 | 등록일 2012.02.29
  • MUX&DEMUX 결과레포트
    mV< b 의 이론표 > < b 의 실험표 >=> Demultiplexer는 Multiplexer와 정반대 기능을 수행하는 조합 논리 회로이다. 여러 개의 출력 중에서 하나를 선택 ... 으로 보내거나 단일 회선의 신호를 다시 본래의 신호로 분리하는 기능을 수행하는 것이고, Demultiplexer는 Multiplexer와 정반대 기능을 수행하는 조합 논리 회로임과 동시 ... 1. 실험제목: MUX & DEMUX2. 실험방법 및 결과1) MUX(a) (b)① 회로를 구성하라.< a의 회로를 breadboard에시연> < b의 회로를 breadboard
    리포트 | 7페이지 | 1,000원 | 등록일 2012.11.22
  • [Lab#2]논리게이트 회로 실습
    -input NAND gate 조합회로?그림과 같은 2-input NAND게이트 조합회로를 구성하고 결과를 구하시오. 구한 결과는 어떤 논리와 동일한가??MultiSIM 회로도를 완성한 후 ... , 성명: 신호영 학번: 200810211 제출마감: '10.4.11(월) 20:00[Lab.2]논리 게이트 IC회로 실습[1]학습목표a)AND, NAND, OR, NOR, XOR ... , XNOR, INVERTER 게이트의 논리를 확인한다.b)IC data sheet 인터넷 검색과 자료 보는 법을 익힌다.c)논리 게이트의 조합 논리 입출력에 대하여 이해하고 실습
    리포트 | 16페이지 | 1,000원 | 등록일 2011.06.01
  • 부산대학교 컴퓨터프로그래밍 중간고사 요점정리
    )→ 직접회로(잭). 컴퓨터의 크기 작아짐. 운영체제 널리 사용되어 한 컴퓨터에서 여러 개의 프로그램을 동시에 돌림- 제 4세대(1971~1980)→ 대규모 직접회로(LSI). 4004칩 ... (198심장 : 전체 시스템 동작의 제어, 산술 및 논리 동작의 수행, 데이터 저장과 판독?L1 캐쉬 : CPU 코어 내, L2 캐쉬 : CPU 코어 밖 다이안?Hard Disk ... 기억장치에 저장?제어장치- 메모리로부터 이들 명령을 가져와 변환하고, 그 명령에 의해 지시되는 동작을 실행하도록 시스템을 제어. 산술 및 논리 동작은 CPU의 연산 로직 장치
    리포트 | 4페이지 | 1,000원 | 등록일 2014.07.11
  • 판매자 표지 자료 표지
    SK C & C의 입사용 자소서 작성방법과 경력사원 입사시험 기출면접문제와 면접후기
    토론 면접▷ 압박면접 직무에 대한 이해도가 요구▷ 사장님 면접 ; 인성위주에 대외 경험 등▷ 필기시험 : 회로설계, 전자회로, 회로이론, 디지털논리 등 출제▷ 실무진면접 ; 1 ... 적inetics 와 dynamic의 차이에 관해 설명해보라▷ 유전자 재조합 식품에 관해서 어떻게 생각하는지▷ 처음 5분간 자기소개 및 전공과 연구 분야에 관해서 설명▷ 자신이 가지
    자기소개서 | 131페이지 | 9,900원 | 등록일 2016.03.26 | 수정일 2019.04.18
  • 06인코더 디코더와 멀티플렉서 디멀티플렉서 예비
    조합에 대해 하나의 출력선만이 활성화됨을 확인할 수 있다.회로를 비교해 보면 그림 5-1의 AND게이트들이 그림 5-2에서는 NAND 게이트로 바뀌었음을 알수 있다. 실제로 회로 ... 다.[그림 5-6] 4-to-2 인코더1) 4-to-2 인코더 설계그림 5-6의 인코더 회로에서 진리표를 보면 입력신호가 4개이다. 따라서 입력신호가 4개이면 총 2⁴가지의 입력조합 ... 하여 출력으로 내보내는 논리회로이며 데이터 선택기라고도 한다. 그림 5-10 에 4-to1 멀티플렉서 회로를 나타내었다. 그림의 진리표에서 입력 S1S0는 선택신호로, S1S0=00 일
    리포트 | 9페이지 | 1,000원 | 등록일 2012.11.06
  • 마이크로프로세서의 발전 과정과 컴퓨터 산업에 기여한 점 그리고 최신동향을 A4 용지 2페이지 이내로 자세히 서술하라.
    는 전자 기술의 발전으로 VLSI와 같은 고집적전자 회로 부품이 개발됨에 따라 가능해진 것으로 그 중에도 마이크로프로세서(CPU)라는 중앙처리장치용 산술/논리 연산장치, 제어장치 ... 하는 제어장치를 1개의 작은 실리콘 칩에 집적시킨 초대규모 집적회로(VLSI)로 이루어진 처리장치이다. 내부는 산술 논리 연산기, 레지스터, 프로그램 카운터, 명령 디코더, 제어회로 등 ... 연산과 논리연산, 시스템 제어장치 그리고 주기억장치를 포함하는 것이다. 사람에 비유하자면 두뇌에 해당하는 가장 중요한 구성 요소이다. CPU는 메인보드에 장착하고 SYSTEM
    리포트 | 9페이지 | 2,000원 | 등록일 2013.03.09
  • 아주대 논리회로실험 counter 예비
    논리회로 실험 예비보고서실험8. Counter1. 실험 목적- 카운터의 동작원리와 특성을 이해- 동기식 카운터와 비동기식 카운터에 대해 이해- 2진 카운터에 대해 이해2. 실험 ... 다. 카운터는 레지스터의 특수한 형태이지만 레지스터와 구별하기 위해서 카운터라고 따로 이름을 붙인 것이다. 카운터는 일정한 반복 출력순서를 발생하기 위한 순차논리회로이다. 카운터 ... 이론1) 카운터입력펄스가 가해짐에 따라 정해진 순서에 따라서 상태값이 바뀌는 레지스터라고 할 수 있다. 카운터에 있는 조합 게이트는 레지스터에서 미리 정해진 2진 상태 순서를 만든
    리포트 | 5페이지 | 1,000원 | 등록일 2013.11.29
  • 실험5 예비보고서
    (preset과 clear 기능을 가지는 Flip-Flop)에 대하여 조금 첨부하였다.⑴ Sequential Circuit디지털 회로조합회로와 순차회로로 구분할 수 있으며, 조합회 ... 실험 5. Latch & Flip-Flop (예비)1. 실험 목적여러 종류의 flip-flop을 구성하여 그 동작 특성을 알아본다.2. 이론실험1부터 실험4까지는 조합회 ... 로(Combination circuit)에 대하여 공부하였다. 이번 실험에서는 플립플롭과 게이트를 서로 연결한 순차회로(Sequential circuit)에 대해 필요한 기본적인 소자
    리포트 | 8페이지 | 1,000원 | 등록일 2013.01.01
  • 디지털논리회로 레포트(전가산기)
    캐리 C가 되며, 뒤의 디지트가 S로 표시된다.입력출력XYCinSCout*************011010101010110100100010111< 진리표 > < 논리식 >< 논리회로 ... >2. 이론◆디지털 입력소자◆반가산기< 논리회로 > < 시뮬레이션 >◆전가산기< 논리회로 > < 시뮬레이션 >◆AND, NOT, OR, XOR, XNOR< AND 논리회로 및 ... 진리표 > < NOT 논리회로 및 진리표 >< OR 논리회로 및 진리표 >< NOT AND OR 논리회로 > < NOT AND OR 시뮬레이션 >< XOR 논리회로 및 진리표
    리포트 | 4페이지 | 1,000원 | 등록일 2011.03.03
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 06월 21일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:00 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감