• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(33,129)
  • 리포트(28,884)
  • 자기소개서(1,531)
  • 시험자료(1,326)
  • 방송통신대(1,257)
  • 논문(73)
  • 서식(40)
  • 노하우(8)
  • ppt테마(7)
  • 이력서(3)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리실험" 검색결과 1,101-1,120 / 33,129건

  • 디지털논리회로실험 - 제 11장 시프트레지스터와 시프트 카운터
    디지털회로실험예비 보고서(제 11장 Shift Register와 Shift Counter)학과학번성명1조컴퓨터공학과20040244김선습안현태안정민김성훈제 11장 Shift ... Register와 Shift Counter1. 실험 목적 및 기본 개념실험목적: 쉬프트 레지스터와 쉬프트 카운터의 특성 및 동작원리를 실험을 통하여 이해하고응용 능력을 배양.2. 실험 ... 과정, 회로도 및 타이밍 다이어그램그리고 예비실험 및 조사2.1 Shift Register레지스터는 일종의 데이터 기억 소자이다. 이 중에서도 쉬프트 레지스터는 연속적인 클럭 명령
    리포트 | 9페이지 | 1,500원 | 등록일 2008.12.08
  • 기본 논리 게이트 설계 실험-예비보고서
    -7분반기본 논리 게이트 설계 실험0541045 송기선① 게이트들을 트랜지스터로 어떻게 구현하는지 알아보시오.- AND 게이트 : TR 의 E B C 중 두 개의 입력을 B ... 단자가 A, B 일 때, 이들이 결합되는 네 가지 조합에 대하여 논리합과 동일한 결과를 출력하는 회로이다.트랜지스터로 구현하면 오른쪽 그림과 같고,OR 기능을 수행하는 14핀 ... 는 1이 출력되고, 1이 입력되면 0이 출력되며, 논리 부정의 논리식으로 표현하고 트랜지스터로 구현한 회로는 오른쪽 그림과 같다.집적회로의 내부 구조와 핀의 위치는 아래 그림과 같
    리포트 | 6페이지 | 1,000원 | 등록일 2006.11.08
  • 제 7장 기본 논리 게이트 설계 실험 예비 보고서
    제 7장 기본 논리 게이트 설계 실험[실험예비]① 게이트들을 트랜지스터로 어떻게 구현하는지 알아보시오.→ 좌측 그림은 트랜지스터 2개와 저항 3개로 이루어진 AND 게이트이 ... 는다. 그러므로 출력은 0V가 되며 또는 LOW상태라고 말할 수 있다.좌측의 그림에 나타낸 기호는 기본이 되는 논리 회로중의 하나인 NOT (반전기 : Inverter) 회로이며, 회로 ... 출력 전압들이 반전되어지면 NOR 게이트에 대한 출력이 얻어진다. 그러므로 논리 NOR 동작은 두 개 또는 그 이상의 입력을 가진 회로의 모든 입력이 논리-0 (Low) 일 EO
    리포트 | 4페이지 | 1,000원 | 등록일 2008.03.28
  • 8논리회로의 단순화-예비,결과보고서 디지털공학실험
    8논리 회로의 간소화■ 실험 목표이 실험에서는 다음 사항들에 대한 능력을 습득한다.● 무효 BCD-코드 감지기에 대한 진리표 작성● Karnaugh 맵을 이용한 표현식의 간소 ... 에 부울 표현식을 적어라.3. 실험순서 2에서 표현식을 옳게 적었다면 표현식에는 2개의 곱항이 잇고 각 항들에 문자 D가 포함되어 있을 것이다. 이 표현식을 만족하는 논리회로 ... 위해 출력을 반전시켜 X가 LOW 논리 레벨로 LED를 켜도록 사용된다. 그림 8-5의 회로는 실험순서 3에서 나온 표현식을 구현한다. 하지만 출력은 전류를 공급하기보다는 수요
    리포트 | 10페이지 | 1,000원 | 등록일 2008.11.16
  • [디지탈 논리회로] 논리회로 실험보고서
    1. 목적 1. 단안정과 무안정 멀티바이브레이터의 동작 특성을 이해한다. 2. 멀티바이브레이터의 동작 특성을 실험적으로 확인한다.2. 이론 - 단안정 멀티바이브레이터 단안정
    리포트 | 8페이지 | 1,000원 | 등록일 2002.12.18
  • [디지털논리회로] 디지털논리회로실험예비레포트
    -state 논리 소자는 각각 다른 세가지의 출력을 가진다. high(논리값1)와 low(논리값0)의 출력과 high-impedance 또는 high-Z 상태라고 부르는 출력 ... input에서 논리값1이면 buffer은 제대로 작동한다. 출력은 입력논리값과 같다.enable input의 부호가 논리값이 0이면, 출력은 high impedance(high-Z ... )상태가 된다.어떤 tri-state 소자는 enable 논리값이 0일 때 작동한다. enable 원의 입력값은 condition을 가리키고, enable 입력은 부호를 갖지 않
    리포트 | 7페이지 | 1,500원 | 등록일 2003.08.29
  • [디지털논리회로실험]디코더, 인코더, 멀티플렉스
    ------- 디코드(Decode) --------이진수로 표시된 입력 코드를 어떠한 상태 또는 명령을 나타내는가를 해독하는 장치를 말하며, BCD 코드를 7-segment 숫자표시기로 나타내는 등 여러 가지 경우가 있으며, N개의 입력에 대하여 M개의 출력이 나타나는..
    리포트 | 10페이지 | 1,000원 | 등록일 2005.12.02
  • 논리실험 (디코더,인코더,다중화기,역다중화기).
    들을 이용한 논리 회로 구성방법을 공부한다.◈이론1. 디코더디코더(Decoder)는 n개의 2진 코드로 표현된 입력으로부터 2^n개의 출력으로 변환하는 조합 논리 회로로 블록도는 오른 ... . 멀티플렉서다수의 입력선 중에서 하나를 선택하여 출력선으로 전송하는 방식을 멀티플렉싱(multiplexing)이라 하며, 이러한 동작을 하는 조합 논리 회로를 멀티플렉서라 한다. 이러 ... 된 출력이 각각 입력 데이터,,,와 같은 논리식을 구하면 다음과 같다.따라서 위의 논리식에 의해서 구성된 논리 회로도는 오른쪽 그림과 같다.4. 디멀티플렉서하나의 입력선
    리포트 | 3페이지 | 1,000원 | 등록일 2008.09.19
  • [전기전자실험] 논리게이트
    1. 논리게이트(OR, AND, NOT, NOR, ...)TTL IC 는 디지털용 IC 이다. 논리게이트(logic gate)는 논리연산을 하는 회로요소를 말한다. 논리 대수란 ... 논리를 대수와 같이 수식적으로 처리하는 것을 뜻한다. NOT, AND, NAND, OR, NOR, EX-OR, EX-NOR 게이트가 있으며, IC 에 따라서는 한 개의 IC 안 ... 에는 만들어지지 않고 있다.(3) TTL(Transistor Transistor Logic)TTL은 모놀리식 바이폴러 반도체 기술을 이용하여 만들어지는 포화형 논리회로의 IC이
    리포트 | 8페이지 | 1,500원 | 등록일 2002.10.17
  • 아주대논리회로실험 7장.래치와플립플롭 예비(기본구성+빵판+예상결과)
    this code of ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부과목명: 논리회로실험교수명:분 반:조 :학 번:성 명 ... :1실험9. 예비 16조 허성인실험7장 결과 16조실험 6. 래치와 플립플롭Ⅰ. 목 적여러 종류의 flip-flop을 구성하여 그 동작 특성을 알아본다.Ⅱ. 이 론Flip-flop ... )Ⅲ. 실 험 기 기(1) 오실로스코프(2) 7400(2개), 7404(1개), 7476(2개), 7410(1개), 7474(1개)(3)bread board※ 실험 결과 예측 및
    리포트 | 8페이지 | 1,500원 | 등록일 2011.12.21
  • [디지털 논리 회로 실험]디지털 논리 회로 실험(Boolean Laws and DeMorgan`s Th, logic hazard)
    디지털 논리 실험-결과 보고서-Chap 4 5담당조교 *** 조교님전기전자공학부044**** ***044**** ***1.실험 결과Chap4.부울 법칙과 드모르간 정리표 4-1 ... ABCDIST_R1DIST_R20000000100010000110010000101111101111111Chap5.로직 해저드해저드를 제거한 회로2.실험분석 및 고찰Chap4에서는 부울 ... 음을 wave 창을 통해 확인하였다.Chap5에서는 해저드가 있어서 글리치가 발생하는 코드와 그걸 없애는 코드를 각각 만들어서 실험해 보았다. inv 게이트의 지연시간 때문에 출력 값
    리포트 | 6페이지 | 2,000원 | 등록일 2005.10.17 | 수정일 2023.05.27
  • 연세대 전기전자 기초실험 7. 기본 논리 게이트 설계 실험 (예비보고서)
    실험 예비 보고서실험 제목 : 7. 기본 논리 게이트 설계 실험학과학년학번분반실험조성명1. 목적논리 회로를 구성하는 기본 논리 게이트의 동작을 이해하고, 논리 회로를 간소 ... ① 기본적인 논리 게이트의 동작 이해② 부울 법칙과 드모르간의 정리의 이해③ 반덧셈기와 전덧셈기의 동작 원리 이해④ TTL칩을 이용하여 반덧셈기와 전덧셈기 회로를 구성하고 동작 확인 ... 개의 입력단자에서 결합되는 네 가지 조합에 대하여 논리합과 동일한 결과를 출력하는 회로이다. 그림은 다음과 같다.3) NOT Gate입력되는 것과 반대의 결과가 출력되는 것
    리포트 | 6페이지 | 1,000원 | 등록일 2007.12.30
  • 논리회로실험-CMOS회로의 전기적 특성 결과보고서
    , 노이즈 마진 등을 실험을 통해 확인해 보았다.실험과정 (3)에서는 전압 4.5V에서 입력쪽의 전압을 서서히 낮추면서 논리가 변화하는지점을 살펴보았다. 실험에서는 전압강하시 대략 ... 근처에서 논리가 반전되었다. 실험시 반전이 올라갈때나 내려갈때나 거의 같은 위치에서 변화함을 볼 수 있다.실험값은 제품의 데이터시트의 값(아래 필요부분 첨부)과는 어느정도의 차이 ... 실험2. CMOS회로의 전기적 특성 결과보고서1. 실험목적-High-speed Logic Family 인 74HC시리즈의 전기적 특성을 이해하고 실험을 통해 동작을 확인한다.2
    리포트 | 12페이지 | 1,000원 | 등록일 2007.12.29
  • [논리회로, 회로이론] 게이트 특성 실험
    게이트 전기적 특성 실험1. 목적실제 실험을 통한 GATE의 전기적 특성을 확인하고 실제 GATE의 data sheet와 비교 분석한다.3.이론A. TTL(Transistor ... -Transistor Logic) : 트랜지스터-트랜지스터 논리 회로-가장 많이 사용, 가격 저렴-팬 아웃(fan-out)이 많이 얻어진다-출력 임피던스도 낮아 현재 가장 품종이 풍부 ... 을 인가 시켜야 되고 High 상태가 되는 최소 전압은 2V이며 Low가 되는 최대 전압은0.8V 이다.자세한 칩의 설명은 별지로 첨부 하였다.- 본 실험에서는 74LS00 IC
    리포트 | 8페이지 | 1,000원 | 등록일 2004.12.02
  • 논리회로실험-가산기와 감산기 결과보고서
    시스템의 기본 요소인 가산기와 감산기의 기본 구조 및 동작 원리를 이해한다.2. 실험에 대한 간략한 이론(1) 가산기(adder): 두 개의 2진수를 더해 주는 논리 회로(1.1 ... -가산기와 감산기 결과 보고서-1. 실험목적Logic gates를 이용하여 가산기(adder)와 감산기(subtractor)를 구성하여 동작을 확인해 보고 이를 바탕으로 디지털 ... ) 반가산기(half adder)- 2진수를 2개의 수를 합하여 합(Sum)와 자리올림(Carry)를 구해주는 조합 논리회로- 2개의 입력밖에 받을 수 없으므로, 전단계의 자리올림
    리포트 | 12페이지 | 1,000원 | 등록일 2007.12.29
  • 아주대논리회로실험 4장.멀티,디멀티플렉서 예비(기본구성+빵판+예상결과)
    ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부과목명: 논리회로실험교수명:분 반:조 :학 번:성 명:1실험9. 예비 16조 허성인 ... elector)이다. 이것은 완전하게 결선된 회로 상태에서 원하는 데이터 입력원(input source)을 선택하는 응용에 자주 사용되며 아날로그먹스와 디지털먹스가 있다. 이 실험에서는 논리 ... 실험7장 결과 16조실험 4. 멀티플렉서와 디멀티플렉서(16조)I. 목적멀티플렉서(Multiplexer)와 디멀티플렉서(Demultiplexer)의 원리를 이해하고 실험을 통해
    리포트 | 10페이지 | 1,500원 | 등록일 2011.12.21
  • 아주대논리회로실험 5장.디코더인코더 예비(기본구성+빵판+예상결과)
    로하지는 않는다.< 그림 1. 2단 2진 카운터의 waveform과 decoding >그림 1에서 2진 카운터를 구성하는 논리소자는 flip-flop이며 본 실험에서는 J-K flip ... 실험 5. Decoder & Encoder1. 목 적카운터를 이용해 디코딩(decoding)과 인코딩(encoding)의 코드변환 동작에 관해 실험하고 그 동작원리를 이해한다.2 ... 을 가진다. 본 실험에서는 2진 카운터 소자를 이용해서 복호기를 구현해 본다. Electronic counter는 2진수 또는 수정된 2진수로 수를 세는 소자이다. 디스플레이 소자
    리포트 | 10페이지 | 1,500원 | 등록일 2011.12.21
  • 아주대논리회로실험 9장 가산기감산기 결과(문답+빵판비교+고찰)
    this code of ethics.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부과목명: 논리회로실험교수명:분 반:조 :학 번:성 명 ... 를 뺄 수 없으면 B에서 하나 빌려와 B는 1이 되고 그 빌린수로 Y와의 차를 D에 적어주면 되었다. 이번 실험은 가산기와 감산기를 논리회로로 구성하여 그 결과를 측정하는 것이 ... :1실험9. 예비 16조 허성인실험7장 결과 16조실험 3. 가산기와 감산기(1) 예비보고서에서 구상한 반가산기를 구성하고 그 결과를 확인하라.그림 3-1. 반가산기 회로왼쪽
    리포트 | 7페이지 | 2,000원 | 등록일 2011.12.21
  • 디지털 논리회로 실험, 부울법칙 및 드모르간, 글리치, 해저드, half/full adder 실험 예비 보고서
    1. 실험목표① 부울 법칙에 대해 이해한다.② 드모르간의 정리에 대해 이해한다.③ 부울법칙과 드모르간의 정리를 Verilog를 이용해 시뮬레이션 한다.④ 글리치와 해저드의 개념 ... 을 이해한다.⑤ 해저드를 제거하는 방법을 이해한다.⑥ Half Adder와 Full Adder의 구성과 동작 원리를 이해한다.⑦ Adder을 이용하여 간단한 논리회로를 직접 구성 ... 해본다.2. 기본이론1) 효율적인 논리 회로를 만들기 위해서는 최적화된 부울 방정식이 필요하다. 부울 방정식을 만드는 방법으로 부울 법칙과 드모르간 정리가 사용된다.부울 대수 법칙
    리포트 | 5페이지 | 1,500원 | 등록일 2009.07.18
  • 연세대 전기전자 기초실험 7. 기본 논리 게이트 설계 실험 (결과보고서)
    실험 결과 보고서실험 제목 : 7. 기본 논리 게이트 설계 실험학과학년학번분반실험조성명표 7-3. AND 게이트 실험 결과ABA?B000010100111표 7-4. OR 게이트 ... 실험 결과ABA+B000011101111표 7-5. NOT 게이트 실험 결과A0110표 7-6. NAND 게이트 실험 결과AB001011101110표 7-7. NOR 게이트 실험
    리포트 | 5페이지 | 1,000원 | 등록일 2007.12.30
  • 프레시홍 - 추석
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 22일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:18 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감