• 통합검색(4,161)
  • 리포트(2,289)
  • 자기소개서(1,695)
  • 방송통신대(62)
  • 논문(46)
  • 시험자료(40)
  • 서식(18)
  • 이력서(6)
  • ppt테마(4)
  • 노하우(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"설계제작실습" 검색결과 41-60 / 4,161건

  • 판매자 표지 자료 표지
    아날로그 및 디지털회로 설계 실습 실습4_신호발생기_예비보고서
    설계 실습4. 신호발생기4-1. 목적Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인한다.4-2. 준비물 및 유의사항부품Op
    리포트 | 5페이지 | 1,000원 | 등록일 2024.08.27
  • 중앙대 전기회로설계실습 결과보고서4
    요약: Thevenin등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값과 비교한다.사용계측기:Digital Multimeter(KEYSIGHTE 34450A)1. 서론 ... Thevenin 등가회로를 구현하는 것은 전기회로설계실습뿐만 아니라 앞으로의 전공에서도 중요한 의미를 가진다고 볼 수 있다. Thevenin 등가회로는 보다 적은 장비들로 같은 효과 ... 실험을 통해 확인 해본다. 이를 통해 Thevenin의 정리를 이해한다.2. 설계 실습 결과*보고서의 표에 기재한 값들은 모두 유효숫자 세 자리까지 나타내었다. 오차
    리포트 | 7페이지 | 1,000원 | 등록일 2024.07.04
  • 중앙대 전자회로설계실습 결과보고서4
    4. 설계실습 결과3.1 MOSFET 회로의 제작 및 측정(A) 그림 1의 회로를 제작하여라. 이때,   Ω로 설정한다. 또한, DC Power Supply를 회로
    리포트 | 5페이지 | 1,000원 | 등록일 2024.03.26
  • [예비보고서]중앙대학교 아날로그및디지털회로설계실습 신호발생기
    4-1. 실습 목적Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인한다.4-2. 실습 준비물부품Op amp. (UA741CN ... (Bread board) : 1개파워서플라이(Power supply) : 1대점퍼선 : 다수4-3. 설계실습 계획서4-3-1 신호발생기 설계(A) 그림 4-1에 주어진 Wien ... bridge 회로에서 V+와 V-의 관계식을 구하시오. 이 관계식을 이용하여 1.63 kHz에서 발진하는 Wien bridge 회로를 설계하시오. 다이오드 달기 전과 후
    리포트 | 6페이지 | 1,000원 | 등록일 2023.06.23
  • 중앙대학교 아날로그및디지털회로설계실습 설계실습 5. 전압제어 발진기 A+ 예비보고서
    5-1. 실습목적 : Wien bridge RC 발진기를 이용하여 신호 발생기를 설계, 제작, 측정하며 그 동작을 확인한다.5-2. 실습 준비물* 부품저항 100, 1/2W ... 서플라이(Power supply) : 1대함수발생기 (Function generator) : 1대점퍼선 : 다수5-3 설계 실습 계획서5-3-1 슈미츠 회로의 특성(A) 실험에 사용 ... 도록 회로를 설계 하시오.교재 ‘아날로그 및 디지털 회로 설계 실습 교재 p.47’에 의하면  는 다음과 같
    리포트 | 10페이지 | 1,000원 | 등록일 2022.09.15
  • 전기회로설계실습 실습3 예비보고서
    한 분압기(Voltage Divider)을 설계, 제작하고 설계와 실험값을 비교, 분석하는 것이 이 실험의 목적이다.[2. 실험 준비물]Function generator 1개DC ... OMEGA, 2.7수식입니다.k OMEGA, 3수식입니다.k OMEGA, 6.2수식입니다.k OMEGA, 1/4W, 5%) 3개[3. 설계실습 계획서][3.1](a) 분압기는 아래 ... 한다...FILE:Preview/PrvText.txt[1. 실험 목적]부하효과를 고려한 분압기(Voltage Divider)을 설계, 제작하고 설계와 실험값을 비교, 분석하는 것이 이
    리포트 | 2페이지 | 1,000원 | 등록일 2024.08.13 | 수정일 2024.08.16
  • 판매자 표지 자료 표지
    [중앙대학교 3학년 1학기 전자회로설계실습] 결과보고서4 구매 시 절대 후회 없음(A+자료)
    < 전기회로 설계실습 결과보고서 >설계실습 4. MOSFET 소자 특성 측정과목명전기회로 설계실습담당교수학과전자전기공학부학번이름실험조실험일제출일설계실습 4 ... 미세하게 saturation region이 시작되는 구간이 변화함을 알 수 있었다.Ⅱ. 설계실습내용 및 분석1. 서론MOSFET을 사용하여 Switch 구동 회로나 증폭기를 설계 ... 고, 설계, 구현하여 전압의 변화에 따른 전류를 측정하고, 이를 이용하여 소자의 특성을 구한다.Ⅰ. 요약실험 2.1에서는 MOSFET을 사용하여 간단한 회로를 구현
    리포트 | 7페이지 | 1,000원 | 등록일 2023.08.28
  • 중앙대 전기회로설계실습 결과보고서2
    요약: 건전지의 출력저항과 DMM의 입력저항을 측정하는 회로를 설계, 제작, 측정하고 DC Power Supply의 사용법을 익혔다. 이를 통해 부하효과(Loading ... A)1. 서론DMM은 전압, 저항, 전류를 측정할 수 있는 중요한 계측기로서 전기회로설계실습에서 가장 필수 적인 장비라고 할 수 있다. 건전지나 DMM 등은 앞으로의 실험에서 많이 ... 하다. DC power supply 또한 전압과 전 류를 일정하게 출력해줄 수 있는 전기회로설계실습에서의 매우 중요한 장비이다. DC power supply가 어떤 식으로 전압을 출력
    리포트 | 12페이지 | 1,000원 | 등록일 2024.07.04
  • [A+][예비레포트] 중앙대 아날로그 및 디지털 회로 설계실습 12. Stopwatch 설계
    Datasheet를 읽고 분석하는 능력과 원하는 회로를 설계할 수 있는 능력을 배양한다.설계실습계획서설계실습 방법에 나온 Stopwatch 제작 과정 중, 12-4-1 ~ 12-4-4 ... 실습 12. Stopwatch 설계실습목적Stopwatch 설계를 통하여 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성요소에 대한 이해를 높이고
    리포트 | 1페이지 | 1,000원 | 등록일 2022.04.08
  • [결과보고서]중앙대학교 아날로그및디지털회로설계실습 신호 발생기
    실습 내용 및 분석4-4-1 설계한 Wien bridge oscillator 구현(A) 계획서의 4-3-1에서 설계한 대로, 그림 4-1에 주어진 Wien bridge 발진기를 제작하시오.이 때 Op-amp는 ±  전압을 공급하시오. ... 요약: 이번 실험은 Wien bridge 신호발생기를 설계 제작, 측정하였다. 예비보고서에서 발진 주파수 = 1.63 kHz, Loop gain이   = 1을 갖기 위한 ... 증폭기 이득   = 3을 갖도록 설계하였다.        을 통해  = 2를 중심으로 이득을 변화시키면서 파형을 관찰하였다. 첫 번째 실험
    리포트 | 7페이지 | 1,000원 | 등록일 2023.06.23
  • 6. 위상제어루프 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    주파수의 값들이 적절하게 나온 것으로 보아 설계 실습이 잘 되었다고 생각한다. 다만 강의영상 제작도중에 오류로 인해 엉뚱한 화면이 나온 것이 아쉬웠다. ... 아날로그 및 디지털 회로 설계 실습-실습 6 결과보고서-위상제어루프학과 :담당 교수님 :제출일 :조 :학번 / 이름 :6-4. 설계실습내용 및 분석6-4-1 위상제어루프의 설계 ... 결과보고서는 반드시 교재 앞부분의 결과보고서(예)의 형식으로 작성하되, 다음 사항을 검토하여 작성하라.- 이번 설계실습에 대해서 측정 수치를 포함하여 서술한다. 그리고 만약 설계
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.07
  • 판매자 표지 자료 표지
    [A+예비보고서] 설계실습 3. 분압기(Voltage Divider)
    설계실습 3. 분압기(Voltage Divider)1. 목적부하효과(Loading effect)를 고려한 분압기(Voltage Divider)를 설계, 제작하고 설계와 실험값 ... 4개(한쪽은 계측기에 꼽을 수 있는 잭, 다른 쪽은 집게)Breadboard(빵판): 1개점퍼와이어 키트: 1개3. 설계실습 계획서3.1(a) DC power supply에서 12 ... 해서 분압기를 설계해야 한다.(b) 등가부하를 라 하면 와 의 =0.5kΩ이다. 이 상태에서 Voltage Divide Rule을 적용하면, 식에 따라 ( 이다. 이는 설계 목표 값
    리포트 | 3페이지 | 1,000원 | 등록일 2025.01.31
  • 설계 실습 4. Thevenin 등가회로 설계 결과보고서
    고 무엇을 느꼈는가? Norton 등가회로에 대해서는 왜 실습을 하지 않았다고 생각하는가?이번 실험은 Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값을 비교 ... Ⅰ. 요약Thevenin 등가회로를 설계, 제작, 측정하여 원본 회로 및 이론값을 비교해보는 실험이었다. 실험에 들어가기에 앞서 실험에 사용할 저항값을 측정하였다. 330 ... .081㏀에 가까워질수록 높은 전력이 로드에 걸림을 확 인할 수 있었다.Ⅳ. 결론전체적으로 설계 실습이 잘 되었는가? 잘 되었다면 무슨 근거로 잘 되었다고 생각하 는가? 잘 안되
    리포트 | 8페이지 | 1,000원 | 등록일 2021.09.24
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서12
    서플라이 (Power supply)1 대점퍼선다수3. 설계 실습 계획서3.1 설계 실습 방법에 나온 Stopwatch 제작 과정 중, 12-4-1 ~ 12-4-4에 필요한 회로 결선 ... 아날로그 및 디지털 회로설계실습(실습12 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고서설계실습 12. Stopwatch 설계 (동기순서 논리회로)실습날짜2021 ... , 디코더 등 다양한 디지털 회로 구성요소에 대한 이해를 높이고 Datasheet를 읽고 분석하는 능력과 원하는 회로를 설계할 수 있는 능력을 배양한다.2. 실습 준비물부품
    리포트 | 5페이지 | 1,500원 | 등록일 2022.09.14
  • 실습 12. Stopwatch 설계 예비보고서
    (Function generator) : 1대점퍼선 : 다수12-3. 설계실습 계획서설계실습 방법에 나온 Stopwatch 제작 과정 중, 12-4-1 ~ 12-4-4 에 필요 ... 실습 12. Stopwatch 설계12-1. 실습목적Stopwatch 설계를 통하여 카운터, 분주회로, 클럭 회로, 디코더 등 다양한 디지털 회로 구성요소에 대한 이해를 높이고 ... Datasheet를 읽고 분석하는 능력과 원하는 회로를 설계할 수 있는 능력을 배양한다.12-2. 실습준비물부품Inverter 74HC04 : 8개NAND gate 74HC00
    리포트 | 2페이지 | 1,000원 | 등록일 2022.09.19
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서4 신호발생기
    아날로그 및 디지털 회로 설계 실습-실습 4 결과보고서-신호발생기학 과 :담당 교수님 :제출일 :조 :학번 / 이름 :. 설계실습 내용 및 분석설계한 Wien bridge ... oscillator 구현계획서의 4-3-1에서 설계한 대로, 그림 4-1에 주어진 Wien bridge 발진기를 제작하시오. 이 때 Op-amp는 15V전압을 공급하시오.계획서의 1번 ... 를 다른방향으로 병렬 연결한 후 파형을 확인하였다. 그 결과 왜곡이 적어진 파형을 확인할 수 있었다.설계 사양에 따라 설계실습계획서에서 설계한 회로가 실제 구현되었을 때에도 설계사양
    리포트 | 10페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 판매자 표지 자료 표지
    A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 3. 분압기(Voltage Divider)설계 예비보고서
    전기회로설계실습(3번 실습- 예비보고서)소 속담당 교수수업 시간편 성학 번성 명설계실습 3. 분압기(Voltage Divider)설계서론부하효과(Loading Effect ... )를 고려한 분압기(Voltage Divider)를 설계, 제작하고 설계와 실험값을 비교, 분석한다.준비물Function generator: 1 대DC Power Supply ... 와이어 키트: 1 개부품: 리드저항(1 ㏀, 2.7 ㏀, 3 ㏀, 6.2 ㏀, 1/4 W, 5 %) : 3개설계실습계획서설계목표는 출력전압이 12 V로 고정되어 있는 한 대의 DC
    리포트 | 4페이지 | 1,000원 | 등록일 2023.07.31
  • 판매자 표지 자료 표지
    A+ 연세대학교 기초아날로그실험 10주차 결과레포트
    으로 회로를 설계해볼 것이다.우선 앞에서 제작한 schematic을 board로 옮기면 노란색 얇은 선으로 각 소자 간의 연결 여부를 표시해준다. 따라서 먼저 대략적으로 이 노란색 ... mm, 세로 17.7mm, 넓이 672.6mm2의 PCB를 제작할 수 있었다. 이 회로가 최선의 설계라고 단언할 수는 없으므로 더욱 효율적으로 바꾸는 방법을 생각해보았다. 우선 ... (Design Rule Check)란 PCB 제작 장비로 해당 PCB를 실제로 제작할 수 있는지 검사하는 것이다. 우리가 설계한 PCB에 대해 DRC 검사를 처음 진행했을 때 그림4와 같
    리포트 | 5페이지 | 1,500원 | 등록일 2023.07.03
  • 12. Stopwatch 설계 결과보고서 [2021년도 아날로그 및 디지털 회로 설계 실습 A+ 자료]
    아날로그 및 디지털 회로 설계 실습-실습 12 결과보고서-Stopwatch 설계학과 :담당 교수님 :제출일 :조 :학번 / 이름 :12-4. 설계실습 방법이번 stopwatch ... 를 해결하였는지 기술하시오. 이 설계실습을 통하여 배운 점과 느낀 점 그리고 앞으로 개선할 점 등에 대하여 논하시오. ... 프로젝트는 전체 결선이 매우 복잡하여 처음부터 너무 복잡한 사양의 stopwatch를 제작하고자 하면 생각대로 동작하지 않고 심지어는 전혀 동작하지 않는 결과물이 나올 수도 있
    리포트 | 6페이지 | 1,000원 | 등록일 2022.10.24
  • 아날로그 및 디지털 회로 설계실습 예비보고서 12주차
    11-1. 실습목적JK Flip Flop을 이용한 동기식, 비동기식 카운터를 설계해 보고 리셋 기능을 이용하여 임의의 진수의 카운터를 제작할 수 있는 능력을 배양한다. 또한 ... chattering 방지 회로에 대하여 학습한다.11-2. 실습 준비물부품JK Flip Flop 74HC73 4개NAND gate 74HC00 4개NOR gate 74HC02 2개
    리포트 | 5페이지 | 1,000원 | 등록일 2024.07.05
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 07일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:16 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감