• 통합검색(1,254)
  • 리포트(1,085)
  • 자기소개서(100)
  • 시험자료(45)
  • 방송통신대(18)
  • 논문(5)
  • 서식(1)

"고급전자회로" 검색결과 41-60 / 1,254건

판매자 표지는 다운로드시 포함되지 않습니다.
  • 서강대 고급전자회로 실험 - 실험 8. Digital Filter Design - 결과 보고서
    고급전자회로 실험 결과 보고서실험 8. Digital filter design분반학번이름조학번이름시작종료실험시작/종료시간 기재(통계 목적임)실험 11.1 다음의 filter
    리포트 | 15페이지 | 2,000원 | 등록일 2015.06.18 | 수정일 2015.06.22
  • 서강대학교 고급전자회로실험_2주차_예비보고서
    고급전자회로실험실험2 예비보고서제 출 일 : 2012. 09. 12.학 과 :성 명 :실험 2. 공통 소오스 증폭기분반학번이름조1. NMOS의 소신호 등가회로에 대해서 설명 ... 하고, gm과 rO 는 드레인 바이어스 전류 ID와 어떤 관계인지 유도하시오.▲ NMOS 소신호 등가회로회로는 NMOS의 소신호 등가회로이다. 게이트 전압()부터 살펴보면 만약인 ... 경우, 채널(channel)이 형성되어 드레인과 소스 사이에 전류()가 흐르게 된다. 또한 게이트와 바디 사이에는 산화막이 존재하여 전류가 흐르지 않으므로, 위 등가회로와 같이
    리포트 | 10페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 10주차 결과보고서
    실험9 . 741 OPAMP 회로해석분반학번이름조담당교수제출일자2012.11.141. 실험 결과분석1) 741 OPAMP 회로해석(1) 실험 1. DC analysis시뮬레이션 ... .6uA3.75uA546mV171uA결과분석 : 위의 결과는 uA741 오피앰프를 BJT를 이용하여 직접 구현한 회로의 DC분석 결과이다. 각각의 부분별로 분석을 하면 왼쪽의 Q12 ... Cc 제거, 주파수 보상을 하지 않은 경우-20dB/decade-35dB/decade회로의 안정성을 높여주기 위해서 주파수 보상을 하게 되며 통상 Cc로 증폭단의 입력과 출력 사이
    리포트 | 6페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 7주차 결과보고서
    실험7. 발진기와 신호 발생기 (결과)분반학번이름조담당교수제출일자2012.10.311. 실험결과실험1.1. 빈 브리지 발진기 회로R4[]측정된 발진 주파수[kHz]출력의 크기 ... 었으나, 전압이 그 이상으로 증가되지는 않았다.실험1.2. 구형파 발생기 회로R[k]C[nF]측정된 출력 주파수[kHz]출력의 크기[Vp-p]이론적 출력 주파수[kHz]1kΩ200nF4 ... 는데, 구한 결과는 위의 표와 같다. OP Amp의 외부 전압으로는를 인가했다. 따라서 Feedback 회로를 보게 되면,,를 출력해야한다. 그러나 측정결과를 보면 예상값보다 0.7~8V
    리포트 | 4페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 7주차 예비보고서
    실험7. 발진기와 신호 발생기분반학번이름조담당교수제출일자2012.10.241. 시뮬레이션 및 분석실험1.1. 빈 브리지 발진기 회로회로도Vo 파형(위:시간축, 아래:주파수 축 ... 회로의 발진 주파수 =Hz이다.실험1.2. 구형파 발생기 회로회로도Vo 파형 (주파수 : 469Hz)반전 입력단 파형 및 비반전 입력단 파형(구형파 : 비반전, 삼각파 : 반전 ... )구형파 발생기에서는인 주기를 갖는 구형파가 생성된다.∴f=1/T=493Hz이다.실험1.3. 삼각파 및 구형파 발생기 회로회로도삼각파 : v1, 구형파 : v2 / 주파수 : 364Hz삼각파 및 구형파 발생기에서는 OP 앰프 두 개를 이용하여 각각의 출력단에서
    리포트 | 3페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 5주차 예비보고서
    실험 5. 증폭기 주파수응답 및 차동증폭기(예비)분반학번이름조(1) 실험 1 : 오디오 증폭기 주파수 응답회로를 보면 BJT들의 에미터에 모두 저항이 달려있고 병렬로 캐패시터 ... 가 있다. 따라서 낮은 주파수의 신호에서는 캐패시터의 임피던스가 커져 에미터에 저항이 달린 부궤환 회로가 되어 저항이 없는 일반적인 공통 에미터 증폭기보다 이득이 작게 된다 ... 으나, Sensitivity는 감소하는 장점이 있음을 확인할 수 있다.[10]제거 : 처음 회로와 큰 변화가 없음을 확인할 수 있다.(2) 실험 2 : 차동 증폭기[2]①②Gain
    리포트 | 6페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 4주차 예비보고서
    실험 10. A급 음성증폭기 및 푸쉬풀 증폭기 (예비)분반학번이름조1) 실험 10. A급 음성 증폭기회로도시뮬레이션회로도시뮬레이션분석 : A급 음성 증폭기의 스피커 및 출력 변압 ... 전압은 915.6mVP-P가 나왔다.이므로 권선비를 계산하면 권선비는 2.240 : 1이다.2) 실험 10-1 증폭기 실험회로도콜렉터 전압 : 1.96Vpp출력 전압 : 10.16 ... mVpp분석 : 음성 출력 증폭기의 회로와 그 시뮬레이션 결과이다. 콜렉터 전압의 왜곡이 일어나지 않도록 저항값을 조절한 후 콜렉터 전압을 보면= 1.96Vpp 이다. 이때 Q1
    리포트 | 2페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 3주차 결과보고서
    시키면서 ISS를 측정하여 표 3-1에 기록하라. 그림 3-1에 ISS-Vx 그래프를 그리고, 1) ISS가 이 회로의Vx에 거의 영향 받지 않는 범위는 어디인가? 2) 이 범위에서 ISS ... .031.5표 3-1 실험 회로 1의 VX 변화에 따른 ISS 측정 값ISS(mA)VX(V)그림 3-1 ISS-VX 그래프- ISS-VX 그래프를 살펴보면 Vx가 0.6V 이하인 지점 ... 하라.- 출력 저항 ro = ΔVx/ΔIss = 3V/29mA = 1.67kΩ으로 계산된다.실험1.2[2.1] 회로 구성 후, IREF = 20 mA (± 2mA)가 되는지 확인하라
    리포트 | 3페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 1주차 결과보고서
    고급전자회로실험실험1. 결과보고서제 출 일 : 2012. 09. 12.학 과 :성 명 :실험 1. MOSFET 기본 특성분반학번이름조1. 실험 결과실험 1.1[1.1] VDS ... .25.1811.6319.5431.1645.8163.79표 1-1 실험 회로 1의 VGS 변화에 따른 IDS 측정 값그림 1-1 IDS-VGS 특성 그래프Vthn = 1.4 V[1 ... .50.188.0332.2671.855.00.38.4134.1273.26표 1-2 실험 회로 1의 VDD 변화에 따른 IDS 측정 값그림 1-2 IDS-VDS 특성 그래프[1.4
    리포트 | 3페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 5주차 결과보고서
    .1635.492.0924.614.1535.56실험과정(6)R(CB) = 20 ohmR(AB) = 1.02 kohm표 11-1. 주파수 응답 회로 측정 결과.실험1 : 오디오 증폭기 주파 ... 을 게 저역주파수에서 이득이 감소하는 이유는 여러 가지가 있겠지만 첫째로 Q1 트랜지스터로 인가되는 전압이 입력단 캐패시터에 의해 감소되기 때문이다. 즉 오디오 증폭기 회로에 인가 ... 이 그대로 트랜지스터에 인가되지만, 입력주파수가 낮아질 경우 Zc1은 점점 커지게 되어 전압분배효과에 의해 실제 트랜지스터에 인가되는 전압은 낮아지게 된다. 이에 따라 부궤환 회로가 없
    리포트 | 9페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 3주차 예비보고서
    고급전자회로실험실험3. 예비보고서제 출 일 : 2012. 09. 19.학 과 :성 명 :실험 2. 차동 증폭기분반학번이름조실험 1.1[1.1] Vx = 6 V 로 고정 ... 가 이 회로의 Vx에 거의 영향 받지 않는 범위는 어디인가? 이 범위에서 ISS가 Vx에 따라 조금씩 변한다면 그 이유는 무엇인가?[1.3] Vx = 3 V 일 때 이 정전류원 ... 었다. 그리고 Vx가 증가할수록 전류는 세지지만 일정 정도를 넘어서면 전류가 일정하였다. Vx가 0.8V부터는 ISS가 일정한 값을 가진다.실험1.2[2.1] 회로 구성 후, IREF
    리포트 | 8페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 15주차 결과보고서
    실험 10. 데이터 변환기(결과)분반학번이름조1. 실험 결과실험 1. 디지털-아날로그 변환기[1.1] [실험회로 1-1]을 구성하고, 디지털-아날로그 변환기의 입력코드를 “000 ... 시오. 또한 디지털-아날로그 변환기의 입력-출력 특성 곡선을 바탕으로 [실험회로 1-1]의 DNL, INL, 오프셋, 이득 오차 특성을 구하시오.디지털 입력0 ... 인 0.625와의 차이로 계산하였다.[1.2] [실험회로 1-2]를 구성하고, 디지털-아날로그 변환기의 입력코드를 “000”부터 “111”까지 단계적으로 증가시키면서 아날로그 출력
    리포트 | 3페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 9주차 예비보고서
    의 정현파 신호를 발생시키는 회로이다. 이때 원하는 주파수 성분만 출력되는 것이 아니라 잡음이 섞여서 나오게 되는데, 이것을 주파수 축에서 보게 되면 완전한 임펄스의 파형이 나오 ... 어내는 회로가 PLL(Phase Locked Loop)이다. [1]2. PLL의 각 블록의 역할① VCO (Voltage Controlled Oscillator)입력전압에 따라
    리포트 | 2페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 6주차 예비보고서
    실험 6. OP앰프 특성, 능동 필터 (예비)분반학번이름조시뮬레이션 결과 및 분석1) 실험 1. 입력 바이어스 전류회로도- 분석: 이번 실험은 3가지의 오피엠프에 대해서 바이어 ... 스를 결정하고 그 전류를 측정하는 실험이다. 회로를 그림과 같이 연결하고 DC바이어스와 DC전류를 측정한 결과 위와 같이 나왔다. 이상적인 오피엠프는 입력단에 전류가 흐르지 않 ... 지만 위 회로에서는 매우 작은 전류가 흐르는 것을 확인할 수 있으며, 출력쪽에서도 전류가 흐른다.2) 실험 2. 출력 오프셋 전압회로도- 분석: 위 회로는 부궤환 회로를 연결하여 반전
    리포트 | 4페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 4주차 결과보고서
    측정시 스피커와 멀티미터의 방향과 상관없이 동일하게를 출력했다.[1.2] 그림 10-8(a)의 회로를 연결한 후, R1 양단의 전압을 측정한 후, 회로의 전류를 계산하라. 스피커 ... 를 출(b)와 같이 회로를 연결한 후, R1 양단의 전압을 측정하고 회로의 전류 IT를 계산하라. 1차측 코일 양단의 전압을 측정하고 1차측 임피던스 RP를 계산하라.VR1은 3.56 ... )정현파 소신호가 있을 때정현파 소신호가 없을 때Isupply= 32.5mAIsupply= 32.5mA표 10-. 음성출력 증폭기 회로[1.6] 그림 10-9와 같이 회로를 연결하라
    리포트 | 3페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 1주차 예비보고서
    고급전자회로실험2주차 예비보고서제 출 일 : 2012. 09. 05.학 과 :성 명 :1. 예비 보고 사항(1) NMOS와 PMOS의 세 가지 동작 영역을 설명하고, 각 동작 ... 내용대로 모의실험하여 보고하시오.실험 1. 회로도 및 시뮬레이션 결과회로도(0~2.1V)(1.4~2.0V,0~1.0V)(1.4~2.0V,1.0~5.0V)드레인 전압을 고정
    리포트 | 4페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 15주차 예비보고서
    실험 10. 데이터 변환기 (예비)분반학번이름조1. 시뮬레이션 결과실험 1. 디지털-아날로그 변환기실험회로 1.이진수로 가중된 저항을 이용한 DAC 회로는 디지털 입력 (b1 ... , b2, ... , bn)을 받는다.다음 식은 시뮬레이션 회로도에서 Rf에 흐르는 전류를 계산하여 나타낸 것이다. 이는 저항에 흐르는 전류와 디지털 입력 코드 사이의 관계식을 나타내 ... 고 있다.전류와 피드백 저항 Rf를 곱하면 아날로그 출력전압을 얻을 수 있으며 다음과 같이 표현된다.이는 DAC에 해당한다.실험회로 2.이진수로 가중된 저항 열의 경우에는 각 저항
    리포트 | 4페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 9주차 결과보고서
    에서 동작을 알아보는 실험이었다. 자유 발진 모드는 VCO의 lock범위를 벗어나는 주파수가 들어올 때 VCO의 회로 소자값에 의해 주파수를 결정하는 모드를 말한다. 신호발생기 ... 는것을 DC레벨로 바꾸어주어 주파수의 변화에 따라 출력 DC전압이 변하는 회로가 필요하게 된다. 따라서 PLL을 이용하여 변하는 주파수에 따라 출력 Vdc값을 변화시켜 원래의 데이터
    리포트 | 3페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대학교 고급전자회로실험 6주차 결과보고서
    으며 실험상으로는 약-31dB/decade정도의 기울기를 갖는 것을 확인할 수 있다. 이는 이득이 작아지면서 오피엠프의 출력전압이 매우 작아지게 되는데 출력이 매우 작을 경우 회로
    리포트 | 6페이지 | 1,000원 | 등록일 2013.04.12
  • 서강대 고급전자회로 실험 - 실험 10 . Demodulation & Music Synthesis - 결과보고서
    고급전자회로 실험 결과 보고서실험 10. Demodulation & music synthesis분반학번이름조학번이름시작종료실험시작/종료시간 기재(통계 목적임)결과 보고서실험 1
    리포트 | 25페이지 | 2,000원 | 등록일 2015.06.18 | 수정일 2015.06.22
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 05월 13일 화요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:12 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감