• 통큰쿠폰이벤트-통합
  • 통합검색(9,663)
  • 리포트(8,269)
  • 자기소개서(1,042)
  • 시험자료(137)
  • 방송통신대(108)
  • 논문(98)
  • 이력서(4)
  • 서식(3)
  • ppt테마(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로구현" 검색결과 4,541-4,560 / 9,663건

  • (주)경신 합격 자기소개서
    를 파트별로 나누어 3달에 걸쳐 작업을 진행했습니다. 로봇의 전체적인 디자인 및 설계, 내부 소프트웨어 구현, 하드웨어 작업등 크게 3가지로 나눴는데, 그중에서 소프트웨어 유지 보수 및 ... 하면서 처음으로 제어 분야에 관심을 가지게 되었고, 이후 지식을 쌓기 위해 전기 및 회로이론 등과 같은 관련 과목들을 수강하며 전공기초를 다졌습니다. 그리고 대학교 종합설계과제로 휴대폰
    자기소개서 | 6페이지 | 3,000원 | 등록일 2018.08.18
  • 마이크로프로세서 ST Microelectronics STM32F407VG 조사
    로 보조티시장정보유로넥스트이탈리아국가스위스본사제네바제품주문형 집적회로, 플래시 메모리, 이이피롬, 마이크로컨트롤러, 스마트카드, 아날로그 회로, 전력칩매출액80.8억순이익-5억 달러 ... 를 들자면 액정에 큰 용량(이미지)의 데이터를 빠르게 처리가 가능하다.메모리보호유닛(MPU)는 구현하여 응용프로그램의 보안을 강화하고 있다.? 최대 1M 바이트 플래시 메모리플래시
    리포트 | 6페이지 | 1,000원 | 등록일 2017.06.18
  • 테브난과 노턴의 정리 결과 보고서
    등가 회로구현하여 측정한 전류의 결과가 차이가 남을 볼 수 있습니다. 가변저항을 이용하여을 맞추는 과정에서 가변저항의 민감함 때문에 정확히을 맞추지 못했습니다. 오차의 원인 ... 기 초 전 자 회 로 실 험II유 형결과보고서제출자학번소 속성명조공동실험자학번제출일자성명제 목 : 15 테브난과 노턴의 정리□ 실험 목적① 회로의 분석에 많이 사용되는 테브난과 ... 노턴의 정리를 이해하고 응용하는 능력을 키운다.② 테브난의 정리를 실험적으로 확인한다.③ 노턴의 정리를 실험적으로 확인한다.□ 기본 이론과 원리테브난의 정리는 “ 임의의 회로
    리포트 | 2페이지 | 2,000원 | 등록일 2012.06.26
  • CMOS 소자를 이용한 OPAMP 설계 (tiny cad, pspice)
    설계 내용 고찰설계 기초OP AMP 회로 내에 들어가는 소자는 CMOS와 C, R로 이루어진 회로이다. 그리고 그렇게 구현회로는 Subcircuit화 되어 가산기(adder ... [2012년 2학기 전자회로II 프로젝트]OP AMP담당교수 : 조원경교수님학과 :학번 :학년 :이름 :• Contents설계 기초설계 내용최종 설계설계 시 문제점느낀 점 및 ... ), 미분기(differential), 적분기(integration) 기능을 수행하도록 구현될 것이다.설계 내용L(길이)과 W(너비)의 비율?MOSFET에서 L과 W는 전류의 흐름에 많
    리포트 | 14페이지 | 3,900원 | 등록일 2012.12.12 | 수정일 2020.06.23
  • 9조 pre 7주 Mosfet Basic
    VGS 값은 각각 1.0V, 2.0V, 3.0V, 4.0V, 5.0V로설정하시오. 회로 구현 모습 시뮬레이션 모습 -Vt이상 전압을 걸어줘야 전류가 흐르는 것을 확인 할 수 있 ... NMOS라 불린다 MOS 트랜지스터는 디지털 회로에 광범위하게 쓰이는데 스위칭 기능이 매우 뛰어 나기 때문이다. 이는 산화막에 의해 채널로부터 절연되어 있기 때문에gate단 ... result & Analysis [1-1] 다음과 같은 N-Channel MOSFET 회로에서 VDS (0~10V)에 대한 IDS 그래프를PSPICE를 통해 구하시오. 이 때
    리포트 | 4페이지 | 2,000원 | 등록일 2014.03.06 | 수정일 2025.04.11
  • SCM구축사례 팀프로젝트
    의 활용을 최적화하는 계획 및 관리와 같은 공급사슬네트워크에서 중요한 전략적 의사결정을 돕는 기능 정의 특히 , 폐쇄 회로 자재 소요량 계획 (MRP) 이 한층 확장되고 진보된 것 ... -Echelon 재고 최적화 ) JDA IPO (Inventory Policy Optimization) 솔루션으로 구현 수요 및 리드타임 변동성 , 구매 / 생산 리드타임 및 변동
    리포트 | 19페이지 | 1,500원 | 등록일 2016.10.09
  • led전광판 자료조사
    입니다모두 회로(디지털)를 프로그램할 수 있다는 특징이 있죠.PLD는 초창기 간단한 로직을 프로그램 할수 있는 PAL, GAL로 시작하여 오늘날 수천만게이트를 구현할 수 있는 대형 ... 자 프로그래밍으로 원하는 custom 회로를 빠른 시간에 구현할 수 있게 해준다. 그러나 PLA는 일반적으로 AND-OR 게이트로 된 구저적인 어레이를 취함에 따른 회로구현의 효율 ... 성이 낮은것에 비하여 유연성있는 논리 및 연결구조로 인하여 고성능의 회로구현할 수 있게 한다. 아래의 그림 1은 FPGA의 개념적인 구조도를 보여준다. 그림의 logic block
    리포트 | 3페이지 | 2,500원 | 등록일 2011.11.20
  • 기초전자공학실험1 RLC필터
    기초전자공학실험1(11주차)1. TitleRLC필터2. Name3. AbstractR 및 C 소자를 이용하여 각종 필터를 구현하고 이를 측정하여 필터의 개념과 주파수 특성을 이해 ... 한다.4. Background1. RC 필터 회로RC FilterLPF란 말 그대로 저주파를 통과시키는 필터이다.(고주파 차단!!)위에 보이는 회로도 처럼(직)Resistance ... + (병)Capacitor를 연결하여 캡에서 출력전압을 뽑아내는 회로이다.HPF 역시고주파를 통과시키는 필터이다.(저주파 차단!!)(직)Capacitor + (병
    리포트 | 12페이지 | 1,000원 | 등록일 2014.07.09
  • 기초회로실험 예비 - OP-AMP 증폭실험 [2013년 성균관대]
    1. 실험 목적Op-amp 회로의 기본 동작 원리를 이론적으로 해석하고, 기본 회로의 동작을 이해한다. 이를 바탕으로 실험 회로를 꾸미고 실험 결과를 통해 이론에서 해석했던 내용 ... 단자를 갖는다. 연산증폭기는 두 입력단자 전압간의 차이를 증폭하는 차동증폭기로 되어있다. 연상증폭기를 사용하여 사칙연산이 가능한 회로 구성을 할 수 있으므로, 연산자의 의미에서 연산 ... 증폭기라고 부른다. 연산증폭기를 사용하여서 미분기 및 적분기를 구현할 수 있다. 연산증폭기는 일반적으로+V _{CC}및-V _{CC}의 두 개의 전원이 필요하다. 물론 단일 전원
    리포트 | 6페이지 | 1,000원 | 등록일 2014.01.05
  • 결과 실험2. 전류-전압 변환회로
    의 통한 예상된 값과 실제 실험을 통해 측정된 값이 회로의 실제 구현에 따른 오차를 감안한다면 거의 일치하였다. 오차의 원인으로는 실험에 쓰인 저항의 미세한 오차와 측정 오차 ... : 실제 실험을 통한 측정 결과, PSpice시뮬레이션의 통한 예상된 값과 실제 실험을 통해 측정된 값이 회로의 실제 구현에 따른 오차를 감안한다면 거의 일치하였다. 오차의 원인 ... 일때, 출력 전류(-8.80mA)→ 실험 결과 토의 : 실제 실험을 통한 측정 결과, PSpice시뮬레이션의 통한 예상된 값과 실제 실험을 통해 측정된 값이 회로의 실제 구현
    리포트 | 7페이지 | 4,000원 | 등록일 2012.03.11
  • e-러닝 정보사회학입문 중간고사 족보 (2019년 이후부터 바뀐 강의 내용에 대한 족보)
    하려고 하는 것: 고도의 인간과 유사하거나 인간을 뛰어 넘는 어떤 지능체적인 존재를 구현 (strong ai 라고 부름)- 황 교수가 제안한 AGI (artificail ... . 컴퓨터의 발달 eq \o\ac(○,1) 디지털 컴퓨터는 지난 70여 년 동안 CPU와 메모리 칩이 진공관에서 트랜지스터 집적회로로 바뀌고 데이터와 소프트웨어의 버스가 구분됨 eq ?
    시험자료 | 25페이지 | 2,000원 | 등록일 2019.05.07 | 수정일 2020.04.18
  • #11 디지털실험 예비
    에서 만든 RAM을 이용하여 주소에 따른 값을 저장하고 그 값을 불러오는 회로[Funtional Simulation]Part31. 설계규격Part2와 동일2. 동작기술Part1,2 ... 에서 만든 LPM_Module RAM을 LPM을 이용하지 않고, 베릴로그 코드로써만 구현.[Funtional Simulation]part41.설계규격SW7-0 (data), SW15-8
    리포트 | 4페이지 | 1,000원 | 등록일 2013.12.12 | 수정일 2014.04.22
  • [기초전기전자실험] 다이오드 특성 실험
    는 전기적 신호의 모양으로 가공하는 주요한 소자 중의 하나로서 입력 레벨에 따라 동작특성이 달라지는 비선형동작을 하므로 비선형 소자로 분류된다.· 다이오드의 회로심볼그림 . 다이오드 ... 의 회로심볼다이오드는 2-단자 소자로서 회로심볼은 그림1과 같다. 좌측 화살표쪽의 단자를 어노드(anode:A)라고 하고 우측 짧은 막대쪽의 단자를 캐소드(cathode:K)라고 ... 보다 낮아진 상태 즉,인 상태를 역바이어스 되었다고 한다.· 이상적인 다이오드의 전류-전압 특성다이오드로서의 이상적인 특성은 순바이어스()가 되면 단락회로가 되고, 역바이어스()가 되
    리포트 | 6페이지 | 2,000원 | 등록일 2013.03.24
  • OP Amp 발표자료 (부임피던스회로, 종속전류발생기,전류전압변환기 Pspice 결과 포함)
    . 실험목적2. 부임피던스 회로원하지 않는 정 저항을 상쇄시키기 위해서 구현되는 회로부임피던스 회로2. 부임피던스 회로 Pspice Simulation2. 부임피던스 회로 ... 실험18장 기본 OP앰프 응용회로++++실험목적1 st session부임피던스 회로2 nd session종속전류발생기3 rd session전류-전압 변환기4 th session1 ... Pspice Simulation (RA= 1kΩ)2. 부임피던스 회로 Pspice Simulation (RA= 1kΩ)2. 부임피던스 회로 Pspice Simulation (RA= 4.7
    리포트 | 18페이지 | 1,500원 | 등록일 2012.07.04
  • MUX&DEMUX 결과레포트
    하여 DEMUX를 구현한것이며, b는 회로 소자자체가 DEMUX 이다. 그러므로, 위의 표를 비교하면 a 와 b의 실험값이 같음을 알수 있다.? 74139의 출력 (Y0 ~Y3)을 7447 ... 1. 실험제목: MUX & DEMUX2. 실험방법 및 결과1) MUX(a) (b)① 회로를 구성하라.< a의 회로를 breadboard에시연> < b의 회로를 breadboard ... 로서 여러 개의 신호를 받아 단일 회선으로 보내거나 단일 회선의 신호를 다시 본래의 신호로 분리하는 기능을 수행하는 것이다. a는 NAND, NOT gate를 이용하여 MUX를 구현
    리포트 | 7페이지 | 1,000원 | 등록일 2012.11.22
  • 논리회로실험 15주차 결과보고서
    , Decoder, 7-Segment - LED driver 등 그동안 실험에서 배운 블록을 이용하여 회로 블록을 설계하여 본다.- 기본적인 디지털 로직 블록을 이용하여 복잡한 로직회로 ... 를 설계하고 Modelsim과 FPGA 보드를 이용하여 회로를 검증하는 방법을 이해한다.? Quartus Ⅱ에서 Schematic을 작성한다.(13주차 종합설계프로젝트 ... 으로 tc신호를 내보낸다.? Modelsim을 이용한 wave구현 ( 필수 X )? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ? ?아래의 표를 활용
    리포트 | 5페이지 | 1,000원 | 등록일 2014.01.05 | 수정일 2014.09.30
  • 다양한 리소그래피법을 이용한 나노구조 형성
    1 Fabrication of Nanostructures Using Various Lithography2 Lithography 기술이란 ? - 접속회로제작시 실리콘칩 표면에 패턴 ... 도는 Moore 의 법 칙에 따라 18 개월마다 두배씩 증가하 는 발전을 보임 - 기존 photolithography 기술은 차세대 22nm 이하의 선폭을 구현하는데 한계 가 있 ... photolithography 의 한계 - 선폭이 감소함에 따라 더욱 짧은 파장의 광원을 필요로함 - 더 높은 집적도 구현을 위해 차세대 리소그래피 기술이 필요 Fig.1. Schematic diagram
    리포트 | 12페이지 | 1,500원 | 등록일 2013.06.17
  • 실험 4. 멀티플렉서와 디멀티플렉서(결과)
    다. 그래서 우리는 하나만 제대로 연결하면 실험 1, 2처럼 복잡한 과정을 하지 않아도 된다. 여기서 깨달은 것은 멀티 플렉서 뿐만 아니라 아주 복잡한 회로를 IC칩 하나만으로 구현 ... 이 가능하다는 생각이 들었다. 처음에 논리회로 수업 시간에 IC칩은 점점 발전하여 한 IC칩에 엄청나게 많은 회로구현할 수 있다고 들었다. 하지만 확 와 닿지 않았는데 이번 실험 ... ) Multiplexer① 회로도를 구성한다.② NOT gate가 있으므로 사용하지 않는 핀에는 Pull up과 Pull down을 한다.③ 결과 값을 도출한다. (자료에 있는 표와 비교
    리포트 | 3페이지 | 1,000원 | 등록일 2012.09.14 | 수정일 2014.01.01
  • 실험 12. MOSFET 차동증폭기 예비
    되는 MOSFET들을 차등 쌍으로 구성할 때 나타나는 특징을 이용하는 회로로써 집적회로에서 중요한 위치를 차지 하고 있다.? 차등증폭기의 차동모드와 공통모드 특성에 대한 이해? 전류 ... 미러를 차등증폭기의 전류 소스로 이용에 대한 이해? 전류 미러를 능동부하로 사용하여 차등증폭기의 이득을 증가시키는 회로에 응용할 수 있도록 학습능력 을 부여함2. 예비실험1) 문턱 ... 전압(V_T`)과 k 값의 대칭 검증다음 과 같이 회로를 구성하여, 서로 다른V_DD 값에 대해 만약V_{DS}(=V_GS}`)``전압 값과 전류I_D 를 아는 경우, 트랜지스터
    리포트 | 10페이지 | 1,000원 | 등록일 2014.05.24 | 수정일 2014.06.07
  • 아주대 논회실 실험5 예비보고서.hwp
    은 active low를 나타내는데, NAND게이트가 빠르므로 보통 오른쪽 회로처럼 구현을 한다.2) Encoder(부호기)10선/4선 (10진수/BCD) 인코더의 진리표10진수BCD ... 도 하며, n비트의 2진수를 받아서2 ^{n}개의 10진수 또는 다른 부호체계로 바꿔주는 논리회로를 말한다. 일반적으로 디코더는 n개의 입력선과 최대2 ^{n}개의 출력선을 가지 ... 으면 low 없으면 high를 넣어준다.4. 실험과정 및 예상 결과1) 첫 번째 실험 Decorder.다음처럼 회로를 구상하고, 얻게 될 TruthTable을 구해보면, 다음과 같을 것이
    리포트 | 4페이지 | 1,000원 | 등록일 2014.03.10 | 수정일 2014.03.21
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 27일 수요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
4:50 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감