• 통큰쿠폰이벤트-통합
  • 통합검색(1,309)
  • 리포트(1,056)
  • 자기소개서(239)
  • 시험자료(6)
  • 서식(4)
  • ppt테마(2)
  • 논문(1)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"전자회로설계실습 5" 검색결과 361-380 / 1,309건

  • 시립대 전전설2 Velilog 예비리포트 7주차
    Verilog HDL 실습 7주차예비리포트Major전자전기컴퓨터공학부Subject전자전기컴퓨터설계실험2ProfessorStudent ID NumberNamesubmit date ... 은 저번 시간에 이어 순차회로 (Sequential Logic Design) 를 설계해 보는 실험이고 그 중에서도 순차회로의 상태를 변화시키는 방법 중 하나인 Finite State ... Converter5, 6주차 실험에서 진행하였던 BCD to Excess-3 Converter의 입력과 출력 모두를 직렬로 입력하고 나오게끔 하는 회로이다. 이를 진행하기 위해서
    리포트 | 17페이지 | 1,000원 | 등록일 2021.04.16
  • 설계실습 6. 계측장비 및 교류전원의 접지상태의 측정방법설계 결과보고서
    설계실습 6. 계측장비 및 교류전원의 접지상태의 측정방법설계사용계측기Digital Multimeter(KEYSIGHT 34450A), Function Generator ... 의 측정방법 설계에 대하여 실습하였다. 먼저 두 개의 벽면 소켓의 각 접지단자 사이의 전압은 0.199 mV로, 거의 0 V라고 볼 수 있는 값이 측정되었고, 220 V전원을 공급 ... 단자 사이의 전압이 0.283 mV로 측정되었고, 두 기기의 접지단자가 서로 공통적으로 벽면 내부를 통해 연결되어 있음을 확인하였다.전체적으로 설계실습계획서에서 예상한대로 결과
    리포트 | 10페이지 | 1,500원 | 등록일 2022.03.05
  • 전전설2 실험2 예비보고서
    의 Schematic 설계를 수행해 본다.Schematic 설계는 ISE가 제공하는 여러 가지 종류의 logic gate 심볼을 직접 불러와서 배치하고 연결함으로써 디지털 회로를 디자인 ... 를 구현한다면 FPGA를 사용할 것이고, 단순한 논리회로설계한다면 CPLD를 이용할 것이다.- 일반 FPGA 는 어디로 배선될지 모르지만(로직 활용도에서 우수) CPLD는 가운데 ... 에 나와있는대로 로직을 설계하고, a,b,x에 알맞은 핀을 연결해준다.[실습 2]: Single-bit half Adder 설계교안에 나와있는대로 half adder를 설계한다. A
    리포트 | 8페이지 | 2,000원 | 등록일 2022.11.30
  • 24.전류원 및 전류 미러 회로
    24. 전류원과 전류 미러 회로과 목: 전자회로설계 및 실험2담당교수:학 과: 전자공학과학 번:성 명:제 출 일: 21.10.19실험 목적전류원과 전류미러 회로에서 DC전압 ... 하라.컴퓨터 실습아래에 보인 전류미러는 그림 24.3과 같다. 이 회로의 특성은 RL의 저항값이 제한된 범위내인 경우 RL에 일정한 크기의 전류를 흘릴 수 있다는 것이다.저항 RL ... 을 계산하고 측정한다.PSpice를 사용하여 부하저항을 바꿔가면서 전류미러 회로의 동작점 해석을 수행한다.실험 이론활성영역에서 동작하는 BJT의 베이스 전류가 일정하면, 컬렉터-이미터
    리포트 | 11페이지 | 1,000원 | 등록일 2021.12.14
  • 판매자 표지 자료 표지
    아주대 기계공학기초실험 기초계측장치
    :공동 수행자 :점수60 / 60아주대학교 기계공학과1. 실험 목적기술이 발전하면서 기계에 전자, 전기 요소의 비중이 갈수록 늘어나고 있다. 때문에 기계를 설계함에 있어 전자 ... 회로를 고려해야 할 일이 많아졌고 이는 설계 과정에서 기계의 치수뿐 아니라 전기 파형도 같이 측정해야 한다는 것이다. 따라서 이번 실험에서는 오실로스코프와 멀티미터, 함수발생기 ... 한다.③ 획득한 데이터를 USB를 통하여 저장한다.2) 멀티미터 실습(1) 직류 전압 측정1.5V 건전지의 직류 전원을 5회 측정하고 평균과 표준편차를 구한다.(2) 저항 측정각 조
    리포트 | 10페이지 | 2,500원 | 등록일 2022.05.20
  • 2. Op Amp의 특성측정방법 및 Integrator 설계 예비보고서 - [2021년도 전자회로설계실습 A+ 자료]
    &logNo=220690020630" https://blog.naver.com/PostView.nhn?blogId=jimin_p&logNo=220690020630전자회로설계실습 이론부 ... 파를 출력하는 이상적인 적분기를 설계하고 PSPICE를 이용하여 회로, 입력전압과 출력전압의 파형을 제출한다.이론부 4장 식 12를 쓰게 된다면, t=0.5ms, =4, = 0 ... 예비보고서설계실습 2.Op Amp의 특성측정방법 및 Integrator 설계학과 :담당 교수님 :제출일 : 2021. 00. 00. (월)조 : 0조학번 / 이름
    리포트 | 8페이지 | 1,000원 | 등록일 2022.03.05
  • [A+] 전기회로설계실습 결과보고서 11. 공진회로(Resonant Circuit)와 대역여파기 설계
    설계실습 11. 공진회로(Resonant Circuit)와 대역여파기 설계제출날짜 : 2021.12.05*코로나로 인한 대면수업 불가로 실험조교의 강의영상을 참조함요약이번 실험 ... 해서 출력하거나 통과시키지 않는 회로이다.2. 설계실습 결과(4. 설계실습내용 및 분석)※ 다른 지시가 없다면 측정값은 유효숫자 세 자리까지 기록한다.※ 실험시작 전에 우선 DMM ... 을 통해 RLC 회로의 주파수응답을 이용하여, Band Pass Filter(BPF)와 Band Stop Filter(BSF)를 설계하여 공진주파수의 특성이 무엇인지 알고, 그
    리포트 | 9페이지 | 1,000원 | 등록일 2022.01.10
  • 판매자 표지 자료 표지
    설계실습 8. MOSFET Current Mirror 설계 예비레포트
    설계실습 8. MOSFET Current Mirror 설계예비 레포트전자전기공학부3.1 단일 Current Mirror 설계* 모든 계산결과는 반올림하여 유효숫자 세 자리 ... 까지만 사용한다.그림 1(교재 참고)의 회로와 같이 Current Source에서 , 로는 2N7000 (Fairchild)을 이용하여 ==10V 인 경우, =10mA인 전류원을 설계 ... KΩ이다.0.969KΩ이므로 줄어들어도 상관없다.==10mA인 전류원을 OrCAD로 설계하여 회로도를 제출한다. (=500Ω으로 설계)PSPICE를 이용하여 시뮬레이션 하
    리포트 | 5페이지 | 1,000원 | 등록일 2021.03.09 | 수정일 2021.03.12
  • [A+]아날로그및디지털회로설계실습 6장 결과보고서
    전자회로 설계실습설계실습 6. 위상 제어 루프(PLL)4조 결과보고서요약: 위상 제어 루프를 설계하고 출력신호가 입력신호와 같아지는지 특성을 확인하였다. function ... 그림 \* ARABIC 5 Pspice로 설계회로서론의 [그림 1]과 같이 위상검출기 – RC 루프필터 – Vco로 피드백 회로설계하였다.출력파형은 5.361Vpp, 1 ... SEQ 그림 \* ARABIC 3 2.1에서 사용한 회로그림 SEQ 그림 \* ARABIC 4 5kHz가 인가된 회로의 출력파형(노란색 출력파형, 초록색 입력파형)그림 SEQ
    리포트 | 19페이지 | 1,000원 | 등록일 2024.02.18
  • [A+]중앙대 전자회로설계실습 예비보고서10 Oscillator 설계
    전자회로설계실습 04분반 13차 과제설계실습 10. Oscillator 설계3.1 (A)(B) 자주색 파형 : V+ / 청록색 파형 : V- / 연두색 파형 : Vo (10ms ... 부터 20ms까지)SimulationSimulationT10.53msT20.54msVTH5.9VVTL-5.9V(C)Op-amp의 출력전압이 L+있다고 가정하면 이 때 출력단자는 R ... 한다.Vo=L-일 때, v+=vo=L-이므로 v-(=vc)가 감소하다가 v-=L-가 되면 vo=L+로 상태가 바뀌게 되어 그간의 과정을 반복하게 된다. v-(=vc)는 RC회로를 통해
    리포트 | 4페이지 | 1,000원 | 등록일 2020.09.22
  • [A+]중앙대 전기회로설계실습 결과보고서10 RLC 회로의 과도응답 및 정상상태응답
    전기회로 설계 실습결과 보고서실습 10. RLC 회로의 과도응답 및 정상상태 응답조2조학 과전자전기공학부학 번이 름담당 교수실험일2019.11.04제출일2019.11.11요약 ... : RLC직렬 회로를 구성하고 저항, 인덕터, 캐패시터에 걸리는 전압의 크기와 위상을 관찰하였다. 그리고 가변저항을 사용하여 저항의 크기를 변화시키며 저항의 크기 차이에 따른 위상 ... 변화(과감쇠, 저감쇠, 임계감쇠)를 관찰하였다. 저감쇠 특성일 때w _{d}를 측정하였는데 5.69%의 오차율이 있었다. 그리고 가변저항의 크기를 고정시키고 R,L,C에 걸리는 전압
    리포트 | 11페이지 | 1,500원 | 등록일 2020.09.16
  • 설계실습 6. Common Emitter Amplifier 설계 예비
    전자회로 설계실습6. Common Emitter Amplifier 설계 예비보고서1. 목적Rsig =50 Ω, RL =5kΩ, VCC =12 V인 경우, β=100인 NPN ... , 구현, 측정, 평가한다.3. 설계실습 계획서3.1 Emitter 저항을 삽입한 Common Emitter Amplifier 설계모든 계산결과는 반올림하여 유효숫자 세 자리 ... 까지만 사용한다.위 회로와 같이 emitter저항을 사용한 Common Emitter Amplifier에서 Rsig= 50 Ω, RL = 5 kΩ, VCC = 12 V인 경우, β=100인
    리포트 | 7페이지 | 2,000원 | 등록일 2021.09.14
  • [A+][중앙대학교 전자회로설계실습] 실습10 Oscillator 설계 예비보고서
    전자 회로 설계 실습설계 실습 10. Oscillator 설계과목명전자회로설계실습담당교수제출일2021.05.30작성자3.1 OrCAD PSPICE를 사용한 Oscillator ... 의 설계(A)L _{+} =-L _{-} =12V,````R _{1} =R _{2} =1k ohm,```C`=`0.47 muF으로 주어진 경우,T _{1} =T _{2} =`0.5`m ... `sec0.5msec가 되도록 아래 그림 1의 신호발생기를 OrCAD를 이용하여 설계하고 설계도를 제출하라. 사용한 수식 및 수치를 자세히 적어서 제출한다.⇒beta= {R _{1
    리포트 | 9페이지 | 1,000원 | 등록일 2022.04.15
  • [서울시립대] A+ 전자전기컴퓨터설계2(Bcd converter 코드포함) 5주차예비레포트
    전자전기컴퓨터설계실험 2예비 레포트실험 제5주(2021. 10. 26)Lab#05 Combinational_Logic_Design_ⅡDecoder, Encoder and Mux ... 학번:이름:서론1. 실험 목적:Decoder, Encoder, Mux 회로설계하여 결과를 확인한다.2. 배경지식 정리:OUTPUT 같이 계속 변하는 값은 reg형으로 설정해주 ... Fixture 파일 생성③ 2입력 멀티플렉서 시뮬레이션 결과 확인응용 과제(총3문항)● 2비트 2 : 1 MUX 회로설계하시오입력 A : BUS Switch 1,2입력 B
    리포트 | 14페이지 | 1,000원 | 등록일 2021.12.30
  • 판매자 표지 자료 표지
    [첨삭완료][보고서 점수 1등] 2021년 [전기회로설계실습 결과보고서 01] 전원의 출력저항, DMM의 입력저항 측정회로 설계
    , 우리가 자주 이용하는 옴의 법칙, KVL, KCL이 실제 회로에서 성립함을 확인할 수 있다.2. 설계실습 결과4.1 고정저항 측정4.1-1(a) 30개의 저항(10 kΩ, 5 ... , 리드선, DMM, DC power supply1. 서론이번 실습에서는 전기 회로설계의 기본적인 장치인 DMM과 DC Power Supply를 사용한다. DMM을 이용해서 저항(2 ... 전기회로설계실습 결과 보고서설계실습 1. 저항, 전압, 전류의 측정방법 설계설계실습 계획서는 제출 시 초안이 아닌 조교의 채점 후 피드백을 반영하여 수정한 보고서입니다. 채점
    리포트 | 7페이지 | 1,500원 | 등록일 2022.09.15 | 수정일 2022.11.16
  • 판매자 표지 자료 표지
    신재생에너지 발전 실험, 실습 PPT
    신재생에너지 발전 실험 , 실습 환경공학과Chapter 06 반도체 소자1. 반도체 2. 다이오드 3. 트랜지스터 4. 집적회로 Contents물질에는 전기적 성질에 따라 전류 ... 을 바꾸면 회로에 흐르는 전류는 빛의 양에 비례하여 변화한다 . 6.2.5 포토 다이오드일명 LED(Light Emitting Diode) 포토 다이오드와는 반대로 PN 접합 다이오드 ... 에 순방향 전압을 가하는 형식으로 전류가 흐르면 발광하는 소자이다 . 6.2.6 발광 다이오드규소나 게르마늄으로 만들어진 반도체를 세 겹으로 접합하여 만든 전자회로 구성요소 전류
    리포트 | 29페이지 | 2,000원 | 등록일 2023.01.11
  • 판매자 표지 자료 표지
    [중앙대전전][전기회로설계실습][결과보고서]-10.RLC회로의 과도응답 및 정상상태 응답 측정회로 및 방법설계
    전기회로설계실습(10번 실습- 결과보고서)소 속창의ICT공과대학 전자전기공학부담당 교수교수님수업 시간월 9, 10, 11, 12편 성학 번성 명설계실습 10. RLC회로의 과 ... 값 모두 15.5kHz로 오차가 발생하지 않았다.서론커패시터와 인덕터를 고정하고 R을 가변저항을 통해 변화시키면서RLC 회로의 응답특성을 확인한다. 또한 L과 C는 리액턴스에 의해 ... 을 무시하고 실험을 진행한 점 역시 오차의 중요한 원인이다.4.5 그림 1의 회로에서 모든 저항을 제거한 LC회로를 구성하고 입력을 사각파 ( -1 to 1 V, 1 kHz
    리포트 | 11페이지 | 1,000원 | 등록일 2023.09.03 | 수정일 2024.02.14
  • [A+] 중앙대 전자회로설계실습 결과보고서4 MOSFET 소자 특성 측정
    전자회로 설계실습결과보고서학 부전자전기공학부학 번조이 름실 험 일제 출 일담당 교수담당 조교설계실습 4. MOSFET 소자 특성 측정1. 서론트랜지스터의 종류 중 하나인 ... MOSTFET는 전자전기공학의 큰 비중을 담당한다. 회로설계에 있어서는 절대 빠져서는 안되는 소자로써, 전자전기공학도라면 반드시 꼭 익히고 숙달되어야 할 소자이다.이번 실험 ... 정보를 얻으며 문턱 전압,r` _{0`} `등을 직접 구해보는 실험이다.2. 실험결과우선 미리 설계한 MOSFET 회로도를 breadboard에 구현하여 성공적으로 실험을 마쳤
    리포트 | 6페이지 | 1,000원 | 등록일 2021.04.07 | 수정일 2021.04.16
  • [A+][중앙대학교 전자회로설계실습] 실습6 Common Emitter Amplifier 설계 예비보고서
    전자 회로 설계 실습설계 실습 6. Common Emitter Amplifier 설계과목명전자회로설계실습담당교수제출일2021.05.02작성자3.1 Emitter 저항을 삽입 ... 한 Common Emitter Amplifier 설계※모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.위 회로와 같이 emitter저항을 사용한 Common Emitter ... 아지므로 overall voltage gain은 작아지나 amplifier gain은 변하지 않는다. (2차 설계 완료)모든 node의 전압과 branch의 전류가 나타난 회로도와 이때
    리포트 | 8페이지 | 1,000원 | 등록일 2022.04.15 | 수정일 2022.04.20
  • [인하대 전자기초디지털논리설계]VHDL을 이용한 4bit Full Adder 설계
    전자기초디지털논리설계 10장 과제1. 실습 제목ModelSim을 이용한 VHDL 실습 과제2. 실습 목표: ModelSim을 이용하여 주어진 조건들을 만족하는 4bit full ... adder를 설계 후 테스트벤치 코드를 이용해 시뮬레이션 출력 파형을 구하고 분석할 수 있다.3. 실습 조건조건 1)?1bit fulladder의 동작이 포함되어야 한다.조건 2 ... 설계 시 XOR 연산 사용 금지4. 실습 결과1bit full adder를 먼저 설계한 다음 1bit full adder 4개를 연결하여 4bit full adder를 설계하였다.1
    리포트 | 4페이지 | 1,500원 | 등록일 2022.03.14
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 24일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:27 오후
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감