• 통합검색(4,256)
  • 리포트(3,713)
  • 자기소개서(277)
  • 시험자료(151)
  • 방송통신대(85)
  • 논문(27)
  • 서식(1)
  • 이력서(1)
  • ppt테마(1)

바로가기

방송통신대 - 2025 방송통신대 리포트 및 과제물 업데이트, 중간고사/기말고사자료
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털논리회로" 검색결과 3,721-3,740 / 4,256건

  • 직렬 병렬 상호 변환
    디지털 시스템이 직렬모드로 동작한다고 한다. 한 레지스터에서 다른 레지스터로 한 번에 한 비트씩 이동시킴으로써 정보를 전송할 수 있다. 이것은 레지스터의 모든 비트를 한번에 전송 ... 레지스터의 논리도가 에 나타나 있다. 2개의 제어입력 즉, 쉬프트와 로드에 대한 입력이 있으며, 레지스터의 각 단계는 D 플립플롭, OR게이트, 그리고 3개의 AND 게이트 ... 로 가도록 레지스터의 내용을 아래쪽으로 이동시킨다. 회로를 구성한 방식 때문에 이동이 아래로 발생된다. 만일, 이 페이지는 반시계 방향으로 1/4만큼 돌린다면 레지스터는 왼쪽
    리포트 | 6페이지 | 1,000원 | 등록일 2006.11.26
  • [전기회로실험]쌍안정멀티바이브레이터
    , 7472 -각 1대3. 관련지식(가)래치(latch)우선 플립플롭을 들어가기 전에 래치에 대해서 알아보면 우리 지금까지 했던 디지털 실험은조합회로로 단순히 현재의 입력에 의해서 ... 만 출력이 나오는 회로이다. 따라서 기억능력이 없는반면에 이번에 하게 될 실험에서는 순차회로가 나오게 된다. 순차 회로는 현재의 입력 뿐만아니라 회로 내부에 기억된 상태값에 따라 출력 ... 값이 결정되는 회로이다. 따라서 순차회로 경우에회로 내부에 값들을 기억하기 위한 메모리 소자들이 사용된다. 일반적으로 많이 사용되는 메모리소자가 오늘 하게 될 플립플롭이라고 하
    리포트 | 7페이지 | 1,000원 | 등록일 2005.11.28
  • [디지털] VHDL 강좌14
    오늘은 조금 다루어보지 않은 회로를 잠깐 다루겠습니다. 그리고 나서 조금 복잡한 회로로 들어가도록 하겠습니다. 오늘 예제는 4*4 multiplier, T Flipflop, 3 ... 예제입니다. 누구나 설계할 수 있는 형식을 취하고 있습니다. 그러나 여러분이 설계자의 입장이라면 이런 예제를 기준으로 좀더 복잡한 알고리즘을 가지고 회로의 크기가 작고 속도가 빠른 ... 회로를 설계해야 할 것입니다. 이런 부분은 누가 가리켜주는 부분이 아닙니다. 자기 스스로 연구해야 하는 분야입니다.ex1) 4×4 Multiplierlibrary ieee;use
    리포트 | 8페이지 | 1,000원 | 등록일 2001.11.11
  • [디지털] VHDL 강좌11
    한 Microprocessor 설계 - IDECI8051 프로세서 설계 - IDECALTERA MAX+PLUS Ⅱ를 사용한 디지털 시스템 설계 - 북두 출판사디지털 시스템 설계를 위한 VHDL ... - IDEC하드웨어 엔지니어를 위한 VHDL - 그린 출판사MAX+PLUS Ⅱ ManualXilinx Foundation Manual디지털 시스템 설계 - Mano인터넷에서 다운 받 ... 살펴보면 ALU, FSM(Finite State Machine), VHDL Synthesis에 대한 종합적인 이해, 전자 시계, 그리고 각종 VHDL을 사용한 응용 회로 등을 살펴보
    리포트 | 13페이지 | 1,000원 | 등록일 2001.11.11
  • [디지털] VHDL 강좌10
    우선 Constant에 대해서 먼저 설명하겠습니다. Signal과 Variable의 차이점은 좀 미세한 부분이 많아서 둘을 비교해 가면서 설명하는 것이 좋을 것이라 생각됩니다.constant는 초기에 선언한 상수의 값을 유지하는데 사용되며 VHDL의 문장 작성에 도움을..
    리포트 | 6페이지 | 1,000원 | 등록일 2001.11.11
  • [디지털] VHDL 강좌4 - ASIC 용어 요약
    : Design For Testability테스트 용이화 설계(DFT)는 회로 설계단계시, 논리회로의 테스트를 손쉽게 할 테스트 패턴 생성을 고려하여 설계하는 것이다.13. DIE칩이 ... ASIC 용어 요약1 ASIC : Application Specific Integrated Circuit주문형반도체시스템 업체가 자기 시스템의 특정회로 부분을 하나의 반도체 ... 로 집적시켜 개발하여, 반도체 제조 업자에게 주문 제조한 반도체 수요 업체가 주문 제조한 특정회로용으로만 사용되기 때문에 기존의 범용 반도체(반도체 업체가 생산하는 표준화된 반도체
    리포트 | 5페이지 | 1,000원 | 등록일 2001.11.11
  • [디지털] VHDL 강좌1
    안녕하세요. 저는 VHDL을 좋아하고 취업을 준비하는 사람입니다. 전자공학과를 다니는 사람도 VHDL이 생소하게 느껴지는 사람이 많은 것입니다. 지금은 교재가 어느 정도 출판되어 있지만 아직도 잘된 책이라고 느끼는 것은 극히 작습니다. 그래서 지금부터 제가 알고 있는 ..
    리포트 | 5페이지 | 1,000원 | 등록일 2001.11.11
  • 컴퓨터는 내 친구 수업 지도 계획
    그 자체를 말하며 전자 회로와 기계적인 장치로 구성되며, 우리 인간에 비유한다면?육체에 해당 합니다.① 입력장치 (Input Unit)?컴퓨터가 이해할 수 있는 매체를 통하 ... 모이 있는가?- 입력장치 저장장치 중앙처리장치 출력장치? 중앙처리장치란?- 산술 연산 및 논리 연산을 수행하는 장치- 기억 장치에 기억된 자료나 프로그램을 해석하고 명령에 따라 ... ,스캐너,디지털카메라 등? 출력장치 :모니터,프린터,스피커,플로터 등? 저장장치 : 하드디스크,플로피디스크,DVD,CD-ROM 등(참고 - 하드웨어의 종류 설명)? 중앙처리장치♣ CPU
    리포트 | 17페이지 | 3,000원 | 등록일 2008.04.26
  • [디지털] VHDL 강좌12
    부터는 여러분은 설계자의 입장에서 모든 것을 이해해야 합니다. 조금 복잡한 회로는 아직 시작하지 않았지만 여러분들이 잘 알고 있어야 하는 중요한 부분입니다.Time to Market. 이런 ... pipeline application)당연한 이야기입니다. 자기가 만든 회로의 성능이 다른 사람의 회로보다 우수하고 품질이 좋아야 한다는 것은 상식입니다. Delay적인 요소도 상당히 ... 에니다. 회로의 크기를 줄일 수 있다면 가능한 최대로 줄이는 것은 좋습니다. 그렇지만 면적만을 최우선으로 줄이는 것은 좋지 않습니다. 칩의 단가를 줄이는 것도 중요하지만 성능적인
    리포트 | 6페이지 | 1,000원 | 등록일 2001.11.11
  • [디지털] VHDL 강좌7
    는 간단히 말해 그 입력을 비교하는 것입니다. 여기서는 a가 b보다 크면 1을 출력할 것이고 b가 크면 0을 출력할 것입니다. 간단한 논리 회로입니다. 간단하다고 생각되지만 이 기능 ... 오늘은 Increment, Decrement, 비교 연산 회로에 대해서 알아보기로 하겠습니다. 그런데 Increment가 무엇인지 모르면 곤란하죠.Increment는 입력을 받
    리포트 | 4페이지 | 1,000원 | 등록일 2001.11.11
  • [디지털] VHDL 강좌5
    는 보드에 구현하면 항상 일종의 만족감을 느낍니다. 항상 이렇게 서론이 길군요. 미안합니다. 이 두 예제의 차이점은 bit와 std_logic의 차이입니다. bit는 전기적인 신호 '1'과 '0'을 말합니다. 전자회로의 기초적인 사항이죠.
    리포트 | 5페이지 | 1,000원 | 등록일 2001.11.11
  • [디지털] VHDL 강좌2
    어 공포하였다.이 시점에서 Synthesis(회로합성)는 아직 등장하지 않았으며 VHDL은 Simulation용으로 사용되었다. 1990년대에 들어서면서 VHDL 관련 Software ... 이며 미국 정부가 지원을 공인한 하드웨어 설계 언어이다.VHDL의 등장은 갈수록 복잡해지고 고집적화 되는 회로에 비례하여 어려워지는 하드웨어 설계환경에 새로운 장을 여는 계기가 되 ... 었다. 컴퓨터 기술의 발달과 함께 VHDL을 이용한 설계 기법의 발달은 비단 이 분야에 전공하는 사람뿐만 아니라 초보자에게도 보다 쉽게 회로를 설계할 수 있는 기회를 제공하고 있
    리포트 | 7페이지 | 1,000원 | 등록일 2001.11.11
  • [디지털] VHDL 강좌13
    오늘은 산술 연산 회로에 대해서 알아봅시다. 이제부터는 예제 중심으로 설명을 하고 간단한 기능을 생략하고 새로운 Syntax가 나오면 그것에 대해서 구체적으로 서술
    리포트 | 10페이지 | 1,000원 | 등록일 2001.11.11
  • [디지털] VHDL 강좌9
    . 이러한 문제를 해결하기 위하여 87년 IEEE 1076 VHDL의표준에 이어 1991년에 IEEE 1164로서 디지털 회로의 합성 가능한 자료형에 대한 표준이 제정되기에 이르렀다 ... . IEEE 1164는 디지털 회로에 대하여 9 가지 값(standard 9-valued logic)을 갖는 데이터 형 “std_logic”을 정의하였고, 이는 IEEE 1076 의 ... “bit”형을 확장한 것이다. IEEE 1076에는 VHDL의 언어에 대한 표준과 아울러 데이터 타입 및 각종 연산에 대한 표준이 정해져 있다. IEEE 1076에는 디지털 회로
    리포트 | 12페이지 | 1,000원 | 등록일 2001.11.11
  • [디지털] VHDL 강좌6
    숙제는 다 했습니까? 별로 어렵지는 않죠.그럼 2-way 4×1 Multiplexer를 한 번 설계해 보세요. 그러니까 입력 4개가 각각 2비트이고, 출력이 2비트를 설계하는 것입니다. 그리고 4-way 4×1 Multiplexer를 한 번 스스로 설계해 보세요. 이것..
    리포트 | 7페이지 | 1,000원 | 등록일 2001.11.11
  • [디지털] VHDL 강좌3
    1. Overrall Structure-- Context Clauses-- Library Clause-- Use Clause-- Library Units-- Package Declaration (optional)-- Package Body (optional)-- Ent..
    리포트 | 14페이지 | 1,000원 | 등록일 2001.11.11
  • [학습지도안] 정보기술기초 학습지도안
    . 불 대수? 불 대수 기본 연산? 논리 게이트? 논리식 간소화2 / 33. 논리 회로?디지털 논리 회로?조합 논리 회로?순서 논리 회로3 / 3Ⅳ. 진 단대상 : 대전전자고등학교 ... 덧셈과 곱셈을 계산할 수 있다.* 디지털 논리 회로에 사용되는 논리 게이트의 종류를 알 수 있다.* 각 논리게이트의 진리표와 기호, 논리 기호, 논리식을 쓸 수 있다.4. 지도 ... 1 단원에서는 컴퓨터에서 사용되는 2진수의 개념을 이해하고, 2진수를 이용한 연산에 대하여 학습하며, 불 대수와 논리 회로에 대하여 학습한다.3. 단원 목표* 불대수의 기본 연산인
    리포트 | 16페이지 | 2,000원 | 등록일 2004.06.02 | 수정일 2014.09.29
  • [전기전자] 플립플롭에 관한 VHDL 코딩
    코딩을 상세히 주석까지 달아서 올립니다.필요하시면 웨이브폼도 곁들여서
    리포트 | 2페이지 | 1,000원 | 등록일 2003.01.12
  • [통신공학] ASK 실험
    그림이다. 이것은 전압 비교기가 필터를 통과한 신호를 본래의 논리 레벨로 돌려주는 역할을 하기 때문이다. 디지털 신호는 0과 1만을 판별하면 되므로 변조신호가 최종적으로 복조 ... 다.2. 실험 이론① ASK 개요o 진폭편이변조방식은 디지털신호의 0과 1의 값에 따라 반송파의 진폭을 변화시키는 방식o 디지털 신호가 0과 1로 변함에 따라 미리 약속된 2가지 ... 진폭의 정현파를 수신측에 전송하면, 수신측에서는 약속된 원래의 0 또는 1로 복원시켜주는 방식임o 디지털 신호 0과 1에 따라 반송파 신호를 단속적으로 보내는 것을 OOK(On
    리포트 | 6페이지 | 1,000원 | 등록일 2005.01.13
  • [통신공학] PSK 실험
    의 원리그림 PSK 위상 배치PSK(Phase Shift Keying)는 디지털 신호의 정보 내용에 따라서 반송파의 위상을 변화시키는 방식이다. PSK에서는 디지털 신호의 각 2진 값 ... Shift Keying그림 2 BPSK signal가장 간단한 PSK방식으로서 디지털 신호의 ‘0’과 ‘1’을 반송파의 위상을 180°반전시켜 위상의 0° 및 180°에 대응 ... 회로에서 사용된 반송파의 주파수와 위상이 동일한 반송파를 재생하는 것이다. 수신 신호가s(t) = a(t) cos(+ θ)이므로 이들을 곱하면,y(t) = a(t) cos2(+ θ
    리포트 | 6페이지 | 1,000원 | 등록일 2005.01.13
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 19일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
8:14 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감