• 통합검색(9,989)
  • 리포트(8,261)
  • 자기소개서(1,024)
  • 논문(450)
  • 시험자료(137)
  • 방송통신대(108)
  • 이력서(4)
  • 서식(3)
  • ppt테마(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로구현" 검색결과 341-360 / 9,989건

  • 판매자 표지 자료 표지
    27장 30장 차동 증폭기 회로, 능동 필터 회로 결과보고서
    실험 제목: 27장 차동 증폭기 회로30장 능동 필터 회로요약문이번 실험은 BJT를 이용한 차동 증폭기와 op amp를 이용하는 능동 필터를 구현해보는 실험이다. 차동 증폭기 ... 를 집어넣은 차동 증폭회로저항 대신 전류원을 집어넣어 공통모드 전압이득을 매우 낮춰 CMMR을 높인다.↓수정회로도 및 수정회로 구현DC Bias(이론)=0-0.65=-0.65V==Ω ... 통과 필터 (50Hz ~ 5kHz)↓구현회로회로 시뮬레이션 결과새로운 조건(50Hz-5kHz)의 대역 통과 회로의 Pspice 시뮬레이션 결과 : 실제 실험의 결과와 비슷
    리포트 | 13페이지 | 1,500원 | 등록일 2022.05.01 | 수정일 2022.10.27
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계실습 결과보고서1 초전형 적외선 센서
    아날로그 및 디지털 회로 설계 실습-실습 1 결과보고서-초전형(Pyroelectric) 적외선 센서학 과 : 전자전기공학부담당 교수님 :제출일 :)조 :학번 / 이름 :. 설계 ... 실습 방법실험계획서에 구성된 회로를 설계하고, 초전형 적외선 센서의 단자를 주의하여 연결하시오.(Op-Amp는 +15V, -15V를 인가하고 적외선 센서에는 +5V를 인가하시오 ... 하였다. Source follower를 구현하기 위해 사용한 저항은 이론상 100㏀이었으나 사용한 실제 저항의 값은 98.3㏀이었다. 그리고 op amp에 사용한 소자들의 실제값은 다음과 같다.첫번
    리포트 | 6페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 판매자 표지 자료 표지
    1. 카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정을 설명하시오
    의 유도, 논리 회로 구현이라는 일곱 단계에 따라서 이루어진다.비동기식 순서논리회로는 설계 명세 기술, 원시 흐름표 작성, 필요하다면 원시 흐름표 상태 축소, 전이 표와 여기 표 ... , 출력 맵 유도, 여기식과 출력 식에 따라서 논리 회로 구현이라는 다섯 단계에 걸쳐서 이루어지게 된다.2) 카운터를 응용한 디지털시계 회로도디지털시계를 카운터를 응용해 만들기 위해서 ... 교과목명 : 디지털공학개론 1. 카운터의 응용으로 디지털시계의 회로도를 완성해 가는 과정을 설명하시오. 2. 4가지 기본형 레지스터의 분류에 속하는 IC들을 정리하시오.Ⅰ. 서론
    리포트 | 5페이지 | 2,000원 | 등록일 2024.09.09
  • 판매자 표지 자료 표지
    122. (전공_PT 주제) 반도체 디지털 회로설계 의 개념과 기술동향을 설명한 후, HDL 코딩에 관하여 설명하시오.
    와 요구사항을 파악하여 회로구현할 수 있습니다.•(3) 입/출력 시스템 인터페이스HDL 코딩에서는 회로의 입출력 시스템 인터페이스를 이해하고 구현해야 합니다. 예를 들어, 디지털 ... 와 이벤트 기반 시스템을 구현하고 제어 회로를 설계할 수 있습니다.(5) FSM (Finite State Machine) 구조 및 해석FSM은 상태와 상태 전이에 기반한 회로 설계를 의미 ... 한 역할을 수행합니다. 다음은 HDL 코딩 직무의 중요성을 요약한 내용입니다:반도체 회로 설계와 구현에 핵심적인 역할을 담당합니다.회로 설계의 시뮬레이션 및 검증을 수행하여 제품
    자기소개서 | 8페이지 | 3,000원 | 등록일 2023.06.09 | 수정일 2024.06.05
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_8주차 예비보고서_A+
    Flip-flop으로 응용실험 (1)의 회로 [그림 3]과 동일한 기능의 회로구현하시오.Q와 T를 XOR 게이트에 입력하고 그 출력 값을 X라고 하자. J에 X를 입력한다. K ... 이 아닌 J-K Flip-flop으로 응용실험 (2)의 회로 [그림 4]와 동일한 기능의 회로구현하시오.을 J에 입력해준다. K에 Q를 입력해주면 J-K Flip-flop이 D ... 에 CLK의 값이 0에서 1로 변하는 순간에만 Q의 출력이 변할 수 있다.1.5 응용실험 (1)과 응용실험 (2)의 회로를 비교하시오.응용실험 (1)의 회로는 D Flip-flop
    리포트 | 7페이지 | 1,500원 | 등록일 2024.05.15
  • 중앙대 전기회로설계실습 결과보고서2
    저항에 걸리는 전압을 측정하지 않 은 등의 미숙한 부분이 있었다. 앞으로는 실험을 계획할 때 어떤 점을 주의하여 회로구현해야 하는지 더 숙지해야겠다고 느꼈다. 또한 사용한 적 ... 요약: 건전지의 출력저항과 DMM의 입력저항을 측정하는 회로를 설계, 제작, 측정하고 DC Power Supply의 사용법을 익혔다. 이를 통해 부하효과(Loading ... 쓰일 것이기 때문에 이 안에 존재하는 내부저항이 회로에 어떤 영향을 미칠지 알아보는 것이 중요하다. 특히 이것의 내 부저항을 측정할 줄 알고 회로를 설계하는 능력 또한 필요
    리포트 | 12페이지 | 1,000원 | 등록일 2024.07.04
  • 판매자 표지 자료 표지
    홍익대 디지털논리실험및설계 8주차 예비보고서 A+
    해 동작하는 회로이다.1.6 D Flip-flop이 아닌 J-K Flip-flop으로 응용 실험 (1)의 회로 [그림 3]과 동일한 기능의 회로구현하시오.D Flip-flop은 J ... 에 1->0으로 변화하는 순간의 값이 저장된다.1.7 D Flip-flop이 아닌 J-K Flip-flop으로 응용 실험 (2)의 회로 [그림 4]와 동일한 기능의 회로구현하시오 ... 를 보관하고 유지할 수 있는 회로이다.Gated D Latch는 Gated S-R Latch와 유사하게 구성되어있다. S와 R에 동시에 1이 입력되면 invalid가 되는 부분
    리포트 | 7페이지 | 1,000원 | 등록일 2023.09.18
  • 판매자 표지 자료 표지
    홍익대_디지털논리회로실험_2주차 예비보고서_A+
    NOR 게이트는 지금까지의 게이트와는 다르게 1번 pin이 output이기 때문에 유의할 필요가 있다.1.2 기본 실험 (4)의 회로구현하시오.1.3 응용 실험 (1), (2 ... ), (3)의 회로구현하시오.응용 실험(1)응용 실험(2)응용 실험(3)1.4 응용 실험 (3)의 결과를 예상하고 이유를 서술하시오.= (A+B)(A+C) [∵드모르간 법칙]= AA ... 할 수 있다. 이때의 진리표는 XOR 게이트의 진리표와 같다.2.5 응용실험 (2)실험 준비 1.3에서 구현회로를 보자. XOR게이트는 입력값이 달라야 아웃풋이 1이다.만약 A
    리포트 | 6페이지 | 1,500원 | 등록일 2024.05.15
  • 중앙대 전자회로설계실습 결과보고서2
    회로를 bread board에서 구현하고 그 출력파형을 제출한다. 왜 그러한 출력이 나오는 지 그 이유를 기술한다.위의 사진처럼 회로를 구성하고 CH2를 통해 출력파형을 살펴보 ... 은 매우 큰 값을 가지게 된다. 따라서 해당 회로를 통해 offset voltage를 구하는 것은 옳지 않은 방법이라는 것을 알 수 있다.(B) Offset 측정: 3.1.2 (A ... )에서 설계한 두 개의 증폭기의 모든 입력을 접지하고 각각 출력을 측정하여 제출한다. 이 결과를 이용하여 offset voltage를 계산하여 제출한다.(위의 사진의 회로에서 입력 부분
    리포트 | 8페이지 | 1,000원 | 등록일 2024.03.26
  • 고속 혼성모드 집적회로를 위한 온-칩 CMOS 전류 및 전압 레퍼런스 회로 (On-Chip Full CMOS Current and Voltage References for High-Speed Mixed-Mode Circuits)
    를 사용한다. 이 레퍼런스 전압 구동회로는 전력 소모 및 칩 면적을 최소화하기 위해서 저 전력의 증폭기와 크기가 작은 온-칩 캐패시터를 사용하여 구현하였다. 제안하는 레퍼런스 회로는 0 ... 본 논문에서는 고속 혼성모드 집적회로를 위한 온-칩(on-chip) CMOS 전류 및 전압 레퍼런스 회로를 제안한다. 제안하는 전류 레퍼런스 회로는 기존의 전류 레퍼런스 회로 ... 에서 부정확한 전류 값을 조정하기 위해 주로 사용되는 아날로그 보정 기법과는 달리 디지털 영역에서의 보정 기법을 사용한다. 또한, 제안하는 전압 레퍼런스 회로는 고속으로 동작하는 혼
    논문 | 10페이지 | 무료 | 등록일 2025.06.13 | 수정일 2025.06.17
  • 판매자 표지 자료 표지
    32장, 33장 위상편이 발진기, 윈브릿지 발진기 예비보고서
    32장 발진기 회로1: 위상편이 발진기회로구현하고 발진 주파수를 계산한다.발진이 일어나느 가변저항 값을 추정하여 반전증폭기의 이득이 29이상(약32)가 되도록 계산을 통해 ... 발진기회로2: 윈브리지 회로, 구형파 발진기, Schmitt-trigger윈브리지 발진기설계한 회로에 맞게 브래드 보드에 구현한다Rf1 저항을 가변시키면서 발진조건을 맞춰 발진 ... 기발진기 회로를 브래드 보드에 구현한다.1번과 2번 단자의 출력파형을 측정하고 기록한다.출력파형과 주파수를 측정한다.커패시터를 0.001uF으로 바꾸고 발진 실험을 반복한다.이론
    리포트 | 9페이지 | 1,500원 | 등록일 2022.05.01 | 수정일 2022.10.27
  • 판매자 표지 자료 표지
    방통대 (방송통신대학교) 컴퓨터과학과 공통교양 컴퓨터의 이해 중간과제물
    를 Augmented Reality), 일상적인 경험과 정보를 저장하는 라이프 로깅(Life logging), 실제 세계를 기반으로 구현된 가상 세계인 거울 세계(Mirror ... Worlds), 3D로 구현한 시뮬레이션 환경인 가상세계(Virtual Worlds)로 구분된다.③ 메타버스 중 증강현실 기술이 이용된 예로 나이언틱이 2016년 7월 출시한 위치기반 ... 이후 컴퓨터산업의 제 4세대인 집적회로의 고밀도화 대집적화되며 고밀도 집적회로(LSI), 초고밀도 집적회로(VLSI) 등이 등장하였다. 집적회로회로의 집적도에 따라 SSI
    방송통신대 | 7페이지 | 3,000원 | 등록일 2024.10.09
  • 판매자 표지 자료 표지
    [텀프] 마이크로프로세서 응용 텀프로젝트 - 소형 지게차
    마이크로프로세서응용 - 위험 감지 초음파 지게차목차 동기 및 목적 사용한 부품 블록도 및 플로우 차트 회로도 설명 관련 이론 시뮬레이션 및 실험 결과 분석 실험 사진 , 동영상 ... . 회로도 설명 전체 회로도 (MCU1, S/W 부분 ) ADC 부 ADC 부 위험 감지부 위험 감지부4 . 회로도 설명 전체 회로도 (MCU2, 유선 리모컨 부분 )5 . 관련 ... 가 멈춰버리기 때문에 거리에 따른 위험 감지만을 사용자가 할 수 있도록 제작했지만 원래 생각했던 대로 구현하기 위해서는 구조적인 설계 고민이 필요할 것 같음 - 조이스틱과 인터럽트
    리포트 | 29페이지 | 3,000원 | 등록일 2023.01.05 | 수정일 2023.01.17
  • 판매자 표지 자료 표지
    [전자공학응용실험]10주차_6차실험_실험 17 능동 부하가 있는 공통 소오스 증폭기_예비레포트_A+
    (NMOSFET)⑥ 저항⑦ 커패시터⑧ FQP17P10(PMOS)4. 배경이론[그림 17-1]은 전류원 부하를 PMOS 트랜지스터 M2 를 이용하여 구현한 공통 소오스 증폭기 회로이 ... 1. 실험제목: 실험 17 능동 부하가 있는 공통 소오스 증폭기2. 목적① [실험 16]에서 수행한 ‘정전류원과 전류 거울을 이용한 능동 부하가 있는 공통 소오스 증폭기 회로 ... 다.[그림 17-1] 능동 부하가 있는 공통 소오스 증폭기 회로[그림 17-2]는 [그림 17-1]과 같은 능동 부하가 있는 공통 소오스 증폭기의 전달 특성 곡선을 구하기 위한 부
    리포트 | 7페이지 | 2,000원 | 등록일 2024.12.22
  • 판매자 표지 자료 표지
    [전자공학응용실험]11주차_7차실험_실험 18 증폭기의 주파수 응답 특성_예비레포트_A+
    1. 실험 제목: 실험 18 증폭기의 주파수 응답 특성2. 목적① [실험 17]에서 구현한 공통 소오스 증폭기의 주파수 응답 특성에 대해 실험함으로써 대역폭의 개념을 이해 ... 이론[그림 18-1] 능동 부하가 있는 공통 소오스 증폭기의 회로[그림 18-1]은 [실험 17]에서 실험한 능동 부하가 있는 공통 소오스 증폭기의 회로이다. M1 과 M2 모두 ... 포화 영역에서 동작을 해야 증폭기로서 사용할 수 있고, M2 의 출력 저항 rO 가부하의 역할을 하게 된다.([그림 17-2] 참조)[그림 18-1] 회로의 저주파 대역에서의 전압 이득은 Avo = -gm X rO 로 표현할 수 있다([그림 17-3] 참조).
    리포트 | 7페이지 | 2,000원 | 등록일 2024.12.22
  • A+ 중앙대 아날로그및디지털회로설계실습(결과)7. 논리함수와 게이트
    구현회로의 차이점을 비교하고 이에 대한 이유를 서술한다. 설계실습이잘되었다고 생각하는가? 실습이 잘 되었거나 못 되었으면 그 이유를 생각하여 서술한다.3. 결론전자전기장비에 많이 ... 한 회로와 실제 구현회로는 동일하였다. 예상한 것과 결과가 동일하여 실습은 잘 진행되었다고 생각한다. 하지만 동영상으로 진행되어서 time delay 부분에서는 delay를 확대 ... 하여 NAND, NOR, XOR, XNOR 게이트를 구현하고 기능을 확인하였고, 각각의 진리표와 동일한 결과를 얻을 수 있었다. NAND 게이트만 사용하여 AND, OR, NOT, nand3
    리포트 | 5페이지 | 1,000원 | 등록일 2022.09.10
  • 판매자 표지 자료 표지
    전전설2 실험1 결과보고서
    에 아래와 같이 XOR게이트 실습 회로구현한다.① 브레드보드에 전원과 그라운드를 연결해준다.② 브레드보드에 7486을 연결하고 7번 핀에 gnd와 14번 핀에 전원을 연결해준다 ... 을 3번과 연결된 전선에 연결한다.)⑤ LED와 330Ω 저항을 연결하고 저항은 GND와 연결한다.[실습 4]Breadboard에 아래와 같이 반가산기 실습 회로구현 ... 한다.[응용과제]전가산기를 회로구현하고 Dip 스위치와 LED를 통해 확인한다.① 위의 반가산기 회로에서 7432(OR)를 연결한다.② 7432(OR)의 7번 핀에 gnd와 14번
    리포트 | 8페이지 | 1,000원 | 등록일 2023.11.17
  • [A+] 중앙대 아날로그 및 디지털 회로설계실습 Switching Mode Power Supply 예비보고서
    한 SMPS 회로를 동일 성능의 SMPS 회로로 대체하였다. 회로 구현을 위한 소자 배치와 동작 원리를 살펴보면 다음과 같다.(1) MOSFET IRF540이 ON 상태일 때 인덕터 ... 의 Path 역할을 한다. (위 회로도에는 출력 파형을 구현하기 위해 임의의 제너 다이오드로 회로 구성을 하였지만, 실제 실험에서는 SB540 다이오드를 사용할 것이다.)< 그림 6 ... 하고자 하는 출력 전압 2.5V를 구현해내기 위한 저항 및 커패시터의 재배치, PWM 제어 회로의 알맞은 설계 등 실습 내 과정이 필요함을 알 수 있다.3-3-3. PWM 제어 회로
    리포트 | 7페이지 | 1,000원 | 등록일 2021.09.01
  • 디지털집적회로설계 14주차 실습
    •Discussions이번 프로젝트의 핵심은 Ripple Carry Adder에 D-flip flop을 통합해 순차회로를 실현하는 것이었다. 강의실에서 배운 이론을 현실 ... 의 브레드보드 위에 옮기는 과정이라 할 수 있다. 초점은 먼저 순차회로의 물리적 배열을 위한 D-flip flop의 설계였다. D-flip flop을 구축하는 방법은 다양하지만, 트랜지스터 ... 가 가장 효율적으로 쓰이는 전송 게이트 방식을 채택했다. 이는 이전 과제에서 이미 설계한 subcell을 활용하는 결정이었다. 그 후에는 이미 구현해본 CMOS Full Adder
    리포트 | 10페이지 | 2,000원 | 등록일 2023.11.25 | 수정일 2023.12.10
  • 전자회로실험 과탑 A+ 결과 보고서 (실험 17 능동 부하가 있는 공통 소오스 증폭기)
    구현할 때 많이 사용된다.기본 동작 원리1. 입력 신호 증폭- 회로의 입력 신호는 M_1의 게이트에 인가된다. 이는 소스가 접지된 상태에서 입력 전압 변화를 소스-드레인 전류 ... 전압을 키워 실험을 진행하였다.입력 출력 전압 (5V 입력) 출력 전압 (30V 입력)4. 구현회로의 입력 저항과 출력 저항을 직접 측정하여 [표 17-3]에 기록하시오 ... 결과 보고서실험 17_능동 부하가 있는 공통 소오스 증폭기과목학과학번이름1 회로의 이론적 해석능동 부하가 있는 공통 소오스 증폭기 회로능동 부하가 있는 공통 소오스 증폭기 회로
    리포트 | 7페이지 | 1,500원 | 등록일 2024.12.19
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 08월 07일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
11:52 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감