• 통합검색(4,698)
  • 리포트(4,402)
  • 자기소개서(219)
  • 시험자료(40)
  • 논문(19)
  • 방송통신대(11)
  • 서식(4)
  • ppt테마(2)
  • 이력서(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"논리회로실험" 검색결과 3,241-3,260 / 4,698건

  • 디지털시스템 verilog 실험 결과보고서의 모든 것,BCDto7Segment, FlipFlop, Counter, RAM, 유한상태머신회로, Dotmatrix, Stopwatch etc
    , shift register를 구현하는 실험이었다. latch란 빠르고 가볍게 특정 리소스에 대한 동기화를 구현하기 위한 객체로서 순차식 논리회로의 기본소자이다. 그 중, SR ... 거나, 선택해주는 회로도에 대해 알아보는 실험이었다. 2to4 decoder를 기초로해서 3to8 decoder를 만들 수 있으며, 2to4 multiplexer를 기초로해서 4중 ... egment로 출력하는 디지털 회로를 설계한다.실험결과[작성코드 & 코드설명]1. BinaryToBCD 1의자리module binarytoBCDof1(O,A,B,C,D);output
    리포트 | 32페이지 | 3,000원 | 등록일 2012.11.27
  • 디지털 시스템 실험
    느낀점각 코드들의 특성을 파악할 수 있었고 1학기때 배운 카르노 맵등 회로를 구성하는데 필요한 내용을 다시한번 되새길 수 있었다.참고문헌디지털 시스템 실험 : 원리 응용 설계 (한빛미디어)http://www.beruberu.net/46- 블로그 ... 과목명디지털 시스템 실험제출일시2011.09.19분 반1담당교수전 공전자정보공학이 름제 목코드 변환기학습목표·BCD-3초과 코드 변환기에 대해 알아본다.·BCD-2421 코드 ... 의 BCD로 표현하고 이 값에 3이 더해 출력으로 나오는 회로이다.10진수BCD3초과A3A2A1A0E3E2E1E00
    리포트 | 4페이지 | 1,000원 | 등록일 2012.07.18
  • Series and parallel diode configurations
    1. 실험 목적 및 기초 이론1) 실험 목적직렬 및 병렬로 구성된 다이오드 회로의 해석 능력을 개발한다.2) 기초 이론? Threshold Voltage? Series ... 반비례한다는 것이다.XYZ*************. AND Gate논리AND게이트진리표Logic Gate는 디지털 회로를 만드는데 있어 가장 기본적인 요소이다.기본 Logic ... 에서 빠지기 쉬운 전자가 이 접합 부분을 통과하지 못하게 된다. 이 부분을 공핍 영역이라 하는데, 여기에 생긴 전위차를 문턱전압이라고 한다.3. 직렬회로저항을 직렬로 연결한 회로
    리포트 | 2페이지 | 1,000원 | 등록일 2011.05.20
  • Cds소자를 사용하여 윈도우 비교기 구현
    을 때의 지시를 제공하는 논리 레벨이다. 이러한 특성을 이용하여 30-3 회로에서는 기본적인 반전 및 비반전 비교기를 결합하여 두 비교기가 서로 다른 기준 값을 갖도록 구성 ... 1. 설계 목적Cds 소자와 비교기를 사용하여 빛의 양에 따라 LED를 On/Off 하도록 회로 구현2. 기능 설명사용 부품기 능CDS 센서(빛감지) 12라운딩: 빛에 의해 값 ... NPN switching transistorLED문턱전압 이상 값이 들어오면 ON되는 발광 Diode저항Cds 소자와 윈도우 비교기를 이용해 LED 동작을 변화시키는 회로
    리포트 | 4페이지 | 1,000원 | 등록일 2012.01.04
  • 분산형전원 계통연계 지침
    고압 계통의 경우 해당 분산형전원에 대한 변동 빈도 적용에 대해 설치자의 이의가 제기되는 경우설치자가 이에 대한 논리적 근거 및 실험적 근거를 제시하여야 하고 이를 근거로변동 빈도 ... 한다)를 시설하였는지 확인한다.* 다음 각 호를 모두 만족시키는 경우에는 상용주파 변압기의 설치를 생략할 수 있다.① 인버터의 직류 측 회로가 비접지인 경우 또는 고주파 변압기를 사용
    리포트 | 14페이지 | 2,000원 | 등록일 2018.01.24
  • 신호모델 및 해석-예비
    회로 시스템 해석을 위한 다양한 입력 신호의 수학적 형태를 이해하고 Fuction Generator 사용법을 익힌다.2. 기구 및 실험장치① 오실로스코프 시간에 따른 입력전압 ... 제공기가 된다. 디지털회로에서 입력파형으로 요구되는 TTL 및 CMOS 논리 신호도 제공되므로 디지털회로 분석에도 용이하다.녹색 LED 디스플레이 : 내, 외부 신호의 주파수 지시 ... /CMOS 논리회로의 입력파형으로 고정논리레벨을 갖는 파형을 인가할 때 사용하는 조절 스위치. 푸쉬/풀에 따라 TTL/CMOS 모드 선택된다. ? TTL/CMOS : 지정 TTL
    리포트 | 10페이지 | 1,500원 | 등록일 2011.12.04
  • 예비
    으면 출력값은 ‘0’ 값을 갖는다. 따라서, 회로의 조합에 의해논리곱(AND), 논리합(OR), 논리 부정(NOT)의 3가지를 모두 실현할 수 있으므로만능 논리 요소라고도 한다 이 논리 ... ' + B') = A'B + AB'나. 반가산기와 반감산기1) 반가산기반가산기(반덧셈기)는 디지털 회로내에서 두 값을 덧셈하기 위해 사용되는 논리 회로이다. 반가산기(반덧셈기)는 2 ... 수를 만들어 내는 논리회로 이다. 두 입력을 X(빼임수), Y(뺄수), 출력을 D(차), B(내림수)라 하면 아래과 같은 진리표에 의해 그 관계가 정의된다.입력 값출력 값ABB
    리포트 | 9페이지 | 1,000원 | 등록일 2011.03.28
  • [VHDL]실험10. 4bit 가산기
    년도?학기2011년 1학기과목명디지탈논리회로실험LAB번호실험 제목104bit 가산기실험 일자제출자 이름제출자 학번팀원 이름팀원 학번Chapter 1. 관련 이론 ... (Theoretical Background)조합논리회로는 비교적 설계하기 쉬운 회로이며, 출력은 단지 현재의 입력 값에 의해서만 결정된다. 이를 위하여 우리는 입력 신호에 따른 출력을 열거해 주 ... 을 유도하는 방법들을 완벽하게 갖추고 있기 때문에 우리가 해야 할 일은 회로 설계에 있어 회로의 동작을 이해하기 쉽고, 관리하기 쉽게 표현할 수 있는 방법과 알고리즘 개발에 있
    리포트 | 6페이지 | 1,000원 | 등록일 2011.06.08
  • 자판기회로 발표자료
    상 태 도00 100원 투입01 500원 투입10 일반 커피11 고급 커피추 후 보 안 사 항1. 기본회로에서 100원 입력에대한문제점 보안2. 타이머 회로 설계 추가3. 반환
    리포트 | 69페이지 | 1,500원 | 등록일 2009.07.14
  • (전실결과)Digital Circuit 2(엔코더측정회로)를 통한 모터제어
    Type Encoder의 동작원리를 이해하고 이를 이용한다.4체배 회로를 이용하여 엔코더의 분해능을 높힌다.Karnaugh Map을 이용하여 논리연산을 최소화한 Labview 프로그램 ... 을 구성한다.각 회로에 사용한 칩들의 기능과 목적을 이해한다.실험결과실험 1 : 발진회로발진회로 파형발진회로 회로실험결과분석 : 발진회로는 크리스탈을 사용하여 어떤 일정한 주파수 ... 이 분주회로로 들어간다.실험 2 : 분주회로분주회로 회로도74HC390 내부회로분주회로 파형실험결과분석 : 10진 카운터가 2개 내장된 74HC390을 이용하여 발진회로에서 출력된 1
    리포트 | 8페이지 | 6,000원 | 등록일 2012.03.21 | 수정일 2015.09.04
  • 결과레포트 (4)
    전자회로실험실험내용BJT 차동 쌍과 응용실험일2008. 11. 6이름학번Introduction실험을 통해BJT 차동증폭쌍의 특성 및 응용을 실험Problem Statement ... 는 이미터 결합논리라고 불리는 초고속 논리회로 계열의 기본이 되기도 한다. 집적회로가 개발된 이후 바이폴라와 MOS 분야 모두에서 차동쌍의 사용이 폭발적으로 보편화되었는데 집적 회로 ... 으로 제작할 수 없기 때문에 집적회로에서는 차동 증폭기가 출력 증폭기보다 더 많이 사용된다.▶ 실험에 필요한 가장 중요한 부품은 5개의 트랜지스터가 배열된 CA3046이고 그것
    리포트 | 11페이지 | 1,000원 | 등록일 2011.11.19
  • 부울대수와 드 모르간의 법칙
    디지털 논리회로설계 및 실습실험 7. 부울대수와 드 모르간의 법칙1. 실험 목표□ 부울 대수(Boolean algebra)의 여러 법칙들에 대한 실험적 증명.□ 부울 법칙 10과 ... 11을 증명하기 위한 회로 설계.□ 실험을 통해 3- 입력 변수를 갖는 회로를 진리표를 작성하고, 드모르간의 정리를 이용하여 대수적으로 등가인지를 증명.2. 이론 요약드 모르간 ... 시스템에서는 상태가 “0” 또는 “1”로 될 수 있는 회로를 취급하는 데 사용 된다.디지털 회로논리식을 취급함에 있어 다음의 약속이 있다.① 연산순서는 부정, 논리곱, 논리
    리포트 | 4페이지 | 1,000원 | 등록일 2011.01.05
  • 초음파를 이용한 후방감지센서
    자동차 후방감지 센서- 목 차 -1. 목적 2. 초음파란? 3. 소자 및 재료 4. 회로도 5. 회로 구동원리 6. P-spice 결과 7. 중간과정 8. 결론 및 고찰1. 목 ... 하는 부분이다.송신부회 로 도송신부에서 보낸 초음파를 수신부에서 받아 구동시킨다.수신부5. 회로 구동원리송신부에서는 NAND gate를 이용해 발진회로 구성을 한다. 가변저항은 발진 주파 ... 들을 보고 여러가지 응용을 할 수 있을 것이라 생각했다. 하지만 주어진 것들로 응용한다는 것은 매우 어려운 일이었다. 때문에 완성된 회로에 충분히 만족한다. 첫 작품으로 완성
    리포트 | 17페이지 | 1,500원 | 등록일 2010.06.18
  • 적외선이용한 경품추천기
    마트 영수증 경품 추첨 2010-06-07목적 실험을 통해 배운 소자의 작동원리를 이해하고 이를 바탕으로 회로에 적용시켜 본다 숫자를 랜덤으로 발생시켜 7 Segment 를 이용 ... : 10㎌ 100 ㎌ 등 트렌지스터 : C945P3D 입체 사진구성도 랜덤 숫자발생기 발진회로 + 세븐 - 세그먼트 카운터 스위치로 발진회로 동작 카운터로 숫자표시회로도 및 작동원리 ... 들이 오작동하지 않도록 전압을 증폭 회로가 발진할 때는 숫자가 빠르게 변하다가 주파수가 낮아지면서 발진을 멈추면 한 숫자에서 멈추게 된다 4518B회로도 및 작동원리 4543B
    리포트 | 11페이지 | 1,000원 | 등록일 2010.06.18
  • 40.슈미트_트리거(결과)
    에 경계가 되는 스레숄드 전압이 존재하며, 이 부근에서는 회로는 불안정하며 논리는 불확정하다. 슈미트 트리거라 부르는 이 회로는 2개의 스레숄드 전압을 가진 파형 정형 회로이다. 그리고 ... 은 트랜지스터를 이용하여 슈미트 트리거 회로를 구성하고 동작을 확인해보았다.이론 식을 이용해서 이론 값을 구해봤다. 그결과가 3.05 V 정도 된 다는 것을 알 수 있었다. 이 실험 ... 하는 가를 알 수 있었다.다음으로 실험한 것은 OP 앰프를 이용하여 슈미트 트리거 회로를 구성하고 특성을 확인해 보았다. 입력 전압을 바꿔가면서의 변화 되는 지점을 확인해 보
    리포트 | 5페이지 | 1,000원 | 등록일 2011.05.04
  • 4주차 예비보고서(타이머와 PWM)
    실험(4) 예비보고서마이크로컨트롤러 기능? 타이머와 PWM실험(4) 4주차 예비보고서(타이머와 PWM)A886042 유동현실험(4) 4주차 예비보고서(타이머와 PWM)Timer ... 2의 출력 신호를 논리적으로 변조하여 AND하거나 OR 시킨 신호를 출력한다. 타이머/카운터 설정은 다음 과 같다. - 타이머/카운터1은 비반전의 Fast PWM Mode로 동작 ... PWMOCRnAbottomtopWGMn3~0 bit에 의한 파형 발생모드 설정비트 1~0 : WGMn1~0 (파형 발생 모드)비트비트 7(ICNCn (입력 캡쳐 잡음 제거 회로)):입력
    리포트 | 15페이지 | 2,000원 | 등록일 2014.07.08 | 수정일 2023.09.07
  • [디지털시스템실험(Verilog)] Verilog 기본 실습 결과보고서
    full adder의 게이트 논리회로를 이미 설계하였으므로, 이번 실험에서는 게이트를 재설계할 필요 없이 32개의 포트 리스트 데이터만 정리하여 주면 된다.1-bit full ... 의 논리 회로도와 코딩 소스는 다음과 같다.코딩 소스에서 설정된 각 게이트 x0, x1, a0, a1, o1의 역할을 논리 회로도를 통해 확인할 수 있다.full adder를 설계 ... 디지털 시스템 설계 및 실험 KEEE209 전기전자전파 공학부디지털 시스템 설계 결과 보고서디지털 시스템 설계 및 실험 KEEE209-09 전기전자전파 공학부학부 : 학번
    리포트 | 3페이지 | 2,000원 | 등록일 2011.10.05
  • JFET 및 MOSFET의 바이어스 회로 실험 예비레포트
    JFET 및 MOSFET의 바이어스회로 실험1. 실험목적1) JFET와 MOSFET의 바이어스 회로에 대한 이론적 이해를 위해 선학습한다.2) JFET와 MOSFET의 여러 가지 ... 바이어스 횔를 구성하고 분석함으로써 직류 바이어스에 대한 개념을 명확하게 이해하고 실험을 통하여 이를 확인한다.2. 실험장비-JFET 2N5458, 저항 100Ω, 10㏀ ... )에 비해 아주 작은 크기로 만들 수 있고 제조공정이 비교적 간단하다. 그리고 MOSFET만을 사용하여 디지털 논리기능과 메모리 기능을 실현할 수도 있다. 이런 이유로 현재 대부분
    리포트 | 4페이지 | 1,000원 | 등록일 2011.12.19
  • 01 AND, OR, NOT 게이트 예비보고서
    일반 논리 게이트 응용1. 목적가. 논리회로의 기본이 되는 게이트들의 기본논리와 동작원리를 이해한다.나. 논리게이트들을 이용하여 논리실을 구현하고 동작을 확인한다.2. 이론가 ... . 기본 논리게이트1) OR 게이트표시기호 진리표[그럼 2-1] OR 게이트두 개 이상의 입력 신호에 대하여 한 개의 출력 신호를 얻는 게이트로서 논리합을 나타내는데, 입력 신호 ... 다. (정논리에서 OR 게이트가 부논리에서는 AND 게이트로 사용됨을 유의하라. 5장의 Active-High와 Active-Low 참조)2) AND 게이트표시기호 진리표[그림 2-2
    리포트 | 8페이지 | 1,000원 | 등록일 2012.11.06
  • 5. 플립플롭 및 래치
    년도?학기2011년 1학기과목명디지탈논리회로실험LAB번호실험 제목5플립플롭 및 래치실험 일자제출자 이름제출자 학번팀원 이름팀원 학번Chapter 1. 관련 이론 ... (Theoretical Background)1. 래치(Latch)래치(latch)는 외부의 어떤 입력레벨에 의해 출력이 특정의 논리레벨로 바뀌면 외부입력 신호의 제거에도 그 상태를 유지하는 회로 ... , FF)플립플롭은 출력이 2개(Q와 )의 안정상태를 가지며 제어신호가 가해졌을 때 출력상태를 바꾸는 논리회로로서, Q를 플립플롭의 정상출력, 를 반전출력이라 한다.또한 이는 입력
    리포트 | 7페이지 | 1,000원 | 등록일 2011.06.08
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 03일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
7:44 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감