• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(30,873)
  • 리포트(28,110)
  • 자기소개서(2,039)
  • 시험자료(484)
  • 방송통신대(136)
  • 논문(80)
  • 서식(15)
  • ppt테마(4)
  • 노하우(3)
  • 이력서(1)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로이론" 검색결과 301-320 / 30,873건

  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 예비보고서1
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험1 ... . Basic Gates1) 실험목적1. Logic gates의 이해2. Logic 회로 구성 법칙의 이해- Boolean equation의 이해- De Morgan의 법칙 이해2 ... ) 실험이론· 기본 Logic gates에는 AND, OR, NOT, BUFFER가 있으며, 기본 gate의 확장으로는 NAND, NOR, XOR, XNOR 가 있다.· 가해지는 전압
    리포트 | 7페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 예비보고서7
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험7 ... . R.2) 실험이론※ RAM (Random Access Memory)RAM은 Random Access Memory의 약자로 기억된 정보를 읽어내기도 하고 다른 정보를 기억시킬 수 있 ... SRAM은 위의 오른쪽 그림처럼 회로 내에서 대칭구조를 가지므로 DRAM보다 훨씬 빠르다. 그러나 SRAM은 DRAM에 비해 가격이 비싸며 각각의 SRAM BIT는 4~6개
    리포트 | 9페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 결과보고서7
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험7 ... 고 OE 0와 OE 1은 F/F에 저장된 DATA를 읽은 read select 스위치로써 동작함을 예상할 수 있다. OE값에 LOW값을 가하면 그 OE에 해당되는 회로의 출력 ... (Q(t-1))를 유지하도록 하기 때문이다.? 실험 결과회로도결선도? LED를 밑에서 오른쪽으로 옮긴 것을 제외하곤 결선도와 같게 회로를 구성했다.결과OE0=1, OE1=0, In
    리포트 | 6페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 결과보고서 1
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부0) 실험 ... 하여 입력에 따라 원하는 결과가 출력되는 회로를 만들 수 있다.1) 실험 과정 및 결과실험1- AND gate 실험결과결선도 [실험(1), 실험(2)]실험 결과A=0V, B=0V, C ... gate와 같은 결과를 얻도록 회로를 구성할 수 있었다.- OR, NAND, NOR gate 실험결과TypeResult3-input ORA=0V, B=0V, C=0VA=0V, B
    리포트 | 8페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 전자회로실험 설계보고서2
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 전자회로실험교수명:조교명:분 반:학 번:성 명:전자공학부설계2 ... ={0.0976} over {0.0397} =2.458로 2V/V 이상이다.? 설계 결과(설계제안1)- 회로 구성도- Measurement:a)V _{DS} =0.5V 일 때,V ... 100= {��358.7 mu -350.7 mu ��} over {��358.7 mu ��} TIMES 100=2.23(%)로 적은 오차로 근사한다.2) 증폭단 특성 측정- 회로
    리포트 | 11페이지 | 1,500원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 전자회로실험 예비보고서6
    을 익힌다.2) 실험이론1. 사각파 발생회로위의 사각파 발생회로는 앞선 실험에서 살펴본 바 있다. 슈미트 트리거 회로와 RC 회로를 추가로 반전입력단자에 연결한 것으로 출력으로 사각파형 ... 한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 전자회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험6 ... . 삼각파 발생 회로1) 실험목적1. 연산증폭기를 이용한 비교기, 적분기의 동작을 통해 구형파, 삼각파 발생회로를 구성하고 이해한다.2. 연산증폭기의 작동 특성을 활용하는 방법
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 전자회로실험 예비보고서5
    한다.2) 실험이론0. 필터 (Filter)필터란, 입력 신호에 포함된 일정한 주파수 성분은 그대로 통과시키고 그 이외의 주파수 성분은 저지하는 주파수 선택을 갖는 회로를 말한다.1 ... 한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 전자회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험5 ... . 능동 필터 회로1) 실험목적1. 1, 2차 저역 통과 필터와 2차 고역 통과 필터에 대해서 알아보고 실험을 통해 확인한다.2. 능동 필터회로의 의미를 이해하고 실험을 통해 확인
    리포트 | 6페이지 | 1,500원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 전자회로실험 설계제안서3
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 전자회로실험교수명:조교명:분 반:학 번:성 명:설계3. OP ... }}^{3} `=`4 pi TIMES 10 ^{4}를 대입하면R _{2} ` APPROX 5256.488Ω이다.- 이것은 이론값과 많이 달랐다. 그래서R _{2}값을 살짝 조정하여R
    리포트 | 10페이지 | 1,500원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 전자회로실험 설계보고서1
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 전자회로실험교수명:조교명:분 반:학 번:성 명:전자공학부설계1 ... S 100% = 0.943%의 작은 오차를 갖는다.(설계제안2)1) 회로가 평형만 이루면 되므로 입력 전압의 피크값은 중요하지 않다. 하지만 전류 사용을 최소화 하는 것이 설계 ... 의 주파수를 기록한다. 이때가 회로의 평형이다.3) 회로의 발진주파수 식C _{1} = {1} over {(2 pi f) ^{2} C _{2} R _{1} R _{2}} 에 1kΩ
    리포트 | 7페이지 | 1,500원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 결과보고서10
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험10 ... 으로 바꿨을 때의 출력파형? 실험 결과결선도회로? 간격 때문에 LM741을 옮긴 것을 제외하곤 같게 구성했다.결과Rf = 4.5kΩ , DAC OutputRf = 2.7kΩ ... 을 D 번 컨버트 한 것이므로 계단이 훨씬 밑으로 내려갈 것이다.? 실험 결과결선도회로? 간격 때문에 LM741을 옮긴 것을 제외하곤 같게 구성했다.결과실험1의 출력을 다시 OP
    리포트 | 9페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 결과보고서8
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험8 ... . S것을 제외하곤 결선도와 같게 회로를 구성했다.결과PR 1, 2 ( 0~>1 )CLK 인가 [ 첫 번째 Shift ]CLK 인가 [ 두 번째 Shift ]CLK 인가 [ 세 번 ... 면 데이터가 전부 이동 하여 값이 사라졌다.? 실험결과 값이 1Bit씩 Shift 됨을 실제로 확인하였고 이론과 같음을 알았다. 또한 데이터가 계속 이동하면 그 데이터 값은 결과
    리포트 | 10페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 예비보고서2
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험2 ... . CMOS 회로의 전기적 특성1) 실험목적1. 인버터를 사용했을 때 실제 입력과 출력을 그래프를 통해 시각적으로 확인한다.2. 슈미트 트리거를 사용하면 입력과 출력이 어떻게 변하 ... 을 측정하고 확인한다.2) 실험이론- MOS(Metal-oxide Semiconductor, 금속 산화막 반도체): 반도체 위에 실리콘 산화막을 형성하고, 이것에 금속 게이트를 배치
    리포트 | 8페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 결과보고서2
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부0) 실험 ... 지연 시간을 측정하고 확인한다.4. 현실의 아날로그 시스템을 논리회로의 디지털 시스템으로 적용할 때 발생하는 문제를 이해하고 그것을 보정 및 이용할 수 있다. (노이즈, 딜레이 ... , 발열 등)1) 실험 과정 및 결과실험1결선도회로도결 과? 일반적으로 논리회로에서의 논리소자들이 취하는 전류, 전압 값들은 연속적이며 이러한 연속적인 값들에대해 논리소자들은 High
    리포트 | 8페이지 | 1,000원 | 등록일 2021.10.24
  • (A+/이론/예상결과/고찰) 아주대 논리회로실험 결과보고서6
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일:과목명: 논리회로실험교수명:조교명:분 반:학 번:성 명:전자공학부실험6 ... 출력을 유지하는 결과가 나왔다.? 특히, S=R=C=1일 때, Q와 Q' 두 가지가 모두 1을 갖는 결과가 나왔다. 이는 유효하지 않은 값이다.이 회로를 이용하여 설계할 때, 입력 ... 이 S=R=C=1 일 때가 없도록 고려하거나, 이런 출력이 없도록 회로를 보완한 뒤 사용해야 할 것이다.? 이 회로에 C 대신 Clk 신호를 입력해준다면, R-S Flip Flop
    리포트 | 10페이지 | 1,000원 | 등록일 2021.10.24
  • 판매자 표지 자료 표지
    [A+보장]한양대에리카A+맞은 레포트,회로이론응용및실험,Thevenin의 정리
    Thevenin의 정리Thevenin의 정리는 DC 전원들과 저항들로 구성된 임의의 회로를 직렬 연결한 한 개의 저항과 한 개의 전원으로 대체할 수 있다. 여기서 그림 1 ... )처럼 혼잡한 선형 회로도 단순화시킨 등가 회로로 대신 가능하다는 것은 혼잡한 회로의 해석을 사용 자가 편리하게 다가갈 수 있도록 만들어주는 유용한 정리이다.그림 1 Thevenin 등 ... 가회로의 단순화되는 과정Thevenin 등가 회로를 이용하기 위해서는 등가 저항 과 등가 전압 을 알 아야 된다. 등가 저항 는 전원으로부터 공급받고 있는 전류의 저항을 제거
    리포트 | 14페이지 | 2,500원 | 등록일 2024.05.20
  • 회로이론
    직류회로의 기본공식①전류 :I = Q over t[C/sec],i =int q(t) dt[A]②전압 :V = W over Q[J/C]③오옴의법칙 :V = RI※ 오옴의법칙의 이해 ... L over A = rho L over pir^2 = rho 4L over pid^2[Ω]기본교류회로의 해석①각속도(각주파수)omega = 2pi over T = 2 pi f ... 21.411.41구형파V_mV_m11④ 기본교류 회로소자의 응답구분직렬임피던스위상각실효전류위상R-Lroot {R^2 + ( omega L)^2}tan ^-1 omegaL over
    시험자료 | 12페이지 | 1,500원 | 등록일 2019.02.25 | 수정일 2020.10.22
  • [A+, 에리카] 회로이론응용및실험레포트 3. Capacitor 및 Inductor의 특성(과도상태 특성)
    ① 함수발생기함수발생기는 그 명칭과 같이 여러 가지 형태의 함수를 발생시키고 이를 전압 형태로 Output 단자를 통해 출력하는 장치이다. 함수발생기가 발생시킬 수 있는 함수는 sine, square, ramp, pulse 등이 있다.② 오실로스코프오실로스코프(osci..
    리포트 | 8페이지 | 2,500원 | 등록일 2023.09.03 | 수정일 2023.09.11
  • 판매자 표지 자료 표지
    BJT의 기본특성 [A+/PSpice/배경이론(교재카피)/예비레포트] 전자회로실험,이강윤
    서플라이▸ 디지털 멀티미터▸ 오실로스코프▸ 함수 발생기▸ Q2N4401(npn형 BJT) (1개)▸ 저항▸ 커패시터▸ 브레드보드3. 배경 이론BJT는 p형과 n형 반도체 3개를 결합 ... 함수이므로 전류가 많이 변화해도 의 전압은 크게 변하지 않는다[그림 4-8]은 npn형 BJT의 컬렉터 전류와 컬렉터-베이스 전압의 관계를 알아보기 위한 회로이며, [그림 4-9 ... 도 A에서 B로 증가된다.[그림 4-10]은 npn형 BJT의 관게를 구하기 위한 회로이며, [그림 4-11]은 npn형 BJT의 그래프이다.이다. 즉 인 경우, 이면 능동 영역
    리포트 | 21페이지 | 1,000원 | 등록일 2021.06.19 | 수정일 2024.02.28
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 09월 18일 목요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:29 오후
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감