• AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • AI글쓰기 2.1 업데이트
  • 통합검색(10,172)
  • 리포트(8,216)
  • 자기소개서(1,586)
  • 시험자료(196)
  • 방송통신대(82)
  • 논문(50)
  • 서식(31)
  • ppt테마(6)
  • 이력서(4)
  • 표지/속지(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"회로설계도" 검색결과 261-280 / 10,172건

  • 판매자 표지 자료 표지
    슈퍼헤테로다인 수신기의 구성과 장단점, 그리고 영상 주파수의 특성과 이를 제거하는 방법을 설명
    은 필터의 기술적인 한계와 집적회로설계가 이루어질 때 최적화를 만족할 수 있고 고주파에서는 필터 손실이 너무 크기에 구현하기가 쉽지 않지만 저주파로 하향 변환해 적은 손실을 가지 ... 를 위한 설계가 이루어질 수 있다.2) 구성슈퍼헤테로다인 수신방식은 안테나 회로에 유기한 고주파 신호 중에서 필요한 주파수만 동조회로로 선택한 뒤 고주파 증폭부에서 증폭해 국부발진기 ... 는 수신 전파 형식, 회로의 방식, 통신의 방식, 업무, 사용 주파수대 등에 따라서 여러 가지로 구분할 수 있다. 수신기는 보편적으로 회로의 방식에 따라서 다양한 형태로 이루어져
    리포트 | 4페이지 | 2,000원 | 등록일 2025.01.13
  • 판매자 표지 자료 표지
    [A+예비보고서] 설계실습 2. Op Amp의 특성측정 방법 및 Integrator 설계
    Inverting Amplifier를 설계하고 회로도를 제출한다.그림1. Gain 100(V/V)그림2. Gain 1000(V/V)(B) 두 회로에 대해 유한한 크기의 open loop ... 예비보고서설계실습 2. Op Amp의 특성측정 방법 및 Integrator 설계1. 목적OP Amp의 offset 전압과 slew rate를 측정하는 회로, 적분기를 설계, 구현 ... gain을 고려하여 이득을 구하기 위한 수식을 제출한다.설계한 Inverting Amp에서 open loop gain은 다음과 같다.이때 회로의 open loop gain이 유한
    리포트 | 10페이지 | 1,000원 | 등록일 2025.01.31
  • 판매자 표지 자료 표지
    경상대학교 반도체설계개론 3차 레포트/과제
    하도록 구성하는 특징을 가지고 있다. 장점은 가장 빠르고 쉬운 직접회로 설계방식이지만, 칩 면적의 낭비에 따른 집적도가 떨어진다는 단점이 있다.씨 오브 게이트 설계 방식은 배선영역 ... 는 가장 낮은 전압이 인가 되므로 , Vin=0V, Vgs=0V, 스위치는 off된다.9. 반주문형 집적회로 설계방식에 대하여 종류를 쓰고 각각의 특징 및 장점, 단점을 설명하시오.반 ... 주문형 직접회로 설계방식에는 표준 셀 설계 방식, 게이트 어레이 설계방식, 씨오브게이트 설계방식이 있다.표준 셀 설계 방식은 동작과 성능이 이미 검증된 회로를 라이브러리 형태로 제공
    Non-Ai HUMAN
    | 시험자료 | 4페이지 | 3,300원 | 등록일 2022.03.04 | 수정일 2022.04.14
  • (A+)중앙대 전기실, 전기회로설계실습 (1번실습 예비보고서)
    을 익힌다. 측정회로설계하고 실습을 통하여 확인한다.2. 준비물* 기본 장비 및 선Function generator: 1대DC Power Supply(Regulated DC Power ... 저항 측정3.1-1 DMM을 사용하여 저항(10㏀, 1/4W, 5%, 30개)을 측정하려 한다.⒜ 이를 위한 회로도와 DMM의 조작방법을 작성하라. (참고: 현재 사용되는 DMM은 자동으로 측정범위를 찾아 표시한다.) ... Function 6V 건전지 1개리드저항 (10㏀, 1/4W, 5%): 30개리드저항 1/4W, 5% 각각 2개51Ω, 5㏀가변저항 (20㏀, 2W): 2개3. 설계실습 계획서3.1 고정
    리포트 | 7페이지 | 1,000원 | 등록일 2025.02.26
  • 판매자 표지 자료 표지
    아날로그 및 디지털 회로 설계 실습 결과보고서8 래치와 플립플롭
    아날로그 및 디지털 회로 설계 실습-실습 8 래치와 플립플롭-8-4 설계실습 내용 및 분석PSPICE를 활용한 RS래치 구현 및 동작PSPICE를 사용하여 그림 9-1의 회로 ... 를 활용한 SR래치 구현 및 동작그림 8-1의 회로를 TTL 7400을 사용하여 구성하고, 만들어진 래치에 입력값을 넣어서 관찰될 수 있는 상태도를 그리고 예비보고서의 결과와 비교 ... )의 형식으로 작성하되, 다음 사항을 검토하여 작성하라.-본 설계실습에서 무엇을 하였으며 그 결과는 어떤가? 수치를 포함하여 요약한다. --설계실습계획에서 설계회로와 실제 구현
    리포트 | 11페이지 | 2,000원 | 등록일 2023.09.05 | 수정일 2023.10.24
  • 판매자 표지 자료 표지
    중앙대학교 전자회로설계실습 예비보고서8
    설계하여 회로도를 제출한다. (=500Ω)(E) PSPICE를 이용하여 시뮬레이션하고, 시뮬레이션 값을 다음 표에 작성하라. (Bias Point로 설정하고 시뮬레이션 ... ) = = 10mA 인 Cascode 전류원을 OrCAD로 설계하여 회로도를 제출한다. (=500Ω)(C) PSPICE를 이용하여 시뮬레이션하고, 시뮬레이션 값을 다음 표에 작성하라 ... 단일 Current Mirror 설계*모든 계산결과는 반올림하여 유효숫자 세 자리까지만 사용한다.그림 1의 회로와 같이 Current Source에서 , 로는 2N7000
    리포트 | 7페이지 | 2,000원 | 등록일 2024.03.10
  • 논리회로실험 순차회로 설계
    JK 플립플롭에 대해 심화적인 학습과 설계를 해본다. 또한 병렬 레지스터의 회로도를 직접 그려보고 4 bit 시프트 레지스터를 설계함으로써 레지스터의 구조와 설계를 터득한다.2 ... 을 확인 할 수 있었다.- 실험 2. 레지스터를 설계하시오.(1) D FF 4개를 가지는 병렬 레지스터 회로도1) schematic 방법을 사용한 회로도? 논리기호인 FDCE ... 익히지 못하여 확실한 사용법을 몰라 이에 대해 알아보고 추후에 학습해야겠다. 또한 이번예비실험에서는 플립플롭과 래치에 대해 일부분의 회로밖에 설계하지 않았는데, 기회가 된다면 다른 순차회로설계해봐야겠다.
    Non-Ai HUMAN
    | 리포트 | 6페이지 | 1,500원 | 등록일 2021.10.01
  • 숭실대학교 신소재공학실험2 Oxidation 공정 예비보고서
    설계회로를 그려내는 작업이다. 컴퓨터로 설계회로 패턴이 그려진 유리판을 마스크라고 하고, 마스크의 회로도를 웨이퍼에 새기는 작업이다. 웨이퍼에 마스크의 회로도를 새기 ... 에는 흠결이 존재하고, 거친 상태이다. 이는 회로의 정밀도에 영향을 미치기 때문에 표면 연마 작업을 통해 매끄럽게 만들어주어야 한다.② 산화 공정(Oxidation)산화 공정이란 위 ... 노광 공정이 진행되는데, 회로 패턴이 담긴 마스크에 빛을 통과시키면 회로도가 웨이퍼에 새겨지게 된다. 마지막은 ‘현상’ 공정인데, 웨이퍼에 현상액을 뿌려가며 노광된 영역과 그렇
    리포트 | 5페이지 | 2,000원 | 등록일 2024.08.26
  • [A+] 중앙대 아날로그 및 디지털회로 설계실습11 카운터 설계 예비보고서
    배의 주파수를 갖는다. 따라서 Q1 신호의 주파수는 500kHz, Q2 신호의 주파수는 250kHz이다.11-3-2 8진 비동기 카운터 설계8진 비동기 카운터의 회로도를 그린다 ... 에 따라 LED에 불이 들어오도록 연결한다.11-3-3 10진 비동기 카운터 설계16진 비동기 카운터와 리셋 회로를 이용하여 10진 비동기 카운터의 회로도를 그린다. 11-3-2 ... 의 경우와 마찬가지로 버튼 입력에 따라 카운트가 증가하도록 설계한다.11-3-4 16진 동기 카운터 회로도그림 11-1의 8진 동기 카운터의 회로도를 참고하여 16진 동기 카운터
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2021.09.06
  • 판매자 표지 자료 표지
    전기회로설계실습 예비보고서7
    설계실습 7. RC회로의 시정수 측정회로 및 방법설계1. 목적: 주어진 시정수를 갖는 RC회로설계하고 이를 측정하는 방법을 설계한다.2. 실습준비물* 기본 장비 및 선 ... pole double throw) 2개3. 설계실습계획서 (이론 3, 8장 참조)3.1 DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험하였다(10㏁정 도). DMM ... 의 내부저항을 측정하는 방법을 설계하여 제출하라.1. 22MΩ 저항과 전압을 직렬연결한 회로를 만든다.2. 이 회로에 DMM을 직렬로 연결하여 전압을 측정한다.3. DMM이 측정
    리포트 | 4페이지 | 1,000원 | 등록일 2023.09.06
  • 판매자 표지 자료 표지
    디지털 회로 응용 - 동기식 카운터1
    ) Function Table 작성4) 카노프 맵 작성5) 회로 구성과제 2. 아래 상태도와 같이 변하는 동기식 카운터를 다음 순서에 따라 D-FF을 이용하여 설계하시오.1) 상태 ... 도 : 0→1→3→0→1→3 - - -2) FF 종류 및 숫자3) Function Table 작성4) 카노프 맵 작성5) 회로 구성과제 3. 아래 상태도와 같이 변하는 동기식 카운터를 다음 순서에 따라 D-FF을 이용하여 설계하시오.1) 상태도 : 0→2→4→1→3 - - - ... 과제 1. 아래 상태도와 같이 변하는 동기식 카운터를 다음 순서에 따라 D-FF을 이용하여 설계하시오.1) 상태도 : 2→1→0→2→1→0→ - - -2) FF 종류 및 숫자3
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 2,000원 | 등록일 2022.12.05
  • 판매자 표지 자료 표지
    [아날로그 및 디지털 회로 설계실습] 예비보고서10
    -segment 구동 회로설계한다.위의 datasheet와 회로도를 참고하여 Pspice로 회로설계하였다.7-segment의 정격 전압을 맞추기 위해330 ohm 을 직렬로 연결하였다. ... 아날로그 및 디지털 회로설계실습(실습10 예비보고서)소속전자전기공학부담당교수수업 시간학번성명예비 보고서설계실습 10. 7-segment / Decoder 회로 설계실습날짜2021 ... .11.22. 17시교과목 번호제출기한2021.11.21. 24시작성자제출날짜(이클래스)2021.11.20.1. 목적7-segment와 Decoder를 이해하고 관련 회로설계
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,500원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    LIG넥스원 인재영입 신입 HW 자기소개서와 면접자료
    하고, 수신된 아날로그 신호를 FPGA로 실시간 처리하도록 설계했습니다. 회로도 작성부터 PCB 아트웍, 납땜 및 테스트까지 모든 과정을 주도했습니다. 특히 FPGA와 ADC 간 ... 전원부 분리, 그라운드 처리 방식, 회로도 내 노이즈 경로 등을 확인하고 보고서를 정리했습니다. 처음에는 단순한 회로도 분석에서 시작했지만, 점차 블록 간 신호 흐름과 필터링 설계 ... , Altium Designer 등 회로도 및 PCB 툴을 사용해봤으며, FPGA 설계에는 Vivado와 Quartus를 사용했습니다. 테스트 및 측정 장비로는 오실로스코프, 멀티미터
    자기소개서 | 5페이지 | 3,000원 | 등록일 2025.09.08
  • 7 segment Decoder회로설계
    . 기존의 학습했던 내용을 토대로 실습을 하면서 이해도가 높아졌습니다.4. 참고문헌- 아날로그 및 디지털회로 설계실습 교재 ... 아날로그 및 디지털회로 설계실습예비 REPORT10. 7-segment / Decoder 회로 설계분 반교 수 명실험 날짜제출 날짜조학 번이 름요약 : 7-segment ... 와 Decoder를 이해하고 관련 회로설계한다.1. 서론7-segment와 Decoder를 이해하고 관련 회로설계한다.2. 실험결과10-3. 설계실습 계획서10-3-1) 7
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 1,000원 | 등록일 2021.12.15
  • 판매자 표지 자료 표지
    전기회로설계실습 결과보고서12
    전기회로설계실습 결과보고서실험요약저항, 커패시터, 인덕터로 이루어진 RL, RC회로가 큰 주파수 영역에서 어떻게 동작하는지 Oscilloscope와 Function ... 는지 알아볼 수 있다.설계실습결과4.1 R = 10 ㏀, C = 100 nF가 직렬로 연결된 회로의 주파수 응답을 측정한다. 먼저 R을 정확히 측정하여 기록하라. 입력을 2 V ... function의 이론과 실험의 그래프와 RC회로 위상차의 이론과 실험값을 그래프로 나타낸 것이다. 그래프와 표에서 보면 6Mhz부터 위상차가 0도에서 증가하기 때문에 인덕터
    리포트 | 4페이지 | 1,000원 | 등록일 2023.09.07
  • 설계실습 4. Thevenin등가회로 설계
    .3.1 브리지회로에서 RL에 걸리는 전압과 RL에 흐르는 전류는 얼마인가?3.2 (a) VTh와 RTh를 이론적으로 구하고 Thevenin 등가회로설계하여 회로도를 제출하라 ... 설계실습 4. Thevenin등가회로 설계1. 목적: Thevenin등가회로설계, 제작, 측정하여 원본 회로 및 이론값과 비교한다.2. 준비물* 기본 장비 및 선 ... .2 ㏀, 3.3 ㏀가변저항: 20 ㏀ , 2 W급 2개3. 설계실습계획서그림 1과 같이 RL이 부하인 브리지회로의 Thevenin 등가회로를 이론 및 실험으로 구하고 비교하려 한다
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 2,000원 | 등록일 2022.09.12
  • 아날로그및디지털회로설계실습 래치와플립플롭
    님께 감사의 말씀을 드립니다. 기존의 학습했던 내용을 토대로 실습을 하면서 이해도가 높아졌습니다.4. 참고문헌- 아날로그 및 디지털회로 설계실습 교재 ... 아날로그 및 디지털회로 설계실습예비 REPORT9. 4-bit Adder 회로 설계분 반교 수 명실험 날짜제출 날짜조학 번이 름요약 : 순차식 논리회로의 기본 소자인 래치와 플립 ... 을 확인한다.2. 실험결과1-3. 설계실습 계획서1-3-1 RS Latch의 특성 분석(A) RS Latch의 진리표를 나타내고 아래 그림 RS Latch의 이론적인 상태도를 그린다
    Non-Ai HUMAN
    | 리포트 | 3페이지 | 1,000원 | 등록일 2021.12.15
  • [A+]중앙대 아날로그및디지털회로설계실습 예비보고서11 카운터 설계
    아날로그및디지털회로설계실습 05분반 13주차 예비보고서설계실습 11. 카운터 설계11-3-1- 4진 비동기 카운터 회로도- 파형Q1신호의 주파수 = 1/T1 = 1/2us = 0 ... .5MHz , Q2신호의 주파수 = 1/T2 = 1/4us = 0.25MHz11-3-2- 8진 비동기 카운터 회로도: CLK 입력을 switch로 설정하였고 변화하는 파형을 관찰 ... 가 바뀌도록 하였다.11-3-3- 10진 비동기 카운터 회로도: CLK 입력을 switch로 설정하였고 변화하는 파형을 관찰하기 위해 임의의 시간을 설정하였다. 출력부분에는 LED
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2021.10.09
  • 판매자 표지 자료 표지
    [전기회로설계실습] 설계실습 4 계획서
    RL = 0.324 V 이다.3.2 (a) VTh와 RTh를 이론적으로 구하고 Thevenin 등가회로설계하여 회로도를 제출하라.VTh는 위 그림에서의 양단의 전위차이 ... 설계실습 계획서5조전자전기공학부전자전기공학부전자전기공학부설계실습 4. Thevenin 등가회로 설계3.1 브리지회로에서 RL에 걸리는 전압과 RL에 흐르는 전류는 얼마인가?위 ... .324`V으로 Thevenin 등가회로를 구하지 않고 계산한 것과 일치한다.3.3(a) Thevenin 등가회로를 실험적으로 구하려고 한다.V _{th}를 구하는 실험회로설계
    Non-Ai HUMAN
    | 리포트 | 4페이지 | 1,000원 | 등록일 2022.09.14
  • 판매자 표지 자료 표지
    디지털 회로 응용 - 동기식 카운터2
    ) Function Table 작성4) 카노프 맵 작성5) 회로 구성과제 2. 아래 상태도와 같이 변하는 동기식 카운터를 다음 순서에 따라 JK-FF을 이용하여 설계하시오.1) 상태 ... 과제 1. 아래 상태도와 같이 변하는 동기식 카운터를 다음 순서에 따라 JK-FF을 이용하여 설계하시오.1) 상태도 : 0→1→3→0→1→3 - - -2) FF 종류 및 숫자3 ... 도 : 1→2→3→1→2→3 - - -2) FF 종류 및 숫자3) Function Table 작성4) 카노프 맵 작성5) 회로 구성과제 3. 아래 상태도와 같이 변하는 동기식
    Non-Ai HUMAN
    | 리포트 | 5페이지 | 2,000원 | 등록일 2022.12.05
  • 전문가요청 배너
  • EasyAI 무료체험
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 10월 27일 월요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
10:12 오전
문서 초안을 생성해주는 EasyAI
안녕하세요 해피캠퍼스의 20년의 운영 노하우를 이용하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 AI가 방대한 정보를 재가공하여, 최적의 목차와 내용을 자동으로 만들어 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 이용권를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감