• 통합검색(700)
  • 리포트(682)
  • 시험자료(11)
  • 자기소개서(6)
  • 방송통신대(1)
판매자 표지는 다운로드시 포함되지 않습니다.

"아주대전자회로" 검색결과 241-260 / 700건

  • [A+ 예비보고서] 아주전자회로실험 실험4 '정궤환 회로'
    실험4 예비보고서1.실험목적-연산증폭기를 사용한 정궤환 회로를 구성하여, 슈미트 트리거(Schmitt trigger)회로의 특성을 관찰하고, 이를 이용한 사각파 발생기를 구성 ... 하여 실험한다.2.실험이론●슈미트 트리거 회로(a) 슈미트 트리거 회로(b) 입출력 특성*슈미트 트리거는 HIGH입력을 받던 중 LOW로 인식되는 입력전압과 LOW를 입력받던 중 ... HIGH로 인식되는 입력전압이 다르다. 여기서 입력전압을 입력문턱전압이라하고 전자를 VT-, 후자를 VT+ 라한다. 이 두 입력문턱전압간 차를 Hysteresis라 하는데, 슈미트
    리포트 | 5페이지 | 1,000원 | 등록일 2015.03.27
  • [A+ 예비보고서] 아주전자회로실험 실험5 '능동 필터 회로'
    외의 모든 주파수는 감쇄시키는 회로●수동 필터-기본적인 RLC로 구성된 필터로서, 저역 통과필터, 고역 통과필터 등으로 구성 가능하다.-수동필터는 고주파에서는 작동을 잘하는데
    리포트 | 5페이지 | 1,000원 | 등록일 2015.03.27
  • 아주전자회로실험 설계예비3 SECOND ORDER FILTER 설계
    하도록 지원한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일: 2010. 6. 1. 화과목명: 전자회로 실험교수명: 최연익 ... sqrt{R_1 R_2 C_1 C_2 이다. 차단주파수는 2차 저역통과 필터와 동일하다.2) Resonator전자파 또는 전기진동에 대한 공진기를 말한다. 전기회로에서는 코일 ... 예비보고서REPORT전자공학도의 윤리 강령 (IEEE Code of Ethics)(출처: http://www.ieee.org)나는 전자공학도로서, 전자공학이 전 세계 인류의 삶
    리포트 | 9페이지 | 1,500원 | 등록일 2014.10.05 | 수정일 2017.08.03
  • 아주전자회로실험 설계결과2 CMOS OP AMP 설계
    .812-50.9m시뮬값042.421n1.6927-5.8074-5.106242.421nDC operation 회로A노드 전압B노드 전압C노드 전압D노드 전압E노드 전압F노드 전압DC ... operation 회로노드 E,F 전압 측정노드 A~F 전압 측정실험1 Coment : 이번 설계의 내용은 우리가 구성한 CMOS OP AMP의 DC operation을 확인해 보 ... 한 =없을때 입출력C1=0.1uF 일 때 입출력 파형C1=10pF 일 때 입출력 파형C1이 없을 때 입출력 파형Closed-loop 구성 회로C1=10pF 일때 출력 오버슈트C1이
    리포트 | 5페이지 | 1,500원 | 등록일 2014.10.05 | 수정일 2017.08.03
  • 아주전자회로1 과제2 PSPICE를 이용한 전자회로 증폭기 설계 및 시뮬레이션2
    과제 2. PSPICE를 이용한 전자회로 증폭기 설계 및 시뮬레이션2< ro 값이 1KOMEGA 일때의 Simulation >< ro 값이 10KOMEGA 일때
    리포트 | 5페이지 | 1,000원 | 등록일 2014.10.04 | 수정일 2016.11.09
  • [A+보고서]아주전자회로 실험 - 예비6 삼각파 발생회로
    하는데 최선을 다할 것을 서약합니다.학 부: 전자공학부제출일: 2014.04.17과목명: 전자회로 실험교수명: 최 연 익분 반: 목 8.5학 번: 200920149성 명: 이 승 목실 ... . 윤리의식과 문화적 소양을 갖춘 정보통신인전자공학 프로그램 교육목표1. 공학 기초지식과 전문지식을 활용하여 전자공학의 시스템, 부품, 공정, 방법을 분석하고 설계하는 능력을 기른다.2 ... 험6. 삼각파 발생 회로1. 실험 목적- 연산증폭기를 이용한 비교기, 적분기의 동작을 기초로 한 구형파 및 삼각파 발생 회로의 동작을 이해한다.2. 실험 준비물- 전원: ± 15V
    리포트 | 4페이지 | 1,000원 | 등록일 2015.04.06
  • [A+보고서]아주전자회로 실험-예비1 부궤환회로
    하는데 최선을 다할 것을 서약합니다.학 부: 전자공학부제출일: 2014.03.13과목명: 전자회로 실험교수명: 최 연 익분 반: 목 8.5학 번: 200920149성 명: 이 승 목실 ... . 윤리의식과 문화적 소양을 갖춘 정보통신인전자공학 프로그램 교육목표1. 공학 기초지식과 전문지식을 활용하여 전자공학의 시스템, 부품, 공정, 방법을 분석하고 설계하는 능력을 기른다.2 ... 험1. 부궤환 회로1. 실험 목적- 연산증폭기의 이득에 영향을 미치는 부궤환 루프의 영향을 실험적으로 이해한다.- 반전 증폭기와 비반전 증폭기의 사용을 익히도록 한다.2. 실험
    리포트 | 4페이지 | 1,000원 | 등록일 2015.04.06
  • [A+ 예비보고서] 아주전자회로실험 실험1 '부궤환 회로'
    실험1 예비보고서 - 부궤환 회로1. 실험목적(1) 연산 증폭기의 이득에 영향을 미치는 부궤환 루프의 영향 이해(2) 반전 증폭기와 비반전 증폭기의 사용법 이해 및 숙지(3 ... 은 수학적 연산기능이 가능하다.- 비디오나 오디오에서 증폭기 그리고 발진기 등 통신분야에서 많이 사용한다.- 연산 증폭기는 IC로 제조가 가능하다.- 연산증폭기의 외부회로에 붙은 몇 ... 가지 소자를 바꿈으로써 여러 가지 선형 또는 비선형 동작을 안정시킬 수 있다._Input Output+●연산증폭기의 회로기호-차동증폭기처럼 2개의 입력을 가진다.- (+)로 표시
    리포트 | 4페이지 | 1,000원 | 등록일 2015.03.27
  • [A+ 예비보고서] 아주전자회로실험 설계1 C측정 회로 설계
    설계1 예비보고서.1.설계목적.-건설적 방법으로 고안한 회로로 커패시터의 커패시턴스를 측정하는 회로를 설계하고, 다른 설계 회로와 비교, 분석 해본다.2.설계 회로 고안 및 부가 ... OMEGA159.1Hz0.0100035uF0.035%회로분석{V _{out}} over {V _{i}} (s)= {-(R PVER {1} over {Cs} )} over {R ... 이 된다. 그리고 회로는 원점보다 {-1} over {R _{2} TIMES C _{1}}에서 극점을 포함한다.주의사항 : R _{2} TIMES C _{1}이 충분히 크면 신호주파수
    리포트 | 4페이지 | 1,000원 | 등록일 2015.03.27
  • [A+ 예비보고서] 아주전자회로실험 실험3 '적분회로'
    - {R _{F}} over {R _{S}}-미분회로는 높은 주파수를 강화하는 현상을 가지고 있다.-회로에 쉽게 유도되는 높은 주파수의 잡음 신호를 강화하므로 사용을 기피하게 된다 ... .●적분기-미분기의 회로에서 R과 C를 바꾼 회로.-V _{i} (t)가 Op-amp 의 (+)쪽이 Ground 이므로, V _{i} (t)는 전부 R1에 걸리게 된다. 그러므로 ... } int _{0} ^{t} {V _{i} dt}-저항 Rs를 적분기의 C에 병렬로 연결한 회로인데, 여기서 저항 Rs는 직류에서 귀환 루프를 폐쇄하고 적분기에 - {Rs
    리포트 | 4페이지 | 1,000원 | 등록일 2015.03.27
  • 아주전자회로실험 설계 예비보고서 1. C측정회로설계
    1. 실험목적Capacitance (정전용량)를 측정하는 회로를 설계하고 확인한다.2. 실험이론Capacitor를 측정할 수 있는 방법은 지금까지 한 실험에서 상당히 많이 찾아볼 ... 수 있다. 우리가 앞서 실험한 회로들에서도 이 Capacitor를 사용하여 원하는 출력을 얻을 수 있었는데, 그와 반대로 실험을 한다면 회로의 성질을 이용하여 Capacitor값 ... 을 찾아낼 수 있다. 미분기, 적분기, 사각파 발생회로, 저역/고역 통과 필터 등이 그 예이고 그것들은 앞서 실험을 통해서 이론들을 잘 습득하였다. 이제 설계한 회로를 설명하기 전
    리포트 | 5페이지 | 1,500원 | 등록일 2015.10.06
  • [A+보고서]아주전자회로 실험 - 예비7 Outputstage
    하는데 최선을 다할 것을 서약합니다.학 부: 전자공학부제출일: 2014.05.01과목명: 전자회로 실험교수명: 최 연 익분 반: 목 8.5학 번: 200920149성 명: 이 승 목실 ... . 윤리의식과 문화적 소양을 갖춘 정보통신인전자공학 프로그램 교육목표1. 공학 기초지식과 전문지식을 활용하여 전자공학의 시스템, 부품, 공정, 방법을 분석하고 설계하는 능력을 기른다.2 ... ? Output stage(증폭 회로) - 증폭회로는 신호의 세기(전력)를 높이기 위해 쓰이는 전기 회로이다. 증폭 회로를 통과한 출력 신호는 원래 입력신호와 모양이 같다. 증폭기에 낮
    리포트 | 6페이지 | 1,000원 | 등록일 2015.04.06
  • [A+보고서]아주전자회로 실험-설계1(결과)
    최선을 다할 것을 서약합니다.학 부: 전자공학부제 출 일: 2014. 05. 29(목)과 목 명: 전자 회로 실험교 수 명: 최 연 익 교수님분 반: 목 8.5학번/성명 ... 다.그렇다면 왜 설계1안에서 설계2안으로 변경하였는가?설계1안에서 설계2안으로 변경한 이유에는 크게 두 가지가 있다.첫 번째는 전자회로실험의 취지에 부합되지 않았기 때문이다. 비록 ... 험에 배웠던 회로에 저항대신 캐패시터를 연결한 회로이기 때문이다. 따라서 전자회로 실험에서 배운 내용을 응용해서 설계를 해보자 라는 생각으로 설계를 다시 하였다.두 번째는 휘트스톤
    리포트 | 9페이지 | 2,000원 | 등록일 2015.04.06
  • [A+ 결과보고서] 아주전자회로실험 실험6 '삼각파 발생회로'
    실험6. 결과보고서1.실험목적-연산 증폭기를 이용한 비교기, 적분기의 동작을 기초로 한 구형파 및 삼각파 발생 회로의 동작을 이해한다.2. 실험방법(1) 그림 7-3의 회로 ... 은 상황에서 동작하는 것이 아닌것도 있지만, 저항값의 오차가 큰 영향을 미친 것으로 사료된다.●회로의 동작분석-V _{0}의 구형파입력은 V _{osat} 혹은 -V _{osat ... } 만이 나오는데, 적분회로에 구형파입력이 들어가면 위 A _{2} 반전적분기는 V _{osat}일대 음의 기울기를 가지고 -V _{osat}일 때 양의 기울기를 가진 삼각파
    리포트 | 4페이지 | 1,000원 | 등록일 2015.03.27
  • [A+ 예비보고서] 아주전자회로실험 실험6 '삼각파 발생회로'
    실험6. 예비보고서1.실험목적-연산 증폭기를 이용한 비교기, 적분기의 동작을 기초로 한 구형파 및 삼각파 발생 회로의 동작을 이해한다.2.실험원리●삼각파 발생회로-삼각파 발생회로 ... 는 슈미트트리거회로와 적분회로로 이루어져있다.▶슈미트 트리거 회로(a) 슈미트 트리거 회로(b) 입출력 특성-슈미트 트리거는 HIGH입력을 받던 중 LOW로 인식되는 입력전압 ... 과 LOW를 입력받던 중 HIGH로 인식되는 입력전압이 다르다. 여기서 입력전압을 입력문턱전압이라하고 전자를 VT-, 후자를 VT+ 라한다. 이 두 입력문턱전압간 차
    리포트 | 4페이지 | 1,000원 | 등록일 2015.03.27
  • 아주전자회로실험 설계 결과보고서 1. C 측정회로 설계
    설계 1. C 측정회로 설계1. 실험목적디지털 멀티미터를 이용해 측정할 수 없는 Capacitor에 대해서 직접적으로 Capacitor의 용량을 측정할 수 있는 회로를 설계 ... 하고 실험으로 그 결과를 확인한다.2. 실제 설계 방법설계 방식 : 저항 부하를 구동하는 정류기로 리플의 변화를 통해서 커패시터 값을 추적하는 것을 설계위 회로와 같은 정류기에서는 왼쪽 ... 이 작아질수록 리플 전압의 크기가 커지는 현상을 나타낸다. 따라서, 이 회로를 분석해보면 리플전압의 크기에 따라 다르게 나타나는 커패시터의 값을 구할 수 있을 것이다.회로분석을 통해
    리포트 | 8페이지 | 2,000원 | 등록일 2015.10.06
  • 아주전자회로실험 설계결과3 SECOND ORDER FILTER 설계
    설계3. OP AMP RC FILTER 회로 설계● 실험 결과 분석실험 Spec : Vi=2Vpp, Time/div=2ms, V/div=0.5V[측정 데이터]Band Pass ... (180 )520Hz(180 )공진회로 Q (=w _{o} RC)3.078(490 TIMES 10 ^{5} TIMES 10 ^{-8} TIMES 2 pi )1.256(200 ... 출력전압 일 때 Vpp와 주파수차단주파수 f _{c}(low)차단주파수 f _{c}(high)center f회로 구성 사진3dB Bandwidth(low)3dB Bandwidth
    리포트 | 7페이지 | 1,500원 | 등록일 2014.10.05 | 수정일 2017.08.03
  • 아주전자회로실험 설계예비2 CMOS OP AMP 설계
    (Complementary metaloxidesemiconductor)는 P-MOS와 N-MOS의 단점을 보완하기 위해 만들어졌으며 마이크로프로세서나 SRAM 등의 디지털 회로를 구성 ... 으로 제조된 CMOS는 TTL에 비해 소비 전력이 적고 직접도가 높은 논리회로를 구현할 수 있다.MOSFET은 Gate와 Source간의 전압차로 인해 발생하는 Drain-Source ... 있다. 이것을 다시 Q에 대해 재정의 하면 V_Q = V_dd - V_DS = V_dd - V_GS +V_t가 된다.2. Current Mirror집적 회로의 Bias는 일정
    리포트 | 4페이지 | 1,500원 | 등록일 2014.10.05 | 수정일 2017.08.03
  • [A+]아주전자회로실험 설계2 예비보고서 설계 2. CMOS 증폭단 설계
    한다.위 IEEE 윤리헌장 정신에 입각하여 report를 작성하였음을 서약합니다.학 부: 전자공학부제출일: 2016 / 11 / 28과목명: 전자회로실험교수명: 홍송남 교수님학 번 ... REPORT전자공학도의 윤리 강령 (IEEE Code of Ethics)(출처: http://www.ieee.org)나는 전자공학도로서, 전자공학이 전 세계 인류의 삶에 끼치 ... : 201220611성 명: 장진우설계 2. CMOS 증폭단 설계1. 목적주어진 CMOS 소자를 이용하여 증폭기를 설계하여, 주어진 설계 사양에 맞는 증폭 회로를 설계하는 것이 이
    리포트 | 5페이지 | 1,000원 | 등록일 2017.06.10
  • [아주전자회로실험] 예비3장. 적분회로
    전자회로실험예비레포트제출일 : 2011. 3. 14제 3장 적분회로4 -1. 실험목적가) 미분기와 적분기의 동작을 이해한다.2. 실험과 관련된 이론가) 미분기미분기 회로실제 쓰이 ... 는 미분기 회로(저항 연결)위 그림은 미분기 회로다. 콘덴서에서 (-)단자로 흐르는 전류를라 하면,이 된다. 이 전류는 OP-AMP로 흐르지 않고 전부로 흐르게 되어 출력전압이이 ... 된다. 따라서 출력전압은 입력전압의 미분 값에의 상수가 곱해진 형태로 나오게 된다.이 회로에 있어서 한 가지 문제점은 커패시터의 리액턴스(1/2fc)가 주파수에 따라서 감소
    리포트 | 4페이지 | 1,000원 | 등록일 2011.09.10
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 05일 토요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
12:03 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감