• 통합검색(3,052)
  • 리포트(2,740)
  • 자기소개서(272)
  • 논문(19)
  • 시험자료(9)
  • 방송통신대(4)
  • 이력서(3)
  • ppt테마(3)
  • 서식(2)
판매자 표지는 다운로드시 포함되지 않습니다.

"디지털회로실험및설계" 검색결과 201-220 / 3,052건

  • [중앙대 전기회로설계실습 7 결과보고서] RC회로의 시정수 측정회로 및 방법설계
    설계실습 8. 인덕터 및 RL회로의 과도응답(Transient Response)전자전기공학부 20194272 노수민요약 : 주어진 시정수를 갖는 RL회로설계하고 이를 측정 ... 하는 방법을 설계한다.사용계측기 : Function Generator, DC Power Supply, Digital Oscillo, Digital Multimeter1. 서론인덕터 ... 와 저항으로 이루어진 RL 회로는 실생활에서도 많이 사용되는 중요한 회로이다. 이번 설계실습에서는 RL 회로 분석을 통해 인덕터의 원리를 이해하고 RL 회로의 과도응답을 이해하기 위해
    리포트 | 6페이지 | 1,000원 | 등록일 2021.08.09
  • 판매자 표지 자료 표지
    2025 충남대 전자공학과 편입 최초합 학계서
    기초이론에 대한 이해를 높였습니다. 특히 디지털 논리 회로 수업에서 간단한 디지털 회로 설계의 주요 개념을 익히며 전자공학 공부에 대한 의지가 더욱 강해졌습니다. 만약 조금이 ... 중에서는 전자회로, 반도체소자, 전자회로 실험을 수강할 계획이며, 이를 통해 회로 설계의 개념을 탄탄히 쌓을 것입니다. 4학년 때에는 아날로그 집적 회로, VLSI 설계, 캡스톤 ... 하고, 학우 및 선배들과 교류하면서 회로설계 분야에 대한 시야를 넓히고 다양한 경험을 쌓고자 합니다. 향후 회로설계 분야의 대학원 진학을 염두하고 있는 학부생으로서 전적 대학교
    자기소개서 | 3페이지 | 9,000원 | 등록일 2025.02.23 | 수정일 2025.03.02
  • 중앙대 전기회로설계실습 예비보고서3
    Effect)를 고려한 분압기(Voltage Divider)를 설계, 제작하고 설계실험값을 비교, 분석한다.2. 준비물* 기본 장비 및 선Function generator: 1 대 ... 전기회로 설계실습예비보고서3장.과목전기회로 설계실습교수명제출일2022.09.22. (목)학번성명분압기(Voltage Divider) 설계1. 목적: 부하효과(Loading ... 아야 한다.(b) 설계회로의 3V 출력단자에 등가부하로서 1kohm 의 부하가 병렬로 연결되었을 때의 출력 전압을 계산하라. 설계목표에 대한 오차를 구하고 결과를 분석하라.저항
    리포트 | 4페이지 | 1,000원 | 등록일 2023.08.28
  • 중앙대학교 전기회로설계실습 4차 예비보고서(A+)
    전기회로설계실습 예비보고서(4)-설계실습 4. Thevenin등가회로 설계-1. 실험 목적Thevenin등가회로설계, 제작, 측정하여 원본 회로 및 이론값과 비교한다.2 ... 가회로를 이론 및 실험으로 구하고 비교하려 한다.그림 1. 브리지 회로(bridge circuit)3.1 브리지 회로에서R _{L}에 걸리는 전압과R _{L}에 흐르는 전류는 얼마 ... 려고 한다.V _{Th}를 구하는 실험 회로설계하고 실험 절차를 설명하라. 전압계(DMM)의 위치를 명시하라.그림 3. 를 구하는 실험 회로① 브리지 회로에서R _{L}을 제거
    리포트 | 4페이지 | 1,000원 | 등록일 2020.09.22
  • 판매자 표지 자료 표지
    A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 4. Thevenin 등가회로 설계
    되었고 설계회로가 정확하다는 것을 알 수 있었다. 노턴 등가회로는 결국 테브난 등가회로와 같은 것이기 때문에 굳이 실험을 진행하지 않았다는 것을 알 수 있었다.1. 서론테브난 ... 저항: 1/4 W, 5% 각 1개330 Ω, 390 Ω, 470 Ω, 1 ㏀, 1.2 ㏀, 3.3 ㏀가변저항: 20㏀, 2 W급 2개3. 실험내용 및 분석4.1 (원본 회로 측정 ... 차가 0퍼센트이거나 제일 큰 오차가 1퍼센트이었다. 이는 실험이 잘 진행되었고 설계회로가 정확하다는 것을 알 수 있었다. 노턴 등가회로는 결국 테브난 등가회로와 같은 것이
    리포트 | 7페이지 | 1,000원 | 등록일 2023.09.04
  • 디지털시스템실험 - 동기식 UP/DOWN 카운터, 순차회로 설계 결과보고서
    디지털 시스템 설계실험 KEEE209 전기전자전파 공학부디지털 시스템 설계실험 결과보고서디지털 시스템 설계실험 2016 전기전자공학부이름 :학번 :실험제목 ... Sequential Circuit 설계 및 구현실험목표1. 동기식 UP/DOWN 카운터를 설계한다.2. 카운터를 이용한 Sequential Circuit을 설계한다.실험결과본 실험을 통해 ... 동기식 UP/ DOWN 카운터와 순차회로설계하였습니다. 코드는 아래와 같습니다.코드설명은 밑줄 표기 하였습니다.module UDCOUNTER(RESET, CLK, UPDN
    리포트 | 2페이지 | 1,500원 | 등록일 2020.11.14
  • 14주차 Digital CMOS Circuit 예비보고서
    결 과 보 고 서학 과학 년학 번조성 명전자공학실험 제목Digital CMOS Circuit실험 목적MOSFET을 이용한 digital 회로설계하고 그 동작을 이해한다.실험 ... (offset = 1.5V)오실로스코프로 VO1 확인AND의 진리표를 작성하고 실험 결과와 비교CMOS OR Gate를 설계하고 1~5)를 반복 수행실험 결과 및 고찰Lab 1. CMOS ... =LOWVOUT= LOW이 회로실험 1에서 설계한 NAND GATE의 출력에 단순히 inverter를 거치는 회로이므로 출력신호의 논리값은 실험1에서와 정확히 반대가 되는 것을 확인
    리포트 | 9페이지 | 1,000원 | 등록일 2021.11.08
  • 판매자 표지 자료 표지
    [중앙대학교 2학년 2학기 전기회로설계실습] 결과보고서4 구매 시 절대 후회 없음(A+자료)
    < 전기회로 설계 및 실습 결과보고서>설계실습 4. Thevenin 등가회로 설계과목명전자회로 설계 및 실습담당교수학과전자전기공학부학번이름실험실험일제출일설계실습 4 ... . Thevenin 등가회로 설계실습 목적 : Thevenin 등가회로설계, 제작, 측정하여 원본 회로 및 이론값과 비교한다.준비물※ 기본 장비 및 선Function Generator ... 는 전류를 측정하였을 때의 오차인 1.98% 보다 작다는 것을 알 수 있었다.Ⅱ. 설계실습내용 및 분석4.1 (원본 회로 측정) 그림 1과 같이 회로를 구성하고R _{L}에 걸리
    리포트 | 6페이지 | 1,000원 | 등록일 2023.01.26
  • [중앙대전자회로설계실습] A+ 예비보고서10 Oscillator 설계
    1. 목적OP-Amp를 이용한 Oscillator (신호발생기)를 설계 및 측정하여 positive feedback 의 개념을 파악하고, 피드백 회로의 parameter 변화 ... >(C) 설계한 Oscillator의 동작원리를 기술한다. (이론부 참고) 해당 실험에서 설계한 Oscillator는 Positive feedback을 이용한 구형파 발생기이 다. 회로의 동작원리를 이해하기 위하여 우선 OP-Amp의 출력전압이 L+에 있었다고 가정한다. ... 에 따른 신호 파형에 대해 학습 한다.2. 준비물 및 유의사항DC Power Supply(2channel) : 1대 Digital Multimeter (이하 DMM) : 1대
    리포트 | 7페이지 | 1,000원 | 등록일 2022.03.07
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab08(예비) / 2021년도(대면) / A+
    디지털 장치 제어를 실험하며 그의 controller를 설계한다. 또한 Behavioral level 모델링, Module instantiation을 이용한 Structural ... 대학교 전자전기컴퓨터설계실험2 실험 교안2) M.Morris Mano, Michael D. Ciletti. Digital Design with an Introduction to ... modeling 방법 등을 실험하고, 설계한 로직을 시뮬레이션하기 위한 테스트 벤치를 작성하고 장비로 동작을 확인한다.나. 실험 이론(1) 7-Segment Decoder- 7
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • 판매자 표지 자료 표지
    [첨삭완료][보고서 점수 1등] 2021년 [전기회로설계실습 예비보고서 10] RLC 회로의 과도응답 및 정상상태응답
    설계실습 계획서설계실습 10. RLC 회로의 과도응답 및 정상상태응답본 설계실습 계획서는 제출 시 초안이 아닌 조교의 채점 후 피드백을 반영하여 수정한 보고서입니다. 채점 기준 ... 에 대한 오류는 없습니다. 참고하여 작성해주세요!1. 목적저항, 인덕터, 커패시터로 구성된 RLC회로의 과도응답 및 정상상태응답을 이해하고 실험으로 확인한다.2. 준비물기본 장비 및 ... ): 2개커패시터(10 ㎋ ceramic disc): 2개인덕터(10 mH 5 %): 2개3. 설계실습 계획서3.1 RLC 직렬회로에서 R= 500 Ω, L= 10 mH, C= 0
    리포트 | 5페이지 | 1,500원 | 등록일 2022.11.11
  • 전자회로실험 과탑 A+ 예비 보고서 (실험 21 차동 증폭기 심화 실험)
    회로는 높은 선형성과 잡음 억제 특성으로 고성능 아날로그 설계에서 필수적인 역할을 한다. 4 실험 절차 및 PSpice 시뮬레이션 1. 증폭기 설계를 위해서는 MOSFET M ... 을 즉정하고자 한다. 2 실험 기자재 및 부품 - DC 파워 서플라이 - 디지털 멀티미터 - 오실로스코프 - 함수 발생기 - 2N7000(NMOS) (4개) - 저항 - FQP17P ... 10(PMOS) (4개) (단,PSpice 모의실험은 FDC6322CP 사용) 3 회로의 이론적 해석 MOS 차동 쌍 회로(실험회로 1) 주어진 MOS 차동 쌍 회로는 정전류원
    리포트 | 8페이지 | 1,500원 | 등록일 2024.12.19
  • 충북대 기초회로실험 반가산기 및 전가산기 예비
    실험 6. 반가산기 및 전가산기(예비보고서)실험 목적(1) 반가산기와 전가산기의 원리를 이해한다.(2) 가산기를 이용한 논리회로의 구성능력을 키운다.이론(1) 2진 연산 ... (Binary Arithmetic)2진수 체계는 모든 디지털 시스템의 기초이다. 그러므로 디지털 회로에서는 모든 연산동작이 2진수를 사용하도록 구성되어 진다. 두 개의 2진 digit A ... digit의 2개의 digit로 결과가 얻어진다.(2) 반가산기(Half Adder)2진 덧셈을 살펴보면 2-입력(A, B)의 논리회로는 exclusive-OR 게이트와 같은 출력
    리포트 | 2페이지 | 1,000원 | 등록일 2021.09.10
  • [서울시립대] 전자전기컴퓨터설계실험2 / Lab03(예비) / 2021년도(대면) / A+
    논리회로설계하는 여러 가지 방법론을 학습한다. 또한 설계한 로직을 시뮬레이션하기 위한 테스트 벤치의 작성법을 익히고 사용한다.나. 실험 이론(1) HDL의 종류a ... Pre-reportBasic Gates in Verilog날짜 :학번 :이름 :1. Introduction가. 실험의 목적Verilog HDL 언어의 기본 사용법을 익히고 디지털 ... 모델링 예 (Behavioral modeling 사용)- Variable 모델링 예시2. 실험 장비 및 재료가. 실험 장비HBE Combo-II SE3. Prelab(1
    리포트 | 12페이지 | 2,000원 | 등록일 2022.07.16
  • 판매자 표지 자료 표지
    FSM회로 구현 예비레포트
    -FPGA 의 용도 및 기능을 파악하고 설계Digital IC를 검증하는 방법을 익힌다.3. 실험 장비Digilent Nexys4 FPGA Board, vivado design ... 1. 실험 제목 [FPGA Board를 이용한 FSM 회로의 구현]2. 실험 목적-hardware description language(HDL)을 이해하고 그 사용방법을 익힌다. ... 과 전자 논리 회로설계하는 데에 쓰이는 수학적 모델이다. 간단히 '상태 기계'라고 부르기도 한다.유한 상태 기계는 유한한 개수의 상태를 가질 수 있는 오토마타, 즉 추상 기계라고
    리포트 | 5페이지 | 1,000원 | 등록일 2022.08.21
  • 임베디드 IoT 응용실험 - VHDL을 이용한 8-bit ALU
    과제명VHDL을 이용한 8-bit ALU 설계 및 검증과제 목적1. VHDL을 사용하여 논리회로를 기술한다.2. Vivado 환경에서 작업을 한다.3. Xilinx Artix-7 ... 제출2주차 : 8-bit ALU - VHDL로 코딩 및 Xilinx FPGA tool VIVADO로 임시 시뮬레이션 → [FPGA 이용 방법은 기초회로실험_실험 12_P123 참고 ... , 전자회로 과목 복습 및 VHDL 강좌 수강, 툴 설치(VAIVADO)_최신버전, 회로의 대략적인 구상과 동작 원리 파악, coding source 구상 및 검색, 계획 보고서
    리포트 | 9페이지 | 3,000원 | 등록일 2022.04.14
  • [중앙대 전기회로설계실습 9 결과보고서] LPF와 HPF 설계
    설계실습 9. LPF와 HPF 설계요약 : RC 및 RL filter를 설계하고 주파수응답을 실험으로 확인한다.사용계측기 : Function Generator, DC Power ... Supply, Digital Oscillo, Digital Multimeter1. 서론본 실험은 RC회로와 RL회로를 이용하여 low pass filter와 high pass ... 시키며 출력전압의 최대값 측정➂ LC 회로에서의 출력파형 측정➃ HPF 회로에서 주파수를 변화시키며 출력전압의 최대값 측정의 순으로 실습을 진행하였다.2. 설계실습 결과2.1 실험계획서
    리포트 | 6페이지 | 1,000원 | 등록일 2021.08.09
  • 판매자 표지 자료 표지
    A+ 받을 수 있는 중앙대학교 전기회로설계실습 설계실습 설계실습 7.RC회로의 시정수 측정회로 및 방법설계 예비보고서
    전기회로설계실습(7번 실습- 예비보고서)소 속담당 교수수업 시간편 성학 번성 명설계실습 7.RC회로의 시정수 측정회로 및 방법설계요약 : 주어진 시정수를 갖는 RC 회로설계 ... 하고 이를 측정하는 방법을 설계한다.1.서론주어진 시정수를 갖는 RC 회로설계하고 이를 측정하는 방법을 설계한다. 이는 RC회로에 대한 이해를 하며, 오실로스코프의 사용법도 또한 ... ingle throw) 2개또는 SPDT(single pole double throw) 2개3.설계실습계획서3.1 DMM으로 전압을 측정할 때 내부저항이 매우 크다는 것을 앞에서 실험
    리포트 | 8페이지 | 1,000원 | 등록일 2023.07.31
  • 판매자 표지 자료 표지
    (A+)중앙대학교 전기회로설계실습 결과보고서 설계실습 2. 전원의 출력저항, DMM의 입력저항 측정회로 설계
    요약: 6 V 건전지의 출력저항과 DMM의 입력저항을 측정하는 회로설계하고 제작하였다. 6 V 건전지와 10 Ω 저항을 이용하여 6 V 건전지의 내부저항을 구하 ... : Digital Multimeter1. 서론6 V 건전지와 DMM은 회로에 기본적으로 사용되므로 6 V 건전지의 출력저항과 DMM의 입력저항을 측정함으로써 회로 내에 오차 원인 ... 으로 작용할 수 있는 부분을 파악하여 실험값의 오차율을 줄일 수 있다. DC Power Supply는 DC 고정전압을 출력하는 전원장치로 실습의 다양한 전압 및 전류 조건을 설정하는 데
    리포트 | 6페이지 | 1,000원 | 등록일 2023.09.09
  • 판매자 표지 자료 표지
    전기회로설계실습 예비보고서3
    실험값을 비교, 분석한다.2. 준비물.* 기본 장비 및 선Function generator: 1 대DC Power Supply(Regulated DC Power supply ... 아야한다. (b) 설계회로의 3 V 출력단자에 등가부하로서 1 ㏀의 부하가 병렬로 연결되었을 때의 출력 전압을 계산하라. 설계목표에 대한 오차를 구하고 결과를 분석하라.(a)3 ... ㏀에 걸리는 전압 V=(12*3)/(2.7+6.2+3)=3.025V이다. 이론값 3V와의 오차는 -0.833%이다.이런 식으로 회로설계하면 최소한의 오차로 3V의 출력전압을 만들
    리포트 | 3페이지 | 1,000원 | 등록일 2023.09.06
해캠 AI 챗봇과 대화하기
챗봇으로 간편하게 상담해보세요.
2025년 07월 06일 일요일
AI 챗봇
안녕하세요. 해피캠퍼스 AI 챗봇입니다. 무엇이 궁금하신가요?
1:50 오전
문서 초안을 생성해주는 EasyAI
안녕하세요. 해피캠퍼스의 방대한 자료 중에서 선별하여 당신만의 초안을 만들어주는 EasyAI 입니다.
저는 아래와 같이 작업을 도와드립니다.
- 주제만 입력하면 목차부터 본문내용까지 자동 생성해 드립니다.
- 장문의 콘텐츠를 쉽고 빠르게 작성해 드립니다.
- 스토어에서 무료 캐시를 계정별로 1회 발급 받을 수 있습니다. 지금 바로 체험해 보세요!
이런 주제들을 입력해 보세요.
- 유아에게 적합한 문학작품의 기준과 특성
- 한국인의 가치관 중에서 정신적 가치관을 이루는 것들을 문화적 문법으로 정리하고, 현대한국사회에서 일어나는 사건과 사고를 비교하여 자신의 의견으로 기술하세요
- 작별인사 독후감