RS 래치와 D 래치
- 최초 등록일
- 2007.01.11
- 최종 저작일
- 2006.10
- 5페이지/ 한컴오피스
- 가격 1,000원
소개글
디지털회로설계실험 9장 RS 래치와 D 래치 사전보고서입니다.
목차
1. 실험목적
2. 이론
3. 사용기기 및 부품
4. 실험과정 및 결과 예측
5. 참고자료
본문내용
Ch. 9 RS 래치와 D 래치
1. 실험목적
- 래치와 기본 개념을 파악한다.
- RS래치의 원리와 구성 및 동작 특성을 익힌다.
- D래치의 원리와 구성 및 동작 특성을 익힌다.
2. 이론
- NOR 게이트를 사용한 기본적인 RS래치
디지털 회로는 조합회로와 순차회로로 구분할 수 있으며, 조합회로는 단순히 현재의 입력에 의해서만 출력이 결정되는 회로로 기억능력이 없는 반면에 순차회로는 현재의 입력뿐만 아니라 회로 내부에 기억된 상태값(과거의 입력에 의해 결정됨)에 따라 출력값이 결정되는 회로를 말한다. 따라서 순차회로는 회로 내부에 값들을 기억하기 위한 메모리 소자들을 가지게 되며, 일반적으로 많이 사용되는 메모리 소자로는 플립플롭(flip-flop)이라고 하는 소자가 있다. 플립플롭은 1비트의 정보(0 또는 1)를 저장할 수 있는 소자이며, 논리게이트들을 연결하는 방법에 따라 다음에 설명하는 바와 같이 다양하게 구성할 수 있다.
래치(latch)는 기본적인 플립플롭(basic flip-flop)을 말하며, 아래그림과 같이 NOR게이트를 사용하여 구성할 수도 있고, NAND 게이트를 사용하여 구성할 수도 있다. 그림에서 각 게이트의 출력이 다른 게이트의 입력쪽으로 되돌아가 연결되는 일종의 피드백(feed back)경로가 있다.
< NOR게이트를 이용한 Latch >
위 그림에서 NOR 게이트 2개를 사용해 구성된 래치 회로로서, 입력 S, R과 출력 Q, Q`를 가지고 있다. 오른쪽 그림은 입력 S와 R의 변화에 따른 출력 Q와 Q`
참고 자료
- http://princess.kongju.ac.kr/
- http://cafe.naver.com/crazyhacker.cafe?iframe_url=/ArticleRead.nhn%3Farticleid=953
- 디지털 전자공학실험